Wilhelmus Adrianus Maria Van Noije

Bolsista de Produtividade Desen. Tec. e Extensão Inovadora do CNPq - Nível 2

  • Endereço para acessar este CV: http://lattes.cnpq.br/7762827952916478
  • Última atualização do currículo em 16/10/2018


Possui graduação em Engenharia Elétrica pela Universidade de São Paulo (1975), mestrado em Engenharia Elétrica pela Universidade de São Paulo (1978), e doutorado em Ciências Exatas Departamento de Eletrotécnica - Katholieke Universiteit Leuven (1985), e pós-doutorado pela North Carolina State University, USA (1992). É professor titular da Universidade de São Paulo, desde 1999. Após aposentadoria em março de 2017, mantém o cargo de Professor Senior na EPUSP. Foi coordenador geral - Laboratório de Sistemas Integráveis de 02/2010 a 03/2017, foi vice-presidente da Associação do Laboratório de Sistemas Integráveis Tecnológico (LSITec) de 10/1999 a 04/2017, e desde 2007 é coordenador de capítulo - IEEE Solid State Circuits Society - IEEE South Brazil, Foi presidente e vice-presidente da Sociedade Brasileira de Microeletrônica, de 2003 a 2007. Tem experiência na área de Engenharia Elétrica, com ênfase em Circuitos Eletrônicos, atuando principalmente nos seguintes temas: microeletrônica - projeto de circuitos integrados CMOS, circuitos RF, digitais e analógicos, CAD para Microeletrônica, projeto de circuitos integrados para a área de saúde (decteção de canceres) e outras aplicações. Suas atividades de P&D têm resultado em mais de 150 publicações em periódicos e conferências nacionais e internacionais. (Texto informado pelo autor)


Identificação


Nome
Wilhelmus Adrianus Maria Van Noije
Nome em citações bibliográficas
NOIJE, W. A. M. V.;Van Noije, W. A. M.;Van Noije, Wilhelmus;NOIJE, WILHELMUS;Van Noije, Wilhelmus A. M.;W. van Noije;NOIJE, W. VAN;Van Noije, Wilhelmus Adrianus;VAN NOIJE, WILHELMUS ADRIANUS MARIA;NOIJE, WILHELMUS A. M. V.;VAN NOIJE, W.

Endereço


Endereço Profissional
Universidade de São Paulo, Escola Politécnica, Departamento de Engenharia de Sistemas Eletrônicos.
Av. Professor Luciano Gualberto, 158, Trav.3
Cidade Universitária
05508900 - São Paulo, SP - Brasil
Telefone: (11) 30915668
Fax: (11) 30915664
URL da Homepage: www.lsi.usp.br/~noije


Formação acadêmica/titulação


1980 - 1985
Doutorado em Ciências Exatas Departamento de Eletrotécnica.
Katholieke Universiteit Leuven, K.U.L., Bélgica.
Título: Design and Characterization of Uncommitted Logic Arrays in Single and Double Level Metal CMOS, Ano de obtenção: 1985.
Orientador: Gilbert Declerck.
Bolsista do(a): Fundação de Amparo à Pesquisa do Estado de São Paulo, FAPESP, Brasil.
Palavras-chave: Gate Arrays; projeto de circuitos integrados; Projeto de CIs CMOS; processo de fabricação; modelamento de dispositivos semicondutores; Microeletrônica.
Grande área: Engenharias
Setores de atividade: Fabricação de Aparelhos e Equipamentos de Telecomunicação.
1976 - 1978
Mestrado em Engenharia Elétrica.
Universidade de São Paulo, USP, Brasil.
Título: Uma Contribuição ao Estudo Teórico e Experimental de Uma Memória RAM Estática Monolítica com Dispositivos nMOS,Ano de Obtenção: 1978.
Orientador: Edgar Charry Rodriguez.
Bolsista do(a): Telebrás, CPQD/TELEBRÁS, Brasil.
Palavras-chave: memória estática; técnica de projeto; Microeletrônica.
Grande área: Engenharias
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Hardware.
Setores de atividade: Industria Eletro-Eletrônica.
1971 - 1975
Graduação em Engenharia Elétrica.
Universidade de São Paulo, USP, Brasil.


Pós-doutorado e Livre-docência


1994
Livre-docência.
Escola Politécnica da Usp, EPUSP, Brasil.
Título: Considerações e Técnicas de Projeto de Sistemas VLSI de Alta Velocidade, Ano de obtenção: 1994.
Palavras-chave: Projeto de CIs de alta velocidade; técnica de projeto; CAD para microeletrônica; Microeletrônica.
Grande área: Engenharias
Grande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações.
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Metodologia e Técnicas da Computação / Especialidade: Engenharia de Software.
Setores de atividade: Industria Eletro-Eletrônica; Fabricação de Máquinas, Aparelhos e Materiais Elétricos.
1991 - 1992
Pós-Doutorado.
North Carolina State University, N.C.S.U., Estados Unidos.
Bolsista do(a): Fundação de Amparo à Pesquisa do Estado de São Paulo, FAPESP, Brasil.
Grande área: Engenharias
Grande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações.


Formação Complementar


2017 - 2017
Tutorials Day: ESSCIRC - The hidden challenges of 5G. (Carga horária: 8h).
ESSCIR - European Solid-State Circuit Conference, ESSCIRC, Bélgica.
2017 - 2017
SHORT COURSE: Ultra-Low-Power Analog Design. (Carga horária: 8h).
IEEE Solid-State Circuits Society, IEEE SSCS, Estados Unidos.
2016 - 2016
Short Course: Circuits for the Internet of Everything - at ISSCC2016. (Carga horária: 8h).
IEEE Solid-State Circuits Society, IEEE SSCS, Estados Unidos.
2015 - 2015
Short Course: Low Voltage Circuit Design in Scaled CMOS Technologies. (Carga horária: 8h).
IEEE Solid-State Circuits Society, IEEE SSCS, Estados Unidos.
2012 - 2012
Forum: Beamforming Techniques & RF Transceiver Design - at ISSCC2012. (Carga horária: 8h).
IEEE Solid-State Circuits Society, IEEE SSCS, Estados Unidos.


Atuação Profissional



Universidade de São Paulo, USP, Brasil.
Vínculo institucional

1987 - 2017
Vínculo: Servidor Público, Enquadramento Funcional: Professor titular, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Aprovado em Concurso Público aberto pelo Depto. de Engenharia Eletrônica da Escola Politécnica da USP, para Professor Titular em Engenharia Eletrônica com Especialidade em Materiais e Processos em Microeletrônica e Projeto de Circuitos Integrados, no período de 20 a 22 de Outubro de 1998, homologado em 02/1999. Foi aprovado em primeira colocação entre 04 participantes, passando a exercer a função de Professor Titular.

Atividades

09/1999 - Atual
Pesquisa e desenvolvimento , Escola Politénica, Departamento de Engenharia de Sistemas Eletrônicos, .

09/1999 - Atual
Ensino, Engenharia Elétrica, Nível: Graduação

Disciplinas ministradas
PSI-2223 Introdução de Circuitos Eletrônicos (até 2005)
PSI-2306 Eletrônica
PSI-2324 Eletrônica-1
PSI-2326 Eletrônica-2
05/1987 - Atual
Serviços técnicos especializados , Escola Politécnica, Departamento de Engenharia de Sistemas Eletrônicos, .

Serviço realizado
Coordenador de Projetos com apoio de Órgãos Oficiais (CNPq, Fapesp, Finep...) e de empresas.
09/2007 - 09/2009
Direção e administração, Escola Politécnica, Departamento de Engenharia de Sistemas Eletrônicos, .

Cargo ou função
Chefe de Departamento.
09/2003 - 09/2007
Direção e administração, Escola Politécnica, Departamento de Engenharia de Sistemas Eletrônicos, .

Cargo ou função
Vice-Chefe do Departamento.
09/1999 - 09/2003
Direção e administração, Escola Politécnica, Departamento de Engenharia de Sistemas Eletrônicos, .

Cargo ou função
Chefe de Departamento.
08/1997 - 08/1999
Ensino, Engenharia Elétrica, Nível: Pós-Graduação

Disciplinas ministradas
PEE-748: Projeto de Circuitos de Alto Desempenho
PEE-723: Introdução ao Projeto de Sistemas VLSI em CMOS
07/1987 - 08/1999
Pesquisa e desenvolvimento , Escola Politécnica, Departamento de Engenharia de Sistemas Eletrônicos, .

05/1987 - 08/1999
Ensino, Engenharia Elétrica, Nível: Graduação

Disciplinas ministradas
PEE-303 Eletrônica-2
PEE-302 Eletrônica-1
PEE- 211 Introdução de Circuitos Eletrônicos

Escola Politécnica da USP, EPUSP, Brasil.
Vínculo institucional

2017 - Atual
Vínculo: Servidor Público, Enquadramento Funcional: Professor Senior
Outras informações
Prof. Wilhelmus Van Noije aposentou se em março de 2017, e a partir 04/2017 ocupa a função de Professor Senior. Como missão pretende ministrar cursos de pós-graduação da sua área de especialização, orientar alunos em nível de pós-graduação e de graduação, e coordenar projetos de pesquisa no Departamento de Engenharia de Sistemas Eletrônicos da EPUSP.

Vínculo institucional

1987 - 2017
Vínculo: , Enquadramento Funcional: Professor titular, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Aprovado em Concurso Público aberto pelo Depto. de Engenharia Eletrônica da Escola Politécnica da USP para Professor Titular em Engenharia Eletrônica com Especialidade em Materiais e Processos em Microeletrônica e Projeto de Circuitos Integrados, no período de 20 a 22 de outubro de 1998, homologado em 02/1999. Foi aprovado em Primeira Colocação entre 04 Participantes, passando a exercer a função de Professor Titular.


Associação do Laboratório de Sistemas Integráveis Tecnológico, LSI-TEC, Brasil.
Vínculo institucional

2006 - Atual
Vínculo: Responsável pela Design House, Enquadramento Funcional: Coordenador da DH, Carga horária: 2
Outras informações
Vice-Presidente da Associação Laboratório de Sistemas Integráveis Tecnológico, desde 1999. - Responsável pela implantação da Design-House do LSITec, a partir de Agosto/2006. - Desenvolvimento de Circuitos Integrados Dedicados para a Indústria dentro do Programa CI-Brasil, MCT-CNPq, entre estes citamos: a- Título: Circuito Integrado para sinalização de falha em redes de distribuição elétrica - Empresa: CPFL / Expertise - Período de vigência: 03/2007 a 08/2009 b- Título: Circuito Integrado para Instrumentação Industrial - Empresa: Treetech Sistemas Digitais LTDA - Período de vigência: 03/2007 a 09/2009 c- Título: Circuito Integrado para Instrumentação Analítica - Empresa: Digicom Comércio LTDA - Período de vigência: 03/2007 - em andamento d- Título: Circuito Integrado para Condicionamento e Monitoração de Sinais Cardíacos - Empresa: DNLC Comércio e Monitoração de Sinais LTDA - Período de vigência: 02/2008 - em andamento e- Título: Kipper EN2020, Syntonizador Multi-standard Hybrido de TV Analógico/Digital - Empresa: Entropic, Ca-USA - Período de vigência: 11/2007 a 07/2008 f- Título: Kipper EN4020 Low Power, Syntonizador Multi-standard Hybrido de TV Analógico/Digital - Empresa: Entropic, Ca-USA - Período de vigência: 09/2008 a 12/2008 g- Título: Transceptor ZigBee - Empresa: projeto interno das DHs: LSITec, CESAR e LINCS, - Período de vigência: 03/2009 - em andamento Os circuitos integrados desenvolvidos apresentam aplicações desde o controle de distribuição de energia de empresa concessionária de energia elétrica, equipamentos de controle e automação e de instrumentação médica, de controle de pacientes (EGC), e aplicações em telecomunicações cujos chips foram desenvolvidos em tecnologia CMOS 90nm apresentam, além da parte analógica, mais de um milhão de transistores na parte digital). Cabe salientar que 5 destes projetos foram parcialmente fin

Vínculo institucional

1999 - 2017
Vínculo: Direção, Enquadramento Funcional: Vice-Presidente
Outras informações
O LABORATÓRIO DE SISTEMAS INTEGRAVEIS TECNOLÓGICO (LSI-TEC) é uma associação civil, de direito privado, sem fins lucrativos, regida pelo Estatuto e pelas disposições legais aplicáveis. Exerce atividades de pesquisa e desenvolvimento em tecnologia da informação, sendo credenciados pelo CATI/MCTI&C e preenchendo os requisitos estabelecidos pelo Decreto 3.800/2001. É composto por profissionais, entre mestres e doutores, estudantes de pós-graduação e graduação e pesquisadores. que busca alavancar oportunidades tecnológicas e desenvolver bens e serviços, transferíveis para a sociedade. Site: http://www.lsitec.org.br/ Em abril/2017, o Prof. W. Van Noije, resolveu não se candidatar como presidente (ou vice) do LSITec com o intuito de renovação da LSITec, porém continua ativo na área de projeto de Circuitos Integrados dando apoio a Design House (DH).

Atividades

5/2006 - Atual
Pesquisa e desenvolvimento , Associação do Laboratório de Sistemas Integráveis Tecnológico, .

3/1999 - Atual
Direção e administração, Associação do Laboratório de Sistemas Integráveis Tecnológico, .

Cargo ou função
Vice-Presidente.

IEEE Solid State Circuits Society - IEEE South Brazil, IEEE SSCS, Brasil.
Vínculo institucional

2007 - Atual
Vínculo: Coordenador de Capítulo, Enquadramento Funcional: Coordenador de Capítulo, Carga horária: 1


Laboratório de Sistemas Integráveis, LSI/EPUSP, Brasil.
Vínculo institucional

2009 - 2017
Vínculo: Colaborador, Enquadramento Funcional: Coordenador Geral
Outras informações
Coordenador Geral do LSI/EPUSP. Neste laboratório ainda coordena o grupo de projeto de circuitos integrados (CIs) tipo CMOS. Este grupo tem pesquisa em técnicas de projeto para obter CIs CMOS digitais de alta velocidade com taxas acima de GBit/s e em projeto de sistemas RF CMOS com freqüências de 2,4GHz ou superiores.

Vínculo institucional

1988 - 2008
Vínculo: Colaborador, Enquadramento Funcional: Vice-Coordenador Geral, Carga horária: 1
Outras informações
É Vice-Coordenador Geral do LSI/EPUSP. Neste laboratório ainda coordena o grupo de projeto de circuitos integrados (CIs) tipo CMOS. Este grupo tem pesquisa em técnicas de projeto para obter CIs CMOS digitais de alta velocidade com taxas acima de GBit/s e em projeto de sistemas RF CMOS com freqüências de 2,4GHz ou superiores.

Atividades

8/1991 - Atual
Pesquisa e desenvolvimento , Laboratório de Sistemas Integráveis, .

1/1988 - Atual
Direção e administração, Departamento de Engenharia de Sistemas Eletrônicos, .

Cargo ou função
Vice-Coordenador Geral.
5/1987 - 12/1996
Pesquisa e desenvolvimento , Laboratório de Sistemas Integráveis, .


Sociedade Brasileira de Microeletrônica, SBMICO, Brasil.
Vínculo institucional

2013 - 2017
Vínculo: Colaborador, Enquadramento Funcional: Conselho Cientifico

Vínculo institucional

2004 - 2006
Vínculo: Presidente, Enquadramento Funcional: Presidente - eleito, Carga horária: 1
Outras informações
Eleito Presidente de sociedade científica: SBMicro - Sociedade Brasileira de Microeletrônica, por um período de 2 anos: 11/09/2004 a 10/09/2006.

Vínculo institucional

2003 - 2006
Vínculo: Coordenador, Enquadramento Funcional: Outro, Carga horária: 0
Outras informações
Apoio a realização de eventos no País, recursos CNPq: "Symposium on Microelectronics Technology and Devices e Symposium on Integrated Circuits and System Design. Realizados em 2003 (São Paulo, SP), 2004 (Porto de Galinhas, PE), e 2005 (realizado em Florianópolis, SC).

Vínculo institucional

2002 - 2004
Vínculo: Vice-Presidente, Enquadramento Funcional: Vice-Presidente - eleito, Carga horária: 1

Atividades

9/2004 - Atual
Direção e administração, Sociedade Brasileira de Microeletrônica, .

Cargo ou função
Presidente.
6/1992 - 7/2002
Conselhos, Comissões e Consultoria, Sociedade Brasileira de Microeletrônica, .

Cargo ou função
Membro do conselho da SBMicro. Eleito para os períodos: 06/1992 a 1996 e 1998 a 2002..

Fundação de Desenvolvimento Tecnológico de Engenharia, FDTE, Brasil.
Vínculo institucional

1985 - 1987
Vínculo: Celetista, Enquadramento Funcional: Pesquisador, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Participou de atividades de pesquisa na área de projeto de circuitos integrados, e teve como desenvolvimento o projeto de um sistema de comunicação tipo em anel (token-ring).

Atividades

7/1985 - 4/1987
Direção e administração, Fundação de Desenvolvimento Tecnológico de Engenharia, .

Cargo ou função
Coordenador de projetos de pesquisa com apoio da Finep e empresas.


Linhas de pesquisa


1.
Projeto de circuitos integrados de alta velocidade CMOS com taxas acima de Gbit/s
2.
Desenvolvimento de blocos com ETSPC, como mux, demux, blocos para SDH, etc.
3.
Projeto de "tapered buffers" para alta velocidade e estudo do efeito de descasamento de parâmetros de transistores no atraso dos buffers.
4.
Desenvolvimento de matrizes tipo gate-arrays em CMOS: estrutura
5.
Desenvolvimento de ferramentas de CAD para sintese de circuitos integrados tipo gate-arrays: floorplanner, placement, global routing and detailed routing
6.
Desenvolvimento de um gerador de funções lógicas para gate-arrays tipo "mar de transistores".
7.
Projeto de Circuitos Integrados tipo ASIC, circuitos analógicos e digitais, RF

Objetivo: Assessorar o desenvolvimento de projetos de circuitos integrados para a industria, para que as empresas possam produzir produtos mais competitivos, com a incorporação de inovação e maior valor agregado..
Grande área: Engenharias
Setores de atividade: Fabricação de Material Eletrônico e de Aparelhos e Equipamentos de Comunicação.
8.
Desenvolvimento de Ferramentas para o Projeto de Circuitos Integrados com o auxílio do computador.
9.
Projeto de Circuitos Integrados: CMOS Digitais em CMOS RF CAD para Microeletrônica


Projetos de pesquisa


2015 - Atual
Desenvolvimento de Instrumentação Científica para o Experimento ALICE do LHC-CERN
Descrição: ALICE (A Large Ion Collider Experiment) é um dos quatro grandes experimentos do acelerador de partículas LHC (Large Hadron Collider) instalado no laboratório europeu CERN (European Organization for Nuclear Research). Um programa de atualizações desse experimento está em curso. Entre as atualizações planejadas para os próximos anos de funcionamento do experimento ALICE, está a melhoria na resolução e eficiência do rastreamento de partículas produzidas em colisões entre íons pesados, Para se alcançar esse objetivo, entre outras ações, é preciso atualizar a eletrônica de leitura dos sinais de diversos detetores do experimento ALICE como o Time Projection Chamber (TPC) e os Muon Tracking Chambers (MCH). O detector TPC é o principal dispositivo do experimento ALICE para o rastreamento e identificação de partículas carregadas, enquanto o MCH permite a medida de múons próxima à direção do feixe. A principal modificação a ser feita na eletrônica desses detectores consiste no desenvolvimento de um novo ASIC (Application Specific Integrated Circuit) que será instalado na eletrônica de front-end com o objetivo de amplificar, converter e filtrar o sinal digital gerado por esses detetores. Neste projeto, propõem-se a realização sob completa responsabilidade dos grupos brasileiros do design, simulação, prototipagem, teste experimental, validação e fabricação desse novo ASIC que funcionará nas novas condições impostas pelo LHC, com menor consumo de potência comparado com a versão anterior do chip, e que possa operar em ambientes submetidos à radiação. O projeto tem apoio da FAPESP, com vigência de 11/2015 a 10/2019.
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) / Especialização: (4) / Doutorado: (4) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / João Navarro Soares Jr. - Integrante / Hugo Daniel Hernández Herrera - Integrante / Tiago Oliveira Weber - Integrante / Marcelo Gameiro Munhoz - Integrante / Bruno Cavalcante de Souza Sanches - Integrante / Jun Takahashi - Integrante / Nelson Carlin Filho - Integrante / Marco Bregant - Integrante / Rogerio Moreira Cazo - Integrante / Danielle Magalhães Moraes - Integrante / Mauricio Moralles - Integrante / Alexandre Alarcon do Passo Suaide - Integrante / Claudio Antonio Federico - Integrante / Vilson Rocha de Almeida - Integrante / Odair Lelis Gonçalez - Integrante / Mauricio Rogerio Cosentino - Integrante / Francisco de Assis Souza - Integrante / Dionisio de Carvalho - Integrante.Financiador(es): Fundação de Amparo à Pesquisa do Estado de São Paulo - Auxílio financeiro.
2013 - 2016
Projeto de um ASIC de Aquisição e Processamento Digital de Sinais para o TIME PROJECTION CHAMBER do Experimento ALICE
Descrição: ALICE (A Large Ion Collider Experiment ) é um dos quatro grandes experimentos do acelerador de partículas LHC (Large Hadron Collider) instalado no laboratório europeu CERN (European Organization for Nuclear Research). Um programa de atualizações desse experimento acaba de ser aprovado pelo comitê gestor do acelerador LHC. Dentro das atualizações planejadas para os próximos anos do experimento ALICE, está melhorar a resolução e eficiência de rastreamento de partículas produzidas em colisões entre íons pesados, mantendo a excelente capacidade de identificação de partículas para uma taxa de leitura de eventos significativamente maior da atual. Para se alcançar esse objetivo, entre outras ações, é preciso atualizar os detectores Time Projection Chamber (TPC), modificando a eletrônica de leitura de eventos. O detector TPC é o dispositivo principal do experimento ALICE para o rastreamento e identificação de partículas carregadas. Para que o TPC alcance a taxa de leitura de eventos requerida é necessária a migração de MWPC (Multi Wire Proporcional Chamber) para GEM (Gas Electron Multiplier). A eletrônica atual utilizada no TPC não é adequada para esta migração devido a dois motivos. Primeiro, o circuito integrado de pré-amplificação (PASA) dos sinais do detector não suportam sinais com polaridade negativa, o qual não comporta sinais gerados por detectores GEM. A segunda limitação é relativa ao esquema de leitura dos dados. O circuito integrado de conversão analógico?digital e de processamento digital não suporta leituras continuas: a amostragem dos sinais do TPC e o armazenamento em memória dos dados não podem acontecer simultaneamente. Além disso, estes circuitos integrados apresentam um alto consumo de potência (considerando o elevado número de canais necessários) e não podem operar em ambientes submetidos à radiação, limitando seu uso em outras aplicações em experimentos de física de altas energias (HEP - High Energy Physics) ou aeroespaciais. Esta proposta inclui o projeto, simulação, fabricação, teste experimental e validação de um ASIC protótipo de aquisição de sinais e de processamento digital que possa ser usado na eletrônica de detecção dos sinais no cátodo do TPC, que suporte polaridades negativas de tensão de entrada e leitura continua de dados, com 32 canais por chip, com menor consumo de potência comparado com a versão anterior do chip, e que possa operar em ambientes submetidos a radiação..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) / Especialização: (1) / Mestrado acadêmico: (1) / Doutorado: (1) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / João NAVARRO Soares Jr - Integrante / Hugo Daniel Hernández Herrera - Integrante / Sergio Takeo Kofuji - Integrante / Tiago Oliveira Weber - Integrante / Marcelo Gameiro Munhoz - Integrante / Alexandre Suaide - Integrante / Bruno Cavalcante de Souza Sanches - Integrante / Jun Takahashi - Integrante / Nelson Carlin Filho - Integrante / Marco Bregant - Integrante / Heitor Guzzo Neves - Integrante / Dionisio de Carvalho - Integrante.Financiador(es): Fundação de Amparo à Pesquisa do Estado de São Paulo - Auxílio financeiro.
2008 - 2011
Coordenador do Projeto: Transceptores RF em CMOS, Edital Universal CNPq 2008
Descrição: O principal objetivo deste plano de trabalho é a continuação do estudo e a implementação de circuitos CMOS para recepção e transmissão de sinais RF, rádio frequência, para aplicações em comunicações. Os blocos básicos a serem estudados e/ou re-projetados e implementados serão: ? amplificador de baixo ruído (LNA) - circuito para amplificar o sinal recebido na antena; ? amplificador de potência (PA) - circuito que amplifica o sinal de saída que é enviado para a antena; ? mixer - faz a conversão da freqüência do sinal, tanto para baixo como para cima, por meio de uma operação de multiplicação; são empregados na transmissão e na recepção; ? oscilador - gera um sinal periódico, com baixo ruído, que é usado, junto com o mixer, na conversão de freqüência; ? filtros - passa baixa e passa banda que selecionam os sinais a serem transmitidos/recebidos; ? indutores integrados - não são circuitos, mas dispositivos passivos; são essenciais para os blocos discutidos acima, assim, estão em andamento pesquisas de novas estruturas com menores áreas, e técnicas para melhor caracterização dos mesmos; ? conversores A/D e D/A; . modelagem de um Sistema Transceptor RF de conversão direta. Destes blocos o PA, o mixer, o LNA e o VCO são os de maior importância pois estão presentes em todas as configurações; desta forma, estão sendo os primeiros blocos a serem estudados, projetados e re-projetados com as características adequadas. Normalmente os protótipos são fabricados no exterior e financiados pela FAPESP (PMU-Fapesp)..
Situação: Em andamento; Natureza: Pesquisa.
2008 - Atual
INCT NAMITEC - Instituto Nacional de Ciência e Tecnologia de Sistemas Micro e Nanoeletrônicos
Descrição: Coordenado pelo Prof. Jacobus W. Swart (CTI). Há 22 instituições envolvidas com 27 grupos/departamentos com 132 pesquisadores sendo 126 pesquisadores com doutorado e 154 bolsistas de 13 estados. Inovação, é o responsável técnico na USP, pela "Atividade Blocos RF" do INCT NAMITEC.
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Mestrado acadêmico: (3) Doutorado: (2) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Fundação de Amparo à Pesquisa do Estado de São Paulo - Auxílio financeiro / Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.
2006 - 2009
Coordenador do Projeto: Circuitos Integrados Transceptores RF em CMOS, Edital Universal-CNPq 2006.
Descrição: Este plano de pesquisa teve como objetivo desenvolver o projeto de CIs RF em CMOS. As técnicas de projeto de circuitos digitais CMOS de alta velocidade desenvolvidos no passado pelo grupo tem sido úteis na concepção de circuitos de RF na faixa de 2,4 GHz, é o caso do bloco sintetizador de freqüências, onde se aplicou as técnicas E-TSPC e tapered buffer, que permitem atingir até 4 GHz numa tecnologia 0,35um. Assim, como os sistemas eletrônicos estão se tornando cada vez mais complexos e cada vez mais pedem comunicação entre eles sem fio (wireless), é muito importante que se forme recursos humanos nesta área no país. Desta forma, pretende-se continuar os esforços neste projeto, o estudo de sistemas transmissores/receptores para comunicação RF, radio frequency, e a análise das estruturas mais apropriadas destes sistemas para a fabricação com tecnologias CMOS convencionais, com aplicações de Bluetooth. Também deseja-se continuar o estudo e implementação dos vários blocos necessários para estes sistemas, tais como amplificadores de baixo ruído, amplificadores de potência, mixers, osciladores, conversores analógico digital e D/A, filtros e o teste destes circuitos. Uma dificuldade é o projeto de indutores integrados no chip e uma pesquisa mais sistemática é necessária. Pretende-se também projetar e implementar chips protótipos e se possível um circuito transceiver completo. para mostrar a viabilidade no país e transferir para indústria nacional para que possam desenvolver produtos mais competitivos..
Situação: Concluído; Natureza: Pesquisa.
2005 - 2008
Projeto Instituto do Milênio: Rede em Sistemas em Chip, Microsistemas e Nanoeletrônica
Descrição: Coordenado pelo Prof. Jacobus W. Swart (UNICAMP), com participação de 7 Universidades. Recursos CNPq, de 11/2001 a 10/2004. Como também no Projeto Instituto do Milênio-II, também coordenado pelo Prof. Jacobus W. Swart, com Título: Tecnologias de Micro e Nanoeletrônica para Sistemas Integrados Inteligentes - NAMITEC, Edital MCT/CNPq 01/2005 - Instituto do Milênio 2005-2008, com participação de 17 Universidades e Instituições de Pesquisa. Inovação, foi responsável Técnico na USP pela "Atividade Blocos RF" deste Projeto Instituto do Milênio com Título..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Mestrado acadêmico: (3) Doutorado: (2) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.
2005 - 2008
Manufatura de Transmissores de Pressão Piezoresistivos Inteligentes de Alta Precisão para Ambiente Agressivos e Não Agressivos
Descrição: coordenador - projeto apoiado pelo CNPq, bolsas tecnológicas do tipo DTI-RHAE.
Situação: Concluído; Natureza: Pesquisa.
2002 - 2006
Coordenador Geral: Projeto de Sistemas de Interface de Transmissão de dados em ambientes sem fio (Wireless). Programa de Apoio à Pesquisa e Desenvolvimento e Inovação em Tecnologia da Informação PDI-TI, CNPq. Período 12/2002 a 12/2006.
Descrição: Rede temática do tipo PROTEM-CNPq: instituições envolvidas: PSI-EPUSP, EE-UNIFEI (Itajubá, MG, MAUÁ (SP)..
Situação: Concluído; Natureza: Pesquisa.
1996 - 1998
Formação de RH em Microeletrônica na Área de Processo e Projeto de CIs
Descrição: Coordenador do projeto: "Formação de RH em Microeletrônica na Área de Processo e Projeto de CIs", quota de 22 bolsas no país e exterior, RHAE/CNPq, de 01/96 a 30/06/98..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.
Número de produções C, T & A: 1 / Número de orientações: 1
1995 - 1998
Convênio FBB (Fundação Banco do Brasil)
Descrição: Desenvolvimento de sistemas de telecomunicações de alta velocidade em CMOS. Sistema desenvolvido: SDH/SONET, tais como: demultiplexador de 1:8 com "byte aligner", multiplexador 8:1 (ambos operando a taxas acima de 1,5Gbit/s), circuito PLL e recuperador de relógio com taxas de operação próximo 1,0Gbit/s..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) / Especialização: (1) / Mestrado acadêmico: (3) / Mestrado profissional: (0) / Doutorado: (1) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / João NAVARRO Soares Jr - Integrante / L.C. MOREIRA - Integrante / Marcio Toma - Integrante / Reinaldo Silveira - Integrante / Fábio Luiz Romão - Integrante.Financiador(es): Fundadação do Banco do Brasil - Auxílio financeiro.
Número de produções C, T & A: 1 / Número de orientações: 1
1994 - 1998
Coordenador do Projeto Temático PROTEM-CC do CNPq/PNUD.
Descrição: IMPLEMENTAÇÃO DE CIRCUITOS CMOS PARA APLICAÇÃO EM SISTEMAS SDH / SONET COM TAXAS DE G bps.
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / L.C. MOREIRA - Integrante / João Navarro Soares Jr. - Integrante / Reinaldo Silveira - Integrante / Márcio Toma - Integrante / Fábio Luiz Romão - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.
Número de produções C, T & A: 15 / Número de orientações: 4
1990 - 1998
"Engenharia Auxiliada por Computador e Projeto de Sistemas VLSI".
Descrição: Descrição: Responsável técnico pelo Projeto: "Engenharia Auxiliada por Computador e Projeto de Sistemas VLSI", financiadora FINEP, 01/90 a 12/93, e seu aditivo de 03/94 até 05/1998.. Financiador(es): Financiadora de Estudos e Projetos - FINEP (Cooperação). Número de produções C, T & A: 5 / Número de orientações: 6..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (1) / Especialização: (1) / Mestrado acadêmico: (2) / Mestrado profissional: (0) / Doutorado: (1) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Financiadora de Estudos e Projetos - Auxílio financeiro.
Número de produções C, T & A: 9 / Número de orientações: 12
1986 - 1987
LSD/USP - pesquisa em automação de projetos de engenharia e arquiteturas não convencionais para computadores, convênio FDTE/SID
Descrição: LSD/USP - pesquisa em automação de projetos de engenharia e arquiteturas não convencionais para computadores, convênio FDTE/SID.
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (0) / Especialização: (3) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / Marco Túlio Carvalho de Andrade - Integrante.Financiador(es): Sid Informatica Ltda - Cooperação.
Número de produções C, T & A: 4
1985 - 1987
Pesquisa em projeto de CIs e CAD no "Projeto de criação de infra-estrutura para formação de recursos humanos em projeto de CIs VLSI", convênio FINEP/LSD
Descrição: pesquisa em projeto de CIs e CAD no "Projeto de criação de infra-estrutura para formação de recursos humanos em projeto de CIs VLSI", convênio FINEP/LSD.
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / Marco Túlio Carvalho de Andrade - Integrante.Financiador(es): Financiadora de Estudos e Projetos - Cooperação.
Número de produções C, T & A: 1


Projetos de extensão


2003 - 2006
Projeto Auxílio a Congresso no País
Descrição: Apoio a realização de eventos no País, recursos CNPq: "Symposium on Microelectronics Technology and Devices e Symposium on Integrated Circuits and System Design. Realizados em 2003 (São Paulo, SP), 2004 (Porto de Galinhas, PE), e 2005 (realizado em Florianópolis, SC). Valor anual: 35mil reais..
Situação: Concluído; Natureza: Extensão.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.


Projetos de desenvolvimento


2014 - 2016
Coordenador: Projeto de Circuitos Integrados para Próteses Auditivas e Adequação de Sinais Cardíacos
Descrição: O presente projeto consistia de uma cota de bolsas tecnológicas dentro do Programa CI-Brasil do MCT&I. O objetivo do primeiro projeto era o de desenvolver um aparelho auditivo de baixo custo e baixo consumo de energia, idealizado para atender às populações de baixa renda, e completamente baseado no uso de um circuito integrado (Chip) de processamento digital especialmente desenvolvido para isso, incluindo funcionalidades analógicas como de fornecimento de energia (power management), conversão de sinais analógica-digital e vice-versa, amplificação, eliminação de ruído, digitalização, etc. O objetivo do segundo projeto era o de desenvolver um chip para condicionamento, amplificação e eliminação de ruído de até 12 canais para sinais cardiológicos, com sua digitalização e disponibilização a outros equipamentos. Esse projeto fui concluído até o primeiro protótipo..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Mestrado acadêmico: (4) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / Paulo Roberto Bueno de Carvalho - Integrante / OSINAGA, JAVIER - Integrante / Walter Santana - Integrante / Nilton Morimoto - Integrante / Tarciso Alvim Martins - Integrante / Renan Freitas Martucci - Integrante / Luciana Shiroma Montali - Integrante / Arthur Lombardi Campos - Integrante / Lizbeth Leonor Paredes Aguilar - Integrante / Juan José Carrillo Castellanos - Integrante / André Luis do Couto - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.
2014 - Atual
Bolsista DT: Desenvolvimento de circuitos integrados em bioengenharia: aplicação em detecção de cânceres de mama e de colo uterino
Descrição: Este projeto propõe desenvolver circuitos integrados em bioengenharia com aplicações na detecção de cânceres: entre eles a detecção precoce de câncer de mama, onde serão usadas as técnicas de geração de imagens médicas usando microonda, ou, usando a técnica tomografia por bioimpedância elétrica; ainda, esta última técnica também está sendo pesquisada para a detecção do câncer de colo uterino..
Situação: Em andamento; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (1) / Mestrado acadêmico: (1) / Doutorado: (3) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / Luiz Carlos Moreira - Integrante / Alexandre Aragão - Integrante / Armando Ayala PabÓn - Integrante / Jose Alejandro Amaya Palacio - Integrante / Lucas Compassi Severo - Integrante / Paulo Roberto Bueno de Carvalho - Integrante / Roberto Rangel Silva - Integrante.
2011 - 2013
Coordenador: do Projeto Bolsas Tecnológicas para a IC Design House LSI-TEC - Fase III
Descrição: Edital MCT/CNPq nº 64/2010 - CI-Brasil 2010, Financiado por SEPIN-MCT/CNPq. Nr. Processo: 550439/2011-0..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Especialização: (20) / Mestrado acadêmico: (2) Doutorado: (2) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.
Número de produções C, T & A: 4 / Número de orientações: 3
2010 - 2013
Coordenador de Projeto: Circuitos Integrados RF em CMOS
Descrição: Este plano de pesquisa e desenvolvimento tem como objetivo projetar Circuitos Integrados RF em CMOS. Como os sistemas eletrônicos estão se tornando cada vez mais complexos e cada vez mais pedem comunicação entre eles sem fio (wireless), é muito importante que se forme recursos humanos nesta área no país. Desta forma, pretende-se continuar os esforços neste projeto, o estudo de sistemas transceptores (transmissores e receptores) para comunicação RF (rádio freqüência), e a análise das estruturas mais apropriadas destes sistemas para a fabricação com tecnologias CMOS convencionais, com aplicações de Bluetooth, ZigBee, e outras. Assim, continuaremos o estudo e implementação de vários blocos necessários para estes sistemas, tais como amplificadores de baixo ruído, amplificadores de potência, mixers, osciladores, conversores A/D e D/A, filtros, indutores integrados, entre outros. Pretende-se também projetar e implementar chips protótipos com blocos básicos e, um circuito transceiver completo, e testá-los durante a vigência deste plano, para mostrar a viabilidade no país e transferir para a indústria nacional para que possam desenvolver produtos mais competitivos. E o real interesse já existe por parte da indústria e a transferência poderá ser via a Design House (DH, dentro do programa CI-Brasil, apoiado pelo MCT) do LSITec, e a DH é coordenado pelo docente W. Van Noije. Recursos: CNPq Em andamento..
Situação: Em andamento; Natureza: Desenvolvimento.
Alunos envolvidos: Mestrado acadêmico: (2) Doutorado: (2) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.
2009 - 2011
Coordenador do Projeto: Bolsas Tecnológicas para a Design-House LSITEC - fase II
Descrição: O projeto visa financiar recursos humanos através de bolsas tecnológicas para viabilizar os centros de projeto (DHs) de circuitos integrados. Uma empresa de projeto (DH) de circuitos integrados, combina capital humano e ferramentas especializadas (EDA tools) e de equipamentos de teste para a criação e aperfeiçoamento de circuitos integrados (CI). A DH-LSITEC está contribuindo no desenvolvimento de circuitos integrados para a indústria nacional para que os seus produtos tenham maior valor agregado e sejam mais competitivos. Além disso, está atuando no mercado nacional e internacional buscando oportunidades em nível global. Assim, este projeto possibilita a implementação de bolsas especiais para especialistas que irão compor o quadro de projetistas da DH-LSITEC. Recursos: CNPq-MCT.Financiado por SEPIN-MCT/CNPq: 52.0012/2009-7 - Período 01/02/2009 31/01/2010 - Inovação e Geração de Produtos. Projeto foi renovado em 2010, até 03-2011, atualmente está em analise uma continuação do projeto por mais um ano (até 04-20012)..
Situação: Em andamento; Natureza: Desenvolvimento.
Alunos envolvidos: / Mestrado profissional: (4) / Doutorado: (2) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro / Ministério da Ciência, Tecnologia, Inovações e Comunicações - Auxílio financeiro.
2009 - 2010
Coordenador do projeto: Treinamento em Projeto de Circuitos Integrados do Programa Nacional de Formação de Projetistas de Circuitos Integrados (PNFPCI)
Descrição: Edital de Licitação feita pela FACTI - Fundação de Apoio à Capacitação em Tecnologia da Informação), que tinha como objetivo a contratação de empresa especializada com capacidade comprovada de prover serviços de treinamento em Projeto de Circuitos Integrados (CI´s) do Programa Nacional de Formação de Projetistas de Circuitos Integrados (PNFPCI) dentro do programa CI-Brasil do MCT, A licitação foi dentro do Projeto FINEP: Operacionalização do Centro de Treinamento 2 - CT2/FINEP, Convênio Nº 01.08.0415.00. A empresa ganhadora foi LSITEC, e os serviços iniciaram em 18/08/2009. Vigência do Contrato até 23/10/09. O projeto foi prorrogado e executado de março a dezembro de 2010. Atualmnete está fase de licitação para mais um ano..
Situação: Concluído; Natureza: Desenvolvimento.
2008 - 2012
Coordenadordo Projeto: Circuito Integrado para Condicionamento e Monitoração de Sinais Cardíacos
Descrição: Desenvolvimento de um chip para a empresa DNLC Comércio e Monitoração de Sinais LTDA. O chip é um condicionador de sinais eletrocardiográficos, que viabilizará monitores portáteis de vários canais a baixo custo, com grandes impactos sociais, tais como o atendimento remoto de pacientes em comunidades distantes por médicos especialistas em centrais localizadas nas grandes cidades, agilizando o diagnóstico e aumentando as chances de sobrevivência do paciente. O projeto possui também importantes impactos econômicos como a diminuição de custo para a saúde pública, para os planos de seguro saúde privados e também os advindos da perda de vidas humanas. Recursos: FINEP Proc. Nr. 01.08.0051.00 e CNPq (cota de bolsas).
Situação: Em andamento; Natureza: Desenvolvimento.
2007 - 2011
Circuito Integrado para Instrumentação Analítica
Descrição: Desenvolvimeto de um chip para a empres Digicom Comércio LTDA. O chip é um condicionador de sinal para sensores. O Chip será instalado no topo de sensores de PH, Oxigênio e outros, condicionando o sinal gerado e provendo meios confiáveis de transmissão da informação, mesmo em ambientes ruidosos. Recursos: FINEP Proc.Nr. 01.06.0949.00 e CNPq (cota de bolsas).
Situação: Em andamento; Natureza: Desenvolvimento.
2007 - 2009
Circuito Integrado para Instrumentação Industrial
Descrição: Desenvolvimento de um chip para a empresa Treetech Sistemas Digitais LTDA. O Chip projetado é um dispositivo multifunção e multi canal com I/Os Analógicos para sinais e sensores utilizados em aplicações industriais, configurável digitalmente. Ele será utilizado na proteção de transformadores de potência em redes de distribuição de energia elétrica. Contou com apoio do FINEP Proc.Nr. 01.06.0949.00 e CNPq (cota de bolsas).
Situação: Em andamento; Natureza: Desenvolvimento.
2007 - 2009
Coordenador do Projeto: Circuito Integrado para sinalização de falha em redes de distribuição elétrica
Descrição: Chip desenvolvido para a empresa Expertise que presta serviços para a concessionária CPFL do setor elétrico. O chip é utilizado na sinalização de faltas em redes de distribuição de energia elétrica, com diminuição sensível do tempo de manutenção, contribuindo para melhora dos índices de disponibilidade da concessionária do setor elétrico. Recursos: apoio Fundo Setorial ANEEL e CNPq (cota de bolsas).
Situação: Concluído; Natureza: Desenvolvimento.
2006 - 2013
Bolsista DT: Projeto de Circuitos Integrados Transceptores RF em CMOS
Descrição: Projeto de pesquisa da bolsa tipo DT. Este plano de pesquisa é uma continuidade da pesquisa desenvolvida pelo grupo na área de projeto de CIs (circuitos integrados) tipo CMOS, isto é, pesquisas na área de CI's de alta velocidade e neste projeto específico CIs RF em CMOS. As técnicas de projeto de circuitos digitais CMOS de alta velocidade desenvolvidos no passado pelo grupo tem sido úteis na concepção de circuitos de RF na faixa de 2,4 GHz, é o caso do bloco sintetizador de freqüências, onde se aplicou as técnicas E-TSPC [Nav99] e tapered buffer [Nav98a], [Ara06a,b], que permitem atingir até 4 GHz [Mir04] numa tecnologia 0,35mm. Assim, como os sistemas eletrônicos estão cada fez ficando mais complexos e cada vez mais pedem comunicação entre eles sem fio (wireless), é muito importante que se forme recursos humanos nesta área no país. Desta forma, pretende-se continuar os esforços neste projeto, o estudo de sistemas transmissores/receptores para comunicação RF, radio frequency, e a análise das estruturas mais apropriadas destes sistemas para a fabricação com tecnologias CMOS convencionais. Também desejamos continuar o estudo e implementação dos vários blocos necessários para estes sistemas, tais como amplificadores de baixo ruído, amplificadores de potência, mixers, osciladores, conversores analógico digital e D/A, filtros e o teste destes circuitos. Vários blocos já foram projetados e resultados experimentais foram obtidos, e destes constatamos que algumas das características ainda não foram atingidas e reprojetos estão em andamento e serão necessários. Uma dificuldade é o projeto de indutores integrados no chip e uma pesquisa mais sistemática é necessária. Pretende-se também projetar e implementar um circuito transceiver completo, para mostrar a viabilidade no país e transferir para indústria nacional para que possam desenvolver produtos mais competitivos. Projeto de pesquisa para a Bolsa de Produtividade em Desenvolvimento Tecnológico e Extensão Inovadora, tipo D.
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (6) / Doutorado: (4) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.
2006 - 2009
Coordenador do Projeto: Bolsas Tecnológicas para a Design-House LSITEC
Descrição: O objetivo é a implantação da Design-House (DH) LSITEC, dentro do programa CI-Brasil, lançado pelo MCT em 20/junho/2005. Uma empresa de projeto (DH) de circuitos integrados, combina capital humano e ferramentas especializadas de equipamentos e programas de computador para a criação e aperfeiçoamento de circuitos integrados (CI). A DH-LSITEC contribuirá no desenvolvimento de circuitos integrados para a indústria nacional para que os seus produtos tenham maior valor agregado e sejam mais competitivos. Além disso, atuará no mercado internacional buscando oportunidades em nível global. Assim, este projeto possibilita a implementação de bolsas especiais para especialistas que irão compor o quadro de projetistas da DH-LSITEC. Recursos: CNPq-MCT..
Situação: Em andamento; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (0) / Especialização: (6) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / Márcio Toma - Integrante / Gustavo Adolfo Cerezo Vásquez - Integrante / Reinaldo Ismael Morilha - Integrante / John Edward Esquiagola Aranda - Integrante / Murillo Fraguas Franco Neto - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Outra.
1997 - 2001
Convênio PROCOMP/EPUSP para desenvolvimento de ASICs
Descrição: Desenvolvimento de sistemas eletrônicos para controle bancário. Sistema que criptograva conteúdo de um flopy-disk, para melhorar a segurança de gravação e transporte de dados de terminais bancários...
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (1) / Especialização: (1) / Mestrado acadêmico: (1) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / Leandro Gutierrez - Integrante / Augusto K. Morita - Integrante / Márcio Toma - Integrante.Financiador(es): Diebold Procomp - Auxílio financeiro.
Número de produções C, T & A: 2 / Número de orientações: 1
1997 - 2000
Sistema localizador visual e ou sonora de objetos fixos ou em movimento
Descrição: O objetivo geral deste projeto consistiu no estudo e o desenvolvimento e a prototipagem de um dispositivo localizador de objetos a ser usado em grandes ambientes como, por exemplo, portos e pátios. O sistema basicamente estava dividido em duas partes: o bloco de transmissão e o bloco de recepção. O sistema apresenta circuitos de RF e a parte digital foi implementada num FPGA..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (1) / Especialização: (1) / Mestrado acadêmico: (2) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / Silvio E. Barbin - Integrante / Augusto K. Morita - Integrante / João Navarro Soares Júnior - Integrante / Gustavo Adolfo Cerezo Vásquez - Integrante.Financiador(es): Fundação de Amparo à Pesquisa do Estado de São Paulo - Auxílio financeiro.
Número de produções C, T & A: 2 / Número de orientações: 1
1994 - 1995
Coordenador técnico administrativo do convênio entre LSI/EPUSP e AUTELCOM
Descrição: O objetivo da cooperação técnica era capacitar uma equipe de desenvolvimento da AUTELCOM a projetar circuitos integrados com tecnologia CMOS e fornecer apoio técnico durante a execução de um projeto de treinamento que resultou num CI completo dedicado para sistemas de comunicação de dados. Foram desenvolvidos circuitos multiplexador / demultiplexador de hierarquia Síncrona de 51 Mbit/s SDH, na fase final foi implementado em conjunto com os técnicos da Autelcom um sistema multiplexador 21xE1 SDH radio-relay completo e operacional com suporte para TMN numa plataforma FPGA..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador / Kazumi Tsurumaki - Integrante / João Navarro Soares Júnior - Integrante / Reinaldo Silveira - Integrante.Financiador(es): Autelcom Componentes Eletrônicos Ltda - Auxílio financeiro.
Número de produções C, T & A: 1


Outros Projetos


2008 - 2008
Co-coordenador do 3º Workshop SEMINATEC 2008
Descrição: Workshop sobre Semicondutores Micro & Nano Tecnologia, Local: Auditório da Administração da Escola Politénica da Universidade de São Paulo, Período: 10 e 11 de Abril de 2008, Coordenadores: João Antonio Martino, Wilhelmus Van Noije, André Furtado, com apoio do IEEE (EDS, SSCS, CAS)..
Situação: Concluído; Natureza: Outra.
1995 - 1996
Projeto Infra-estrutura - Fase I
Descrição: Apoio do Programa de Equipamentos Multiusuários financiados para a aquisição de Material Permanente de grande porte orçamentário (bem como dos suprimentos e serviços necessários à sua instalação) solicitado por consórcios de grupos de pesquisa. O projeto possibilitou a aquisição de estações de trabalho e software para projeto de circuitos integrados. A pesquisa em andamento era o desenvolvimento de ferramentas de CAD para síntese de circuitos integrados do tipo gate-array com estrutura "mar de transistores"..
Situação: Concluído; Natureza: Outra.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Wilhelmus Adrianus Maria Van Noije - Coordenador.Financiador(es): Fundação de Amparo à Pesquisa do Estado de São Paulo - Auxílio financeiro.Número de orientações: 3


Membro de corpo editorial


1996 - 2000
Periódico: Journal of Solid-State Devices and Circuits


Revisor de periódico


2000 - Atual
Periódico: IEEE Transactions on Very Large Scale Integration Systems
1998 - Atual
Periódico: IEEE Transactions on Circuits and Systems. II, Analog and Digital Signal Pr
2003 - Atual
Periódico: IEEE Microwave and Wireless Components Letters
2004 - Atual
Periódico: Integration, The VLSI Journal, Elsevier
2009 - Atual
Periódico: ANALOG INTEGRATED CIRCUITS AND SIGNAL PROCESSING


Revisor de projeto de fomento


1998 - 2004
Agência de fomento: Fundação Carlos Chagas Filho de Amparo à Pesquisa do Estado do RJ
1996 - Atual
Agência de fomento: Coordenação de Aperfeiçoamento de Pessoal de Nível Superior
1994 - Atual
Agência de fomento: Fundação de Amparo à Pesquisa do Estado de São Paulo
1990 - Atual
Agência de fomento: Conselho Nacional de Desenvolvimento Científico e Tecnológico


Áreas de atuação


1.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos/Especialidade: Circuitos Eletrônicos.
2.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Eletrônica Industrial, Sistemas e Controles Eletrônicos/Especialidade: Automação Eletrônica de Processos Elétricos e Industriais.
3.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações/Especialidade: Sistemas de Telecomunicações.
4.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Hardware.
5.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Materiais Elétricos/Especialidade: Materiais e Componentes Semicondutores.
6.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações/Especialidade: Circuitos RF.


Idiomas


Inglês
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Português
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Holandês
Compreende Bem, Fala Bem, Lê Bem, Escreve Pouco.
Espanhol
Compreende Razoavelmente, Fala Razoavelmente, Lê Razoavelmente, Escreve Pouco.


Prêmios e títulos


2016
2016 Prime Silver Leaf Award, concedido ao orientado Lucas Compassi Severo, PRIME 2016 - 12th Conference on Phd Rsearch in Microelectronics and Electronics.
2016
Group 2 Student Paper Competition Finalist, concedido ao orientado Paulo Roberto Bueno de Carvalho, The IEEE Ultrasonics, Ferroelectics and Frequency Control Society.
2014
Prêmio Pe. Roberto Landell de Moura, concedido a Wilhelmus Van Noije, Sociedade Brasileira de MicroEletrônica (SBmicro).
2013
Orientador do aluno Jorge Johanny Sáenz Noval (USP): 1o.Lugar do Primeiro Concurso de Teses e Dissertações/MESTRADO/Categoria/Dissertações/ /em Tecnologia e Processo de Fabricação de Semicondutores, Sociedade Brasileira de Microeletrônica.
2004
PRÊMIO DE MELHOR ARTIGO DE CONGRESSO, X Workshop Iberchip, Colômbia, março/2004. ISBN: 958-33-5900-9.
1985
Grande Distinção - Tese de Doutorado, Universidade Católica de Leuven, Bélgica.
1978
Distinção e Louvor - Dissertação de Mestrado, Escola Politécnica da USP.


Produções



Produção bibliográfica
Artigos completos publicados em periódicos

1.
SEVERO, L.2018SEVERO, L. ; VAN NOIJE, W. . 0.36 V PGA combining single-stage OTA and input negative transconductor for low energy RF receivers. ELECTRONICS LETTERS, v. 1, p. 1-2, 2018.

2.
ADOLFSSON, J.2017ADOLFSSON, J. PABON, A. AYALA BREGANT, M. BRITTON, C. BRULIN, G. CARVALHO, D. CHAMBERT, V. CHINELLATO, D. ESPAGNON, B. HERRERA, H.D. HERNANDEZ LJUBICIC, T. Mahmood, S.M. MJÖRNMARK, U. MORAES, D. MUNHOZ, M.G. NOËL, G. OSKARSSON, A. OSTERMAN, L. PILYAR, A. READ, K. RUETTE, A. RUSSO, P. SANCHES, B.C.S. SEVERO, L. SILVERMYR, D. , et al.SUIRE, C. TAMBAVE, G.J. TUN-LANOË, K.M.M. NOIJE, W. VAN VELURE, A. Vereschagin, S. WANLIN, E. WEBER, T.O. ZAPOROZHETS, S. ; SAMPA Chip: the New 32 Channels ASIC for the ALICE TPC and MCH Upgrades. Journal of Instrumentation, v. 12, p. C04008-C04008, 2017.

3.
BARBOZA, S.H.I.2016BARBOZA, S.H.I. ; BREGANT, M. ; CHAMBERT, V. ; ESPAGNON, B. ; HERRERA, H.D. HERNANDEZ ; Mahmood, S.M. ; MORAES, D. ; MUNHOZ, M.G. ; NOËL, G. ; PILYAR, A. ; RUSSO, P. ; SANCHES, B.C.S ; TAMBAVE, G.J. ; TUN-LANOË, K.M.M. ; NOIJE, W. VAN ; VELURE, A. ; Vereschagin, S. ; WEBER, T.O. ; ZAPOROZHETS, S. . SAMPA chip: a new ASIC for the ALICE TPC and MCH upgrades. Journal of Instrumentation, v. 11, p. C02088-C02088, 2016.

4.
AMAYA PALACIO, JOSÉ ALEJANDRO2016AMAYA PALACIO, JOSÉ ALEJANDRO ; Van Noije, Wilhelmus Adrianus . High stability voltage controlled current source for cervical cancer detection using electrical impedance spectroscopy. Analog Integrated Circuits and Signal Processing, v. 89, p. 01-07, 2016.

5.
Hernández, Hugo2016Hernández, Hugo; Van Noije, Wilhelmus . Front-end for gaseous detectors read-out with improved PSRR in 130 nm CMOS technology. Analog Integrated Circuits and Signal Processing, v. 1, p. 1-10, 2016.

6.
Morita, A.K2015Morita, A.K ; Takiguti, T ; NOIJE, W. A. M. V. . Metadata Based Padring and Pad Multiplexing Generation for Microcontroller. JICS. Journal of Integrated Circuits and Systems (Ed. Português), v. Vol. 03, p. 1-2015, 2015.

7.
MOREIRA, Luiz Carlos2014MOREIRA, Luiz Carlos ; Van Noije, Wilhelmus A. M. ; NETO, JOSÉ FONTEBASSO ; RIOS, EMMANUEL TORRES . Very small inductorless 2nd derivative Gaussian IR-UWB transmitter module using n/p-latches as PDs. Analog Integrated Circuits and Signal Processing, v. 81, p. 01-10, 2014.

8.
Hernández, Hugo2014Hernández, Hugo; Van Noije, Wilhelmus . Fully integrated boost converter for thermoelectric energy harvesting in 180 nm CMOS. Analog Integrated Circuits and Signal Processing (Dordrecht. Online), v. 81, p. 01-08, 2014.

9.
Weber, Tiago Oliveira2012Weber, Tiago Oliveira ; NOIJE, W. A. M. V. . Multi-Objective Design of Analog Integrated Circuits Using Simulated Annealing with Crossover Operator and Weight Adjusting. JICS. Journal of Integrated Circuits and Systems (Ed. Português), v. 7, p. 7-15, 2012.

10.
Weber, Tiago Oliveira2012Weber, Tiago Oliveira ; NOIJE, W. A. M. V. . Analog Circuit Synthesis Performing Fast Pareto Frontier Exploration and Analysis Through 3D Graphs. Analog Integrated Circuits and Signal Processing, v. 1, p. 1-11, 2012.

11.
Carvajal, Wilmar2012Carvajal, Wilmar ; Van Noije, Wilhelmus . An Optimization-Based Reconfigurable Design for a 6-Bit 11-MHz Parallel Pipeline ADC with Double-Sampling S&H. International Journal of Reconfigurable Computing (Print), v. 2012, p. 1-17, 2012.

12.
Hernández, Hugo2008Hernández, Hugo; Noije, Wilhelmus ; Roa, Elkim ; Navarro, João . A small area 8 bits 50 MHz CMOS DAC for Bluetooth transmitter. Analog Integrated Circuits and Signal Processing, p. 10.1007/s10470-, 2008.

13.
SOARES JR., João Navarro2002SOARES JR., João Navarro ; NOIJE, W. A. M. V. . Extended TSPC structures with double input/output data throughput for gigahertz CMOS circuit design. IEEE Transactions on Very Large Scale Integration Systems, EUA, v. 10, n.03, p. 301-308, 2002.

14.
MORITA, Augusto K.2001MORITA, Augusto K. ; TOMA, Marcio ; NOIJE, W. A. M. V. . Implementação de Um Sistema de Decriptografia para Controle Bancário em Hardware tipo FPGA.. Revista de Informática Teórica e Aplicada, UFRGS, v. 08, n.01, p. 63-81, 2001.

15.
SOARES JR., João Navarro1999 SOARES JR., João Navarro ; NOIJE, W. A. M. V. . A 1.6GHz dual modulus prescaler using the Extended True Single-Phase-Clock CMOS Circuit Technique (E-TSPC),. IEEE Journal of Solid-State Circuits, EUA, v. 34, n.1, p. 97-103, 1999.

16.
SOARES JÚNIOR, João Navarro1997 SOARES JÚNIOR, João Navarro ; NOIJE, W. A. M. V. . E-TSPC: Extended True Single-Phase-Clock CMOS circuit technique for high speed applications. Journal of Solid-State Devices and Circuits, São Paulo, Brasil, v. 5, n.2, p. 21-26, 1997.

17.
SWART, J. W.1996SWART, J. W. ; NOIJE, W. A. M. V. . The Multi Project Chip Program of FAPESP - in session: Fabrication and Market News. Journal of Solid-State Devices and Circuits, Brasil, v. 4, n.2, p. 30-30, 1996.

18.
ROMÃO, F. L.1995ROMÃO, F. L. ; NOIJE, W. A. M. V. . A linear time algorithm for transistor chaining of static and dynamic CMOS circuits with applications to SOG structures. Journal of Solid-State Devices and Circuits, São Paulo, Brasil, v. 3, n.1, p. 30-34, 1995.

19.
NOIJE, W. A. M. V.;Van Noije, W. A. M.;Van Noije, Wilhelmus;NOIJE, WILHELMUS;Van Noije, Wilhelmus A. M.;W. van Noije;NOIJE, W. VAN;Van Noije, Wilhelmus Adrianus;VAN NOIJE, WILHELMUS ADRIANUS MARIA;NOIJE, WILHELMUS A. M. V.;VAN NOIJE, W.1995NOIJE, W. A. M. V.; SOARES JR., João Navarro ; LIU, W. T. . Precise final state determination of mismatched CMOS latches. IEEE Journal of Solid-State Circuits, EUA, v. 30, n.5, p. 607-611, 1995.

20.
NOIJE, W. A. M. V.;Van Noije, W. A. M.;Van Noije, Wilhelmus;NOIJE, WILHELMUS;Van Noije, Wilhelmus A. M.;W. van Noije;NOIJE, W. VAN;Van Noije, Wilhelmus Adrianus;VAN NOIJE, WILHELMUS ADRIANUS MARIA;NOIJE, WILHELMUS A. M. V.;VAN NOIJE, W.1994NOIJE, W. A. M. V.; GRAY, C.t. ; LIU, W. T. ; CAVIN, R.k. . A sampling technique and its CMOS implementation with 1 GBit/s bandwidth and 25 ps resolution. IEEE Journal of Solid-State Circuits, EUA, v. 29, n.03, p. 340-349, 1994.

21.
NOIJE, W. A. M. V.;Van Noije, W. A. M.;Van Noije, Wilhelmus;NOIJE, WILHELMUS;Van Noije, Wilhelmus A. M.;W. van Noije;NOIJE, W. VAN;Van Noije, Wilhelmus Adrianus;VAN NOIJE, WILHELMUS ADRIANUS MARIA;NOIJE, WILHELMUS A. M. V.;VAN NOIJE, W.1985 NOIJE, W. A. M. V.; DECLERCK, G . Advanced CMOS Gate Array Architecture Combining Gate Isolation and Programmable Routing Channels. IEEE Journal of Solid-State Circuits, EUA, v. SC-20, n.2, p. 469-480, 1985.

22.
GINDERDEUREN, J. Van1983GINDERDEUREN, J. Van ; MAN, H. de ; GONÇALVES, N ; NOIJE, W. A. M. V. . Compact nMOS Building Blocks and a Methodology for Dedicated Digital Filter Applications. IEEE Journal of Solid-State Circuits, 445 Hoes Lane, N.J. 08855-1331, v. SC-18, n.03, p. 306-316, 1983.

Livros publicados/organizados ou edições
1.
SEABRA, A. C. ; L NETTO, M. ; SANTOS FILHO, S. G. ; MARTINO, João Antonio ; NOIJE, W. A. M. V. . Microeletrônica ? Quinta Edição. São Paulo: Makron Books do Brasil Editora Ltda.., 2007. v. 1. 1267p .

2.
BERGAMASCHI, Reinaldo A (Org.) ; NOIJE, W. A. M. V. (Org.) ; ROSENSTIEL, Wolfgang (Org.) . Proceedings of SBCCI 2003 - 16th Symposium on Integrated Circuits and Systems. Los Alamitos, CA, USA: IEEE COMPUTER SOCIETY, 2003. v. 01. 362p .

3.
SEABRA, A. C. ; LOBO NETTO, M. ; SANTOS FILHO, S. G. ; NOIJE, W. A. M. V. . Microeletrônica - Quarta Edição. 4a.. ed. São Paulo: Makron Books do Brasil Editora Ltda., 2000. v. 01. 1270p .

4.
REIS, R A L (Org.) ; NOIJE, W. A. M. V. (Org.) ; MONTEIRO, J C (Org.) . Proceedings of SBCCI 2000 - 13th Symposium on Integrated Circuits and Systems. Los Alamitos, USA: IEEE Computer Society, 2000. v. 01. 404p .

5.
NOIJE, W. A. M. V.; OSÉS, M. T. (Org.) . Anais do Segundo Workshop Iberchip. São Paulo: , 1996. v. 01. 537p .

6.
BRAGA, N.l.a. (Org.) ; NOIJE, W. A. M. V. (Org.) ; VERDONCK, P.b (Org.) . Proceedings of the XI Conference of the Brazilian Microelectronics Society. São Paulo: Sociedade Brasileira de Microeletrônica, 1996. v. 01. 522p .

Capítulos de livros publicados
1.
Weber, Tiago Oliveira ; NOIJE, W. A. M. V. . Design of Analog Integrated Circuits Using Simulated Annealing/Quenching with Crossovers and Particle Swarm Optmization. In: Marcos de Sales Guerra Tsuzuki. (Org.). Book: Simulated Annealing - Advances, Applications and Hybridizations. 1ed.Rijeka: Intech, 2012, v. 1, p. 219-244.

2.
SOARES JR., João Navarro ; NOIJE, W. A. M. V. . Part IV Building Blocks: A 1.6GHz dual modulus prescaler using the Extended True Single-Phase-Clock CMOS Circuit Technique (E-TSPC). In: Edited by Behzad Razavi. (Org.). Phase-Locking in High-Performance Systems: From Devices to Architectures. 1ed.Hoboken, New Jersey: John Wiley & Sons, Inc. e IEEE Press, 2003, v. 1, p. 370-375.

Textos em jornais de notícias/revistas
1.
Van Noije, Wilhelmus. Prof. Payam Heydari Delivers IEEE SSCS Distinguished Lecture at SEMINATEC 2014. IEEE SOLID-STATE CIRCUITS MAGAZINE, USA, p. 82 - 83, 26 ago. 2017.

2.
Van Noije, Wilhelmus. IEEE SSCS DL Pieter Harpe at SEMINATEC 2017. IEEE SOLID-STATE CIRCUITS MAGAZINE, USA, , v. V.9, nr.3, p. 51 - 52, 24 ago. 2017.

3.
Van Noije, Wilhelmus. Prof. Willy Sansen, Past President of IEEE SSCS, Lectures at the University of São Paulo, Brazil. IEEE SOLID-STATE CIRCUITS MAGAZINE, 11 February 2015, p. 28 - 29, 11 fev. 2015.

4.
Van Noije, W. A. M.. Eighth Annual Workshop on Semiconductors and Micro and Nano Technology (SEMINATEC) Sponsored by SSCS-Sao Paulo in May. IEEE SOLID-STATE CIRCUITS MAGAZINE, USA, , v. vol.5, nr3, p. 69 - 70, 16 ago. 2013.

5.
Van Noije, Wilhelmus; OLSTEIN, K. . IEEE SSCS DL Mohamad Sawan Lectures on Emerging Brain-Machine Interfaces at the University of São Paulo, Brazil. IEEE Solid-State Circuits Magazine, USA, p. 44 - 46, 16 ago. 2013.

6.
Van Noije, Wilhelmus. IEEE SSCS DL Vladimir Stojanovic Lectures at SEMINATEC 2012: Seventh Annual Workshop on Semiconductors and Micro- and Nanotechnology. Solid-State Circuits Magazine, IEEE, USA, p. 74 - 76, 13 ago. 2012.

7.
SWART, J. W. ; NOIJE, W. A. M. V. . A política industrial e tecnológica de semicondutores. Jornal da USP, Universidade de São Paulo, São, , v. 766, p. 02 - 02, 05 jun. 2006.

8.
NOIJE, W. A. M. V.. Entrevista: SBMicro defende aumento de recursos humanos.. Computação Brasil - SBC, Porto Alegre, RS, , v. Ano VI, p. 14 - 14, 14 set. 2005.

9.
NOIJE, W. A. M. V.. Entrevista: Tecnologia - Microeletronica na Trilha do Futuro. Revista FAPESP, São Paulo.

Trabalhos completos publicados em anais de congressos
1.
CARVALHO, D. ; Sanches, Bruno ; CARVALHO, M. ; Van Noije, Wilhelmus . A flexible standalone FPGA-ASIC ATE for AISC Manufacture Tests. In: IEEE Latin-American Test Symposium, 2018, São Paulo. IEEE Latin-American Test Symposium, 2018. v. 1. p. 1-4.

2.
Severo, L. C. ; NOIJE, W. A. M. V. . A 10.9-uW/pole 0.4-V Active-RC Complex BPF for Bluetooth Low Energy RF Receivers. In: 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018, Puerto Vallarta, México. 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018. v. 1.

3.
HERRERA, Hugo Daniel Hernández ; SEVERO, L. S. ; Van Noije, Wilhelmus . 0.5V 10MS/s 9-Bits Asynchronous SAR ADC for BLE Receivers in 180nm CMOS Technology. In: IEEE Systems on Chip Conference (SOCC2018), 2018, Washington CD, USA. IEEE Systems on Chip Conference (SOCC2018). PRINTED IN THE UNITED STATES: IEEEXplore, 2018. p. 1-4.

4.
SILVA, R. R. ; Severo, L. C. ; NOIJE, W. VAN . PVT Robust Ultra Low Voltage RC Filter Bulk-Driven Calibration Analysis. In: Iberchip Workshop 2017, 2017, Bariloche. XXIII Iberchip Workshop 2017, 2017.

5.
HERNANDEZ, HUGO ; CARVALHO, DIONISIO ; Sanches, Bruno ; SEVERO, LUCAS C. ; Van Noije, Wilhelmus . Current mode 1.2-Gbps SLVS transceiver for readout front-end ASIC. In: 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017, Baltimore. 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017. v. 1. p. 1-4.

6.
HERNANDEZ SANABRIA, ELKYN ; AMAYA PALACIO, JOSE ; HERRERA, HUGO HERNANDEZ ; Van Noije, Wilhelmus . A design methodology for an integrated CMOS instrumentation amplifier for bioespectroscopy applications. In: 2017 CHILEAN Conference on Electrical, Electronics Engineering, Information and Communication Technologies (CHILECON), 2017, Pucon. 2017 CHILEAN Conference on Electrical, Electronics Engineering, Information and Communication Technologies (CHILECON), 2017. v. 1. p. 1-245.

7.
CARRENO, EDWIN G. ; HERNANDEZ, CHRISTIAN D. ; DIAZ, OSCAR M. ; GOMEZ, HECTOR ; FAJARDO, CARLOS ; HERNANDEZ, HUGO ; Van Noije, Wilhelmus ; Roa, Elkim . A 3.9 compression-ratio Huffman encoding scheme for the large ion collider on 65nm and 130nm CMOS technologies. In: 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS), 2016, Florianopolis. 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS). p. 347-350.

8.
Carvalho, P.R.B. ; PALACIO, J. A. A. ; NOIJE, W. A. M. V. . Area Optimized CORDIC-Based Numerically Controlled Oscillator for Electrical Bio-Impedance. In: 2016 IEEE International Frequency Control Symposium, 2016, New Orleans. 2016 IEEE International Frequency Control Symposium. Piscataway: IEEE Catalog Number, 2016. v. 1. p. 83-88.

9.
OSINAGA, JAVIER ; SALDANA, JULIO ; Van Noije, Wilhelmus . A floating voltage regulator with output level sensor for applications with variable high voltage supply in the range of 8.5 V to 35 V. In: 2016 Argentine Conference of MicroNanoelectronics, Technology and Applications (CAMTA), 2016, Neuquen. 2016 Argentine Conference of Micro-Nanoelectronics, Technology and Applications (CAMTA). p. 50.

10.
SEVERE, LUCAS C. ; NOIJE, WILHELMUS A. M. V. . An optimization-based design methodology with PVT analysis for ultra-low voltage analog ICs. In: 2016 12th Conference on Ph.D. Research in Microelectronics and Electronics (PRIME), 2016, Lisbon. 2016 12th Conference on Ph.D. Research in Microelectronics and Electronics (PRIME), 2016. p. 1.

11.
Morita, A.K ; Van Noije, W. A. M. . Multiple Bus Low Power Processor Design. In: XXI Iberchip Workshop, 2015, Montevídeo. XXI Iberchip Workshop, 2015. p. 1-4.

12.
PALACIO, JOSE ALEJANDRO AMAYA ; VAN NOIJE, WILHELMUS ADRIANUS MARIA . High Stability Voltage Controlled Current Source for Cervical Cancer Detection using Electrical Impedance Spectroscopy. In: 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS 2015), 2015, Montevideo. 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS). p. 1-208.

13.
HERNANDEZ, HUGO ; Van Noije, Wilhelmus ; MUNHOZ, MARCELO . Configurable low noise readout front-end for gaseous detectors in 130nm CMOS technology. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS). p. 1058-1061.

14.
HERRERA, Hugo Daniel Hernández ; Sanches, Bruno ; Velure, Arild ; Weber, Tiago Oliveira ; Bregant, Marco ; Barboza, S.H. ; MUNHOZ, M. G. ; Van Noije, Wilhelmus ; Chambert, V. ; Mahmood, S.M. ; Russo. P. ; Vereschagin, S. ; Zaporozhets, S. . A New ASIC for the ALICE TPC and MCH Upgrades. In: Topical Workshop on Electronics for Particle Physics, 2015, Lisboa/Portugal. TWEPP 2015 Topical Workshop on Electronics for Particle Physics, 2015.

15.
NETO, JOSE FONTEBASSO ; MOREIRA, Luiz Carlos ; FERAUCHE, THIAGO ; CORRERA, FATIMA SALETE ; Van Noije, Wilhelmus A. M. . A design of a BPSK transmitter front end for ultra-wideband in 130nm CMOS. In: 2015 SBMO/IEEE MTTS International Microwave and Optoelectronics Conference (IMOC), 2015, Porto de Galinhas. 2015 SBMO/IEEE MTT-S International Microwave and Optoelectronics Conference (IMOC), 2015. p. 1.

16.
ROSA, Carlos Alberto ; NOIJE, W. A. M. V. . Web Collaboration in Microelectronics Education: Techniques and Challenges. In: ALE 2014 - 12th Active Learning in Engineering Education Workshop, 2014, Caxias do Sul, RS. ALE 2014 - 12th Active Learning in Engineering Education Workshop, 2014. v. 1. p. 330-341.

17.
MOREIRA, Luiz Carlos ; Fontebasso Neto, J. ; Van Noije, Wilhelmus A. M. ; RIOS, E. T. . A controlled pulse generator for 10th derivate Gaussian IR-UWB in 130 nm CMOS process?. In: 2014 Asia-Pacific Microwave Conference, 2014, Sendai, Japão. 2014 Asia-Pacific Microwave Conference, 2014. p. 1-6.

18.
HERNANDEZ, H. ; Kofuji, S. T. ; Van Noije, W. A. M. . Fully Integrated Boost Converter For Thermoelectric Energy Harvesting. In: Lascas 2013 4th IEEE Latin Symposium on Circuits and Systems, 2013, Cusco, Peru. Lascas 2013 4th IEEE Latin Symposium on Circuits and Systems, 2013. v. 1.

19.
RIOS, E. T. ; Garcia, S.C.S. ; MOREIRA, Luiz Carlos ; Torres, R.T. ; NOIJE, W. A. M. V. . Analysis of the effects of coupling through substrate and the calculus of the Qfactor. In: Lascas 2013 4th IEEE Latin American Symposiumon Circuits and Systems, 2013, Cusco, Peru. Lascas 2013 4th IEEE Latin American Symposiumon Circuits and System, 2013, 2013.

20.
MOREIRA, Luiz Carlos ; Fontebasso Neto, J. ; NOIJE, W. A. M. V. ; RIOS, E. T. . Inductorless very small 2nd derivative Gaussian IR-UWB Transmitter module using n/p-latches as PDs in CMOS Technology. In: Lascas 2013 4th IEEE Latin American Symposiumon Circuits and Systems, 2013, Cusco, Peru. Inductorless very small 2nd derivative Gaussian IR-UWB Transmitter module using n/p-latches as PDs in CMOS Technology, 2013.

21.
WEBER, T. O. ; MORENO, S. A. C. ; Van Noije, W. A. M. . Synthesis of a Narrow-Band Low Noise Amplifier in 180 nm CMOS Technology using Simulated Annealing with Crossovers Operator. In: SBCCI 2013 Symposium on Integrated Circuits and Systems Design, 2013, Curitiba. SBCCI 2013 Symposium on Integrated Circuits and Systems Design, 2013. v. 1. p. 1-6.

22.
Oliveira, Alexandre M. de ; Ascama, Hector Dave Orrilo ; NOIJE, W. A. M. V. ; MOREIRA, Luiz Carlos ; KOFUJI, Sergio Takeo . A CMOS UWB Pulse Beamforming Transmitter with Vivaldi Array Antenna for Vital Signals Monitoring Applications. In: 3rd IEEE Latin American Symposium on Circuits and Systems, 2012, Playa del Carmen. IEEE LASCAS 2012. EUA: IEEEXplore, 2012.

23.
Fontebasso Neto, J. ; MOREIRA, L. C. ; NOIJE, W. A. M. V. . Inductorless Very Small 4.6pJ/pulse 7th Derivative Pulse Generator for IR-UWB. In: 3rd IEEE Latin American Symposium on Circuits and Systems, 2012, Playa del Carmen. IEEE LASCAS 2012. EUA: IEEEXplore, 2012.

24.
ANJOS, Angélica dos ; Ayala, A.P. ; NOIJE, W. A. M. V. . 2.45GHz Low Phase Noise LC VCO Design using Flip Chip on Low Cost CMOS Technology. In: 3rd IEEE Latin American Symposium on Circuits and Systems, 2012, Playa del Carmen. IEEE LASCAS 2012. EUA: IEEEXplore, 2012.

25.
HERNANDEZ, HUGO ; SCOTT, JONATHAN ; Van Noije, Wilhelmus . DPA insensitive voltage regulator for contact smart cards. In: 2012 25th Symposium on Integrated Circuits and Systems Design (SBCCI), 2012, Brasilia. 2012 25th Symposium on Integrated Circuits and Systems Design (SBCCI), 2012. p. 1-5.

26.
Weber, Tiago Oliveira ; NOIJE, W. A. M. V. . Analog Design Synthesis Performing Fast Pareto Frontier Exploration. In: 2nd IEEE Latin American Symposium on Circuits and Systems, 2011, Bogotá. LASCAS 2011. EUA: IEEEXplore, 2011.

27.
MOREIRA, Luiz Carlos ; NOIJE, W. A. M. V. ; SILVEIRA, Daniel Maia ; KOFUJI, Sergio Takeo ; Carlos A. Sassaki . A small area 2.8pJ/pulse 7th Derivative Gaussian Pulse Generator for IR-UWB. In: CJMW 2011 - China-Japan Joint Microwave Conference, 2011, Hangzhou. CJMW 2011. EUA: IEEEXplore, 2011. p. 265-268.

28.
CARVAJAL, W. ; NOIJE, W. A. M. V. . Time-interleaved pipeline ADC design: a reconfigurable approach supported by optimization. In: 24th Symposium on Integrated Circuits and Systems, 2011, João Pessoa. SBCCI2011. USA: ACM, 2011. p. 17-22.

29.
Weber, Tiago Oliveira ; NOIJE, W. A. M. V. . Analog design synthesis method using simulated annealing and particle swarm optimization. In: 24th Symposium on Integrated Circuits and Systems, 2011, João Pessoa, Pb. SBCCI2011. USA: ACM, 2011. p. 85-90.

30.
MOREIRA, . Luiz Carlos ; NOIJE, W. A. M. V. ; Fontebasso Neto, J. ; KOFUJI, Sergio Takeo . A PPM Gaussian Transmitter for UWB using a compact Phase Detector. In: 2011 SBMO/IEEE MTT-S International Microwave and Optoelectronics Conference, 2011, Natal, RN. IMOC2011. USA: IEEEXplore, 2011.

31.
Silva, M. M. ; SWART, J. W. ; MOREIRA, L. C. ; NOIJE, W. A. M. V. . Current-mode Motion Detector Sensor using Copier Cell in CMOS technology. In: IEEE International Conference on Electronics, Circuits, and Systems (ICECS), Libano, December 11-14, 2011,, 2011, Beirute. ICECS 2011. EUA: IEEEXplore, 2011.

32.
MOREIRA, . Luiz Carlos ; NOIJE, W. A. M. V. ; KOFUJI, Sergio Takeo . A 5th Derivative Gaussian Pulse CMOS IR-UWB Generator Using a Phase Detector. In: 5th German Microwave Conference, 2010, Berlin. 5th German Microwave Conference, 2010.

33.
VÁSQUEZ, G. A. C. ; HERVE, Nicolás ; NOIJE, W. A. M. V. . Toward an Energy-Aware Design Method for Coarse-Grained Reconfigurable Hybrid VliW Architectures. In: SPL Southern Programmable Logic Conference, 2010, Porto de Galinhas - Brazil. SPL Southern Programmable Logic Conference, 2010.

34.
VÁSQUEZ, G. A. C. ; NOIJE, W. A. M. V. . Energy-Aware System Level Evaluation Method for Coarse-grained Hybrid VLIW Architectures. In: XVI Iberchip Workshop, 2010, Foz do Iguaçu. XVI Iberchip Workshop, 2010.

35.
MOREIRA, L. C. ; Sassaki, C.A. ; NOIJE, W. A. M. V. ; KOFUJI, Sergio Takeo . A 2nd derivative Gaussian UWB pulse transmitter design using a cross inductor. In: 2010 International Conference on Microelectronics (ICM), 2010, Cairo. 2010 International Conference on Microelectronics (ICM). USA: IEEEXplore, 2010. p. 200-2003.

36.
Sáenz, J.J. ; Roa, E. ; Ayala, A.P. ; NOIJE, W. A. M. V. . A Methodology to Improve Yield in Analog Circuit by Using Geometric Programming. In: 23st Symposium on Integrated Circuits and System Design, 2010, São Paulo. Chip in Sampa - SBCCI2010. USA: ACM, 2010. p. 140-145.

37.
CHAPARRO, S. ; Ayala, A.P. ; ROA, E. ; NOIJE, W. A. M. V. . A Low Power CMOS LNA Designer Using Geometric Programming. In: Iberchip XV Workshop 2009, 2009, Buenos Aires. Iberchip XV Workshop 2009, 2009.

38.
CHAPARRO, S. ; Ayala, A.P. ; Roa, Elkim ; NOIJE, W. A. M. V. . A Merged RF CMOS LNA-Mixer Design Using Geometric Programming. In: Chip on the Dunes - 22nd SBCCI Symposium on Integrated Circuits and Systems Design, 2009, Natal. 22nd SBCCI Symposium on Integrated Circuits and Systems Design. USA: ACM, 2009. p. 95-100.

39.
MOREIRA, L. C. ; NOIJE, W. A. M. V. ; FARFÁN-PELÁEZ, Andrés ; Ayala, A.P. . Comparison of small cross inductors and rectangular inductors designed in 0.35um CMOS Technology. In: Chip on the Dunes - 22nd SBCCI Symposium on Integrated Circuits and System Design, 2009, Natal. 22nd SBBCCI Symposium on Integrated and Systems Design. USA: ACM, 2009. p. 291-296.

40.
CARRILLO, J. J. ; ROA, E. ; VALE NETO, J. V. ; NOIJE, W. A. M. V. . A Low Voltage Badgap Reference Source Based on the Current-Mode Technique. In: Chip on the Dunes - 22nd SBCCI Symposium on Integrated Circuits and Systems Design, 2009, Natal. 22nd SBCCI Symposium on Integrated Circuits and Systems Design. USA: ACM, 2009. p. 175-180.

41.
MOREIRA, . Luiz Carlos ; NOIJE, W. A. M. V. ; Carlos R.P.Dionision ; Ascama, Hector Dave Orrilo ; KOFUJI, Sergio Takeo . A Pulse Generator UWB- Ultra Wide Band using PFD Phase Frequency Detector in 180nm CMOS Technology. In: IMOC2009 - International Microwave and Optoelectronic Conference, 2009, Belém. IMOC2009 - International Microwave and Optoelectronic Conference, 2009. p. 239-243.

42.
CARVAJAL, W. ; ROA, E. ; NOIJE, W. A. M. V. . Diseno de um OTA cascodo dobldo a 23 MHz GBW/460 uW para un S&H. In: XIV Workshop IBERCHIP 2008, 2008, Puebla. Analog Circuits 2008, 2008.

43.
MATEUS, J. ; ROA, E. ; NOIJE, W. A. M. V. . Fuente de referencia compensada sub-1V a 2.4uA. In: XIV Workshop IBERCHIP 2008, 2008, Puebla. XIV Workshop IBERCHIP 2008, 2008.

44.
CARRILLO, J. J. ; ROA, E. ; NOIJE, W. A. M. V. . Fuente de Referencia de Bandgap 634mV-10ppm/o.C CMOS. In: XIV Workshop IBERCHIP 2008, 2008, Puebla. XIV Workshop IBERCHIP 2008, 2008.

45.
OLIVEROS, J ; CABRERA, D ; ROA, E. ; NOIJE, W. A. M. V. . Herramienta de Automatización para el Diseno Óptimo de Amplificadores Operacionales Integrados en Tecnologias CMOS. In: XIV Wokshop IBERCHIP 2008, 2008, Puebla. XIV Wokshop IBERCHIP 2008, 2008.

46.
Ardila, J.C.M. ; ROA, E. ; HERRERA, Hugo Daniel Hernández ; NOIJE, W. A. M. V. . A 2.7uA Sub1-V Voltage Reference. In: SBCCI2008 - 21th Symposium on Integrated Circuits and Systems Design, Chip in Pampa, 2008, Gramado, RS. 21th Symposium on Integrated Circuits and Systems Design. USA: ACM, 2008. p. 01-06.

47.
OLIVEROS, J ; Salas, D.J.C. ; ROA, E. ; NOIJE, W. A. M. V. . An Improved and Automated Design Tool for the Optimization of CMOS OTAs Using Geometric Programming. In: Chip on the Pamapas- SBCCI2008 - 21th Symposium on Integrated Circuits and Systems Design, Chip in Pampa, 2008, Gramado, RS. 21th Symposium on Integrated Circuits and Systems Design. USA: ACM, 2008. p. 01-06.

48.
TREVISAN, Paulo Heringer ; NOIJE, W. A. M. V. . Projeto de um LNA e Mixer Integrados para Aplicação Bluetooth. In: XIV Workshop Iberchip, 2008, Puebla, Mx. XIV Taller Iberchip, 2008, 2008. p. 01-04.

49.
Cabrera F. ; Roa, Elkim ; NOIJE, W. A. M. V. . Cycle Slip Cancellation by Increasing the PFD Detection Range in PLL Circuits. In: XXIII Conference on Design of Circuits and Integrated Systems, 2008, Grenoble, França. XXIII Conference on Design of Circuits and Integrated Systems, 2008. p. 001-006.

50.
CARAVAJAL, W. ; Roa, E. ; NOIJE, W. A. M. V. . A 23 MHz GBW 460uW Folded Cascode OTA for a Sample and Hold Circuit Using Double Sampling Technique. In: XXIII Conference on Design of Circuits and Integrated Systems DCIS, 2008, Grenoble, França. XXIII Conference on Design of Circuits and Integrated Systems DCIS, 2008. p. 001-004.

51.
OLIVEROS, J ; ROA, E. ; NOIJE, W. A. M. V. ; VALE NETO, J. V. . A Cad Tool Based on Geometric Programming for Automated CMOS Operational Amplifiers Design. In: Workshop sobre Semicondutores, Micro & Nano Tecnologia, SEMINATEC, 2008, São Paulo. Workshop sobre Semicondutores, Micro & Nano Tecnologia, SEMINATEC, 2008.

52.
Cabrera F. ; ROA, E. ; NOIJE, W. A. M. V. . Frequency Synthesizer Design for a Transceiver Integrated in CMOS Technology. In: Workshop sobre Semicondutores, Micro & Nano Tecnologia - SEMINATEC, 2008, São Paulo. Workshop sobre Semicondutores, Micro & Nano Tecnologia - SEMINATEC, 2008.

53.
Sandri, M. ; Martino M. ; NOIJE, W. A. M. V. ; MARTINO, João Antonio . Temperature Influence on SOI CMOS Devices. In: Microelectronics Students Forum (SForum), 2008, Gramado. Microelectronics Students Forum (SForum) 2008, 2008. p. 1-6.

54.
Martino M. ; Sandri, M. ; Agopyan, P.G.D. ; MARTINO, João Antonio ; NOIJE, W. A. M. V. . Radiation Effects on Flip-Flop CMOS. In: Microelectronics Students Forum (SForum), 2008, Gramado. Microelectronics Students Forum (SForum) 2008, 2008. p. 1-6.

55.
HERNANDEZ, H. ; ROA, E. ; NOIJE, W. A. M. V. . Design Strategy of Current Source in Current-Steering CMOS DAC. In: XIII IBERCHIP Worshop, IWS-2007, 2007, Lima, Perú. XIII IBERCHIP Worshop, IWS-2007, 2007. p. 01-04.

56.
MIRANDA, Fernando P. H. ; SOARES.JR., João Navarro ; NOIJE, W. A. M. V. . A 4.1 GHz Dual Modulus Prescaler using the E-TSPC Technique and Double Data Throughput Structures. In: 2007 IEEE International Symposium on Circuits and Systems, 2007, New Orleans, USA. ISCAS2007: 2007 IEEE International Symposium on Circuits and Systems, 2007. p. 01-04.

57.
Ayala, A.P. ; ROA, E. ; NOIJE, W. A. M. V. . An RF-CMOS LNA and Mixer Merged Design Strategy. In: XIII Workshop Iberchip, 2007, Lima, Perú. XIII Workshop Iberchip, IWS-2007, 2007. p. 01-06.

58.
Ayala, A.P. ; ROA, E. ; NOIJE, W. A. M. V. . On nonlinearity and noise trade-off in a low power 2.45 GHz CMOS LNA-Mixer design. In: International Microwave and Optoelectronics Conference - IMOC, 2007, Salvador. SBMO/IEEE MTT-S International 2007, 2007. p. 869-873.

59.
HERRERA, Hugo Daniel Hernández ; NOIJE, W. A. M. V. ; ROA, E. ; SOARES.JR., João Navarro . A Small Area 8bits 50MHz CMOS DAC for Bluetooth. In: 20th SBCCI Symposium on Integrated Circuits and Systems Design, 2007, Rio de Janeiro. Anais 20th SBCCI Symposium on Integrated Circuits and Systems Design. USA: ACM, 2007. p. 10-15.

60.
SOARES.JR., João Navarro ; MIRANDA, Fernando P. H. ; NOIJE, W. A. M. V. . A 4.1 GHz Prescaler Using the Extended TSPC Technique and Double Data Throughput Structures. In: 20th SBCCI Symposium on Integrated Circuits and Systems Design, 2007, Rio de Janeiro. Anais 20th SBCCI Symposium on Integrated Circuits and Systems Design. USA: ACM, 2007. p. 123-127.

61.
MOREIRA, Luiz Carlos ; NOIJE, W. A. M. V. ; FARFÁN-PELÁEZ, Andrés ; ANJOS, Angélica dos . SMALL AREA CROSS TYPE INTEGRATED INDUCTOR IN CMOS TECHNOLOGY. In: : International Microwave and Optoelectronics Conference, 2007, Salvador, Ba. IMOC 2007. SBMO/IEEE MTT-S International, 2007. p. 869-873.

62.
ROSA, Carlos Alberto ; NOIJE, W. A. M. V. ; Arelano, E.R.G. . Uso de Máquinas Elétricas Simples para Ensinar os Rudimentos de Lógica Booleana n Ensino Fundamental. In: V Semana da Educação, 2007, São Paulo. V Semana da Educação - A Universidade de São Paulo e a Formação Docente (FEUSP), 2007.

63.
ARAGÃO, Alexandre de Jesus ; SOARES.JR., João Navarro ; NOIJE, W. A. M. V. . Mismatch Effect Analyses in CMOS Tapered Buffers. In: 2006 IEEE International Symposium on Circuits and Systems (ISCAS, 2006, Island of Kos. Procedings of 2006 IEEE International Symposium on Circuits and Systems, 2006.

64.
FERREIRA, L. ; PIMENTA, T. C. ; MORENO, R. ; NOIJE, W. A. M. V. . Ultra Low-Voltage Ultra Low-Power CMOS Threshold Voltage Reference. In: Chip on the Montains, 2006, Ouro Preto, MG. SBCCI2006 19th Symposium on Integrated Circuits and Systems Design. New York, USA: ACM, 2006. v. 1. p. 80-82.

65.
ZAPARTA, C. ; NOIJE, W. A. M. V. . Ferramenta para simulação de sistemas de comunicação. In: International Technical Symposium on Packaging, Assembling & Exhibition, 2006, São Paulo. IX Simpósio IMAPS Brasil, e V Seminário ABRACI, 2006. p. 1-4.

66.
HERNANDEZ, H. ; NOIJE, W. A. M. V. ; Roa, E. . Diseño de un DAC para RF CMOS. In: ANDESCON 2006 III Congreso Internacional de la Región Andina IEEE, 2006, Quito-Ecuador. ANDESCON 2006 III Congreso Internacional de la Región Andina IEEE, 2006. p. 01-04.

67.
MOREIRA, Luiz Carlos ; NOIJE, W. A. M. V. ; ANJOS, Angélica dos ; SOARES JR., João Navarro . Estudo Comparativo entre Indutores Planares com Fluxo Magnético Vertical e Horizontal na Tecnologia CMOS 0,18um. In: XI IBERCHIP Worshop, IWS-2005, 2005, Salvador, BA. XI Taller IBERCHIP, IWS-2005, 2005. p. 265-268.

68.
PELAEZ, Andrés Farfan ; HERNÁNDEZ, Emilio Delmoral ; SOARES JR., João Navarro ; NOIJE, W. A. M. V. . A CMOS Implementation of the Sine-Circle Map. In: IEEE International Midwest Symposium on Circuits And Systems (MWSCAS 2005), 2005, CINCINNATI, OHIO. 2005 IEEE International Midwest Symposium on Circuits And Systems, 2005. v. 1.

69.
GÓMEZ, Angel ; SOARES JÚNIOR, João Navarro ; NOIJE, W. A. M. V. . A 3.5 mW Programmable High Speed Frequency Divider for a 2.4 GHz CMOS Frequency Synthesizer. In: SBCCI2005 - 18th Symposium on Integrated Circuits and Systems Design, 2005, Florianópolis, SC. 18th Symposium on Integrated Circuits and Systems Design, 2005. v. 1. p. 01-04.

70.
ARAGÃO, Alexandre de Jesus ; SOARES JÚNIOR, João Navarro ; NOIJE, W. A. M. V. . Mismatching Effects in CMOS Tapered buffers. In: International Technical Symposium on Packaging, Assembling & Testing & Exhibition, 2005, Campinas. IMAPS Brazil 2005, 2005.

71.
PELAEZ, Andrés Farfan ; SOARES JR., João Navarro ; NOIJE, W. A. M. V. . Projeto de um oscilador monolítico a 2,4GHz em tecnologia CMOS 0,35um. In: X Workshop IBERCHIP, 2004, Cartagena de Indias. X Workshop Iberchip, 2004. p. 01-08.

72.
VÁSQUEZ, Gustavo Adolfo Cerezo ; NOIJE, W. A. M. V. . Considerações para o Projeto de Plataformas de Comunicação Móvel Multipadrão. In: X Workshop IBERCHIP, 2004, Cartagena das Indias. X Workshop IBERCHIP, 2004. p. 00-08.

73.
RODRIGUEZ, Eduard ; SOARES JR., João Navarro ; NOIJE, W. A. M. V. . Projeto de um Amplificador de Potência a 2,4GHz Integrado em Tecnologia CMOS de 0,35µm. In: X Workshop IBERCHIP, 2004, Cartagena das Indias. X Workshop IBERCHIP, 2004. p. 01-08.

74.
MIRANDA, Fernando P. H. ; SOARES JÚNIOR, João Navarro ; NOIJE, W. A. M. V. . A 4 GHz Dual Modulus Divider-by 32/33 Prescaler in 0.35µm CMOS Technology. In: SBCCI 2004 - 13th Symposium on Integrated Circuits and Systems, 2004, Porto de Galinhas. Anais, 2004. p. 94-99.

75.
CIFUENTES, Rubén Dario Echavarria ; SOARES JR., João Navarro ; NOIJE, W. A. M. V. . MIXER a 2.4 GHz en TECNOLOGIA 0.35um CMOS USANDO CELULA DE GILBERT. In: TECNOCOM, 2003, Medellín, Colombia. 5as Jornadas de Telecomunicaciones (JIDTEL), 2003. v. 1. p. 1-8.

76.
FUENTES, Elkim Felipe Roa ; SOARES JR., João Navarro ; NOIJE, W. A. M. V. . A Methodology for CMOS Low Noise Amplifier Design. In: CHIP in SAMPA - 16th Symposium on Integrated Circuits and Systems, 2003, São Paulo. 16th Symposium on Integrated Circuits and Systems. Los Alamitos: IEEE Computer Society, 2003. v. 1. p. 14-19.

77.
MOREIRA, Luiz Carlos ; MESTANZA, Segundo N M ; SILVA, I F ; QUEIROZ, J. e .c. ; NOIJE, W. A. M. V. ; SWART, J. W. . SENSOR DE PIXEL ATIVO NO PROCESSO CMOS 0,35um. In: IX Workshop IBERCHIP, IWS-2003, 2003, La Havana - Cuba. CD-ROM. CYTED-Espanha, 2003. v. 1. p. 1-7.

78.
SILVEIRA, Reinaldo ; NOIJE, W. A. M. V. . Metodologia Orientada ao Projetista para System-Level Design. In: IX Workshop IBERCHIP, IWS-2003, 2003, La Havana - Cuba. CD-ROM, 2003. v. 1. p. 1-9.

79.
MOREIRA, Luiz Carlos ; SOARES JÚNIOR, João Navarro ; NOIJE, W. A. M. V. . Estruturas Inovativas de Indutores Monolíticos para Circuitos RF na Tecnologia MOS. In: VIII Workshop IBERCHIP, 2002, Guadalajara-México. CD-ROM, 2002. v. 0. p. 0-8.

80.
MORITA, Augusto K. ; NOIJE, W. A. M. V. . Implementação de um sistema de decriptografia em hardware para controle bancário. In: VII Workshop de IBERCHIP, 2001, Montevideo. CD-ROM, 2001. v. 0. p. CDROO-M.

81.
NOIJE, W. A. M. V.; SWART, J. W. ; SEABRA, A C ; VERDONCK, P.b ; ZAMBOM, L.s. ; DINIZ, J.a. ; DÓI, I. ; ZAKIA, M.b.p. ; MANSANO, R.d. ; MOREIRA:, L. C. . Initiatives for Promotion of Microelectronics and Microfabrication at São Paulo State Universities. In: 14th Biennial IEEE University/Government/Industry Microelectronics Symposium, 2001, VCU, Richmond - USA. Proceedings, 2001. p. 16-19.

82.
VÁSQUEZ, Gustavo A. Cerezo ; NOIJE, W. A. M. V. ; BARBIN, S. E. . Prototipo de um localizador de objetos usando FPGAs. In: VI Workshop Iberchip IWS'2000, 2000, São Paulo. Proceedings, 2000. p. 34-44.

83.
NOIJE, W. A. M. V. . Implementação Prática de um Decodificador BCH(31, 21) em Arquiteturas FPGA,. In: CORE-2000 Workshop on Reconfigurable Computing, 2000, Marília - SP. Anais, 2000. p. 116-125.

84.
NOIJE, W. A. M. V. . O Ensino da Microeletrônica na Idade da Informação no Brasil.. In: ICECE 2000 - International Conference on Engineering and Computer Education, Apoio: IEEE - Section Soul, Associação Brasileira para o Ensino de Engenharia, e organizado por SENAC-Faculdade SENAC de Ciencias Exatas e Tecnologia, 2000, São Paulo. Anais - Mídia Eletrônica - CD, 2000. p. 00-00.

85.
NOIJE, W. A. M. V. . Ambiente de Síntese de Circuitos CMOS de Alto Desempenho. In: VI Workshop Iberchip IWS'2000, 2000, São Paulo. Proceedings, 2000. p. 83-92.

86.
NOIJE, W. A. M. V.. A Simple RISC Microprocessor Core Designed for Digital Set-Top-Box Applications. In: ASAP 2000 - IEEE International Conference on Application-Specific Systems, Architectures and Processors, 2000, Boston - Massachussetts, MSA. Proceedings, 2000. v. 0. p. 35-44.

87.
NOIJE, W. A. M. V. . Modeling an E1/TU12 Mapper for SDH Systems. In: 13th Symposium on Integrated Circuits and Systems, 2000, Manaus - AM. Anais - IEEE Computer Societs , Ca/USA, 2000. p. 171-176.

88.
NOIJE, W. A. M. V. . Prototyping a pager-like device using FPGAs:Design of an object finder. In: SBCCI 2000 - 13th Symposium on Integrated Circuits and Systems, IEEE Computer Society, 2000, Manaus - AM. Anais, 2000. p. 191-201.

89.
NOIJE, W. A. M. V. . The use of Extended TSPC CMOS structures to build circuits with doubled input/output data throughput. In: SBCCI 2000 - 13th Symposium on Integrated Circuits and Systems, IEEE Computer Society, 2000, Manaus - AM. anais, 2000. p. 228-233.

90.
NOIJE, W. A. M. V.. Hardware/Software Co-design of a Simple Risc Microprocessor for Digital Set-Top-Box Applications. In: CORE-2000 Workshop on Reconfigurable Computing, 2000, Marília - SP. Anais, 2000. p. 68-77.

91.
SOARES.JR., João Navarro ; NOIJE, W. A. M. V. . CMOS Tapered Buffer Desing for Small Width Clock/Data signal Propagation. In: IEEE 8th Great Lakes Sumposium on VLSI, 1998. Proceedings. Lousiana - USA, 1998. p. 89-94.

92.
NOIJE, W. A. M. V.; VAN, W. A. M. ; NOIJE, J. ; SOARES JR, N. . SDHGCMOS: Implemetation of CMOS Circuits of SDH/SONET Systems Applications with GigaBit/s rates. In: Avaliação Internacional do Programa ProTEm CC, 1998. Belo Horizonte - MG, 1998. p. 118-137.

93.
NOIJE, W. A. M. V.; AEDO, J. E. ; VAN, W. A. M. . VHDL Models for high level systhesis of Fuzzy Logic Controllers. In: XI Brazilian Symposium on Integrated Circuit Desing, 1998. Anais. Buzios - RJ, 1998. p. 108-111.

94.
NOIJE, W. A. M. V. . Design of an 8:1 MUX at 1.7 Gbit/s in 0.8um CMOS Tecnhology. In: IEEE 8th Great Lakes Symposium on VLSI, 1998, Lousiana - EUA. Lousiana, EUA, 1998. p. 103-107.

95.
NOIJE, W. A. M. V.. SDHGCMOS: Implementation of CMOS Circuits for SDH/SONET Systems Applications with GigaBit/s rates. In: Avaliação Internacional do Programa ProTEm CC, 1998. Belo Horizonte - MG, 1998. p. 118-137.

96.
SOARES.JR., João Navarro ; NOIJE, W. A. M. V. . Extended True Single-Phase Clock CMOS Circuit Technique. In: VLSI'97 - IFIP International Conf. on VLSI, 1997. VLSI: Integrated Systems on Silicon, London, Chapman&Hall. Gramado, RS, Brasil, 1997. p. 165-176.

97.
MARCO, W. M. S. ; NOIJE, W. A. M. V. ; SWART, J. W. . A 3.3 Gb/s Sample Circuit with GaAs MESFET Tecnhology and SCFL Gates - VLSI. In: VLSI'97 - IFIP International Conf. on VLSI, 1997. VLSI: Integrated Systens on Silicon. Gramado, RS, Brasil, 1997. p. 201-212.

98.
NOIJE, W. A. M. V. . A 1.4Gbit/s CMOS driver for 50 ohms ECL systems. In: The Seventh Great Lakes Symposium on VLSI (GLS-VLSI'97), IEEE, 1997. Proceedings. Urbana, Illinois, USA, 1997. p. 14-18.

99.
NOIJE, W. A. M. V.. Modeling and Design of Digital Complex COMOS Gates Using Neuro-Fuzzy Logic Systems. In: X Brazilian Sympoium on Integrated Circuit Desing, 1997, Gramado - RS. Anais. Gramado - RS, 1997. p. 67-76.

100.
NOIJE, W. A. M. V.; AEDO, J. E. ; COBO, W. A. M. ; NOIJE, V. . Adequação de Circuitos Combinacionais CMOS para Wave Pipelining. In: II Workshop Iberchip, 1996. Anais. São Paulo, Brasil, 1996. p. 278-286.

101.
NOIJE, W. A. M. V.; SOARES JR, João Navarro ; S JR, ; ROMÃO, F. L. ; SILVEIRA, R. ; VAN, W. A. M. . A High Speed CMOS ECL Compatible input circuit. In: X Congressso da SBmicro, 1996. Proceedings. Canelas - RS, 1996. p. 197-204.

102.
ROMÃO, F. L. ; SOARES.JR., João Navarro ; SILVEIRA, R. ; NOIJE, W. A. M. V. . Projeto do circuito MUX 8:1 no padrão SONET/SDH a taxas de 1,25Gb/s na tecnologia CMOS 0.7um. In: IX Simpósio Brasileiro de Concepção de Circuitos Integrados, 1996. Anais. Recife - PE, 1996. p. 201-211.

103.
SOARES.JR., João Navarro ; SILVEIRA, R. ; ROMÃO, F. L. ; NOIJE, W. A. M. V. . Circuito buffer-conversor CMOS/ECL. In: IX SBCCI - Brasilian Symposium on Integrated Circuit Design, 1996, Recife. Anais, 1996. p. 247-258.

104.
NOIJE, W. A. M. V. . Fully Integrated CMOS clock recovery at Gbit/s rates. In: XI Conference of SBMICRO, 1996. Proceedings. Aguas de Lindóia - SP, 1996. p. 109-114.

105.
NOIJE, W. A. M. V.; ROMÃO, F. L. ; SOARES.JR., João Navarro ; SILVEIRA, R. ; NOIJE, W. V. . Projeto do circuito DEMUX 8:1 com byte align no padrão SDH/SONET a taxas de 1,25 Gbit/s tecnologias CMOS. In: Primer Workshop Iberchip, 1995. Memoria. Cartagena das Indias, Colombia, 1995. p. 153-163.

106.
ROMÃO, F. L. ; SOARES.JR., João Navarro ; SILVEIRA, R. ; NOIJE, W. A. M. V. . 1.2 Gb/s SDH/SONET Demux in CMOS Technology. In: Internacional Microwave and Optoelectronics Conference, 1995. Proceedings. Rio de Janeiro, Brasil, 1995. v. 1. p. 52-57.

107.
ROMÃO, F. L. ; SOARES.JR., João Navarro ; SILVEIRA, R. ; NOIJE, W. A. M. V. . Projeto do circuito DEMUX 8:1 com byte align no padrão SDH/SONET a taxas de 1,25 Gbit/s tecnologia CMOS. In: Primer Workshop Iberchip, 1995. Memoria. Cartagena das Indias, Colombia, 1995. p. 153-163.

108.
NOIJE, W. A. M. V. . Implementação de um posicionador para gate-arrays tipo mar de portas. In: Primer Workshop Iberchip, 1995, Cartagena da Indias - Colombia. Memorias. Cartagena das Indias, Colombia, 1995. p. 303-314.

109.
NOIJE, W. A. M. V. . 1.2 Gb/s SONET/SDH Demux in CMOS Technology. In: SBMO/IEEE - Internacional Microwave and Optoelectronics Conference, 1995, Rio de Janeiro - RJ. Proceedings. Rio de Janeiro, Brasil, 1995. v. 1. p. 52-57.

110.
NOIJE, W. A. M. V. . A High Speed CMOS ECL- Compatible Imput Circuit. In: X Congressso da SBmicro, 1995, Canelas - RS. Proceedings. Canelas - RS, 1995. p. 197-204.

111.
NOIJE, W. A. M. V.; VAN, W. A. M. . Estudo de Viabilidade Econômica de Projeto ASICs. In: Seminario Internacional em Transferencia de Tecnologia Universidade-Empresa na Área de Microeletronica, 1994. Cali - Colombia, 1994.

112.
NOIJE, W. A. M. V.; VAN, W. A. M. . Circuitos Integrados CMOS de Alta Velocidade para Aplicação de Telecomunicações. In: Seminario Internacional em Transferencia de Tecnologia Universidade-Empresa na área de Microeletronica, 1994. Cali-Colombia, 1994.

113.
SOARES.JR., João Navarro ; KRUSIQUE, J. L. ; NOIJE, W. A. M. V. . Analysis of the Histogram Testing Applied to Obtain the Effective Bit Number for ADC. In: VII Simposio Brasileiro de Concepção de Circutos Integrados, 1994. Anais. Gramado - RS, 1994. p. 219-228.

114.
NOIJE, W. A. M. V.. Circuitos Integrados CMOS de Alta Velocidade para Aplicação em Telecomunicações. In: Seminario Internacional em Transferencia de Tecnologia Universidade-Empresa na área de Microeletronica, 1994. Cali-Colombia, 1994.

115.
NOIJE, W. A. M. V. . Conversor D/A de 6 bits desenvolvido em pré-difundido do tipo Mar de Transistores. In: IX Congresso da SBMicro, 1994, Rio de Janeiro. Anais. Rio de Janeiro, 1994. p. 624-633.

116.
NOIJE, W. A. M. V.. CMOS Sampler with 1G bit/s bandwidth and 25ps resolution. In: IEEE Custom Integrated Circuit Conference, 1993, San Diego. Proceedings, 1993. v. 0. p. 2751-2754.

117.
NOIJE, W. A. M. V.. Metastability behaviour of mismatched CMOS flip-flops using state diagram analysis,. In: IEEE Custom Integrated Circuit Conference, 1993, San Diego. Proceedings, 1993. v. 0. p. 27.71-27.74.

118.
NOIJE, W. A. M. V. . A new stack structure for single cycle instruction execution in stack machines. In: 5th ISIC-93, 1993, Cingapura. Proceedings, 1993. v. 0. p. 00-00.

119.
NOIJE, W. A. M. V.. Precise final state determination of CMOS latches. In: VIII Congr. da SBMicro, 1993, Campinas - SP. Anais, 1993. v. Sessao. p. XV.13-XV.18.

120.
NOIJE, W. A. M. V. . A linear time algorithm for optimal static CMOS layouts on Sea of Gates structures. In: VIII Congr. da SBMicro, 1993, Campinas. Anais, 1993. v. sessao. p. III.8-III13.

121.
NOIJE, W. A. M. V. . Implementation of analog circuits on digital sea of gates. In: VII Congresso da SBMicro, 1992, São Paulo- SP. Anais, 1992. v. 0. p. 293-302.

122.
NOIJE, W. A. M. V. . Stack cache structure to FORTH Directed Microprocessors. In: VII Congresso da SBMicro, 1992, São Paulo. Anais, 1992. p. 617-626.

123.
NOIJE, W. A. M. V. . Métodos de teste de conversores A/D e sua aplicação em projeto. In: V Congresso da SBMicro, 1990, Campinas - SP. Anais, 1990. v. 0. p. 225-265.

124.
NOIJE, W. A. M. V. . A cell-level simulator in object-oriented style. In: IV Simpósio de Concepção de Circuitos Integrados, 1989, Rio de Janeiro. Anais, 1989. p. 10-19.

125.
NOIJE, W. A. M. V. . ULISSES: A design environment for highly parametrized VLSI circuits. In: IV Congresso da SBMICRO, 1989, Porto Alegre - RS. Anais, 1989. v. 0. p. 711-720.

126.
NOIJE, W. A. M. V. . A Estação de Trabalho Gráfica EG880 e seu uso em PAC para Microeletrônica. In: , III Simpósio Brasileiro de Concepção de Circuitos Integrados, (SB CCIT/88), 1988, Gramado - RS. Anais, 1988. p. 55-64.

127.
NOIJE, W. A. M. V.. Projeto de um Conversor análogo digital em estrutura paralela. In: III Congresso da SBMicro, 1988, São Paulo - SP. Anais, 1988. p. 314-325.

128.
NOIJE, W. A. M. V.. Arquitetura de uma interface de comunicação. In: EPUSP, 1988, São Paulo. Anais EPUSP, 1988. v. 01. p. 589-612.

129.
NOIJE, W. A. M. V. . Interface de comunicação para rede local: implementação de um circuito integrado. In: , V Simpósio Brasileiro de Redes de Computadores, 1987, São Paulo. Anais, 1987. v. 0. p. 0-0.

130.
NOIJE, W. A. M. V. . Arquitetura de uma interface de comunicação. In: XIV Seminário Integrado de Software e Hardware, 1987, Salvador - BA. Anais, 1987. v. 0. p. 00-00.

131.
NOIJE, W. A. M. V.. Projeto de um circuito integrado CMOS para uma interface de comunicação. In: II Congr. da SBMICRO, 1987, São Paulo - SP. Anais, 1987. v. 0. p. 99-112.

132.
NOIJE, W. A. M. V.. High Density CMOS Gate Arrays Combining 'Gate Isolation'and Programmable Routing Channels Techniques. In: I Congresso Sociedade Brasileira de Microeletrônica (SBMICRO), 1986, Campinas - SP. Anais, 1986. v. 00. p. 218-229.

133.
NOIJE, W. A. M. V.. A Double Level Metal Process With Polyimide as an Insulator. In: I Congresso Sociedade Brasileira de Microeletrônica (SBMICRO), 1986, Campinas - SP. Anais, 1986. v. 0. p. 547-558.

134.
NOIJE, W. A. M. V.. The Impact of Multilevel Metallization on VLSI Complexity. In: I Congresso Sociedade Brasileira de Microeletrônica (SBMICRO), 1986, Campinas - SP. Anais. v. 0. p. 559-569.

135.
NOIJE, W. A. M. V.. Tecnologia CMOS Si-Gate com Isolação por óxido. In: Segundo Seminário Colombiano de Microeletrônica, 1982, Cali. Proceedings, 1982. v. 01. p. 0-0.

136.
NOIJE, W. A. M. V. . A Compact nMOS Building Block for Dedicated Digital Filter Applications. In: 8th ESSCIRC, 1982, VUB - Bruxelas. Proceedings, 1982. p. 211-215.

137.
NOIJE, W. A. M. V.. Gate Arrays com CMOS: Status, Tendência e Projeto.. In: Segundo Seminário Colombiano de Microeletrônica, 1982, CALI. Proceedings, 1982. v. 0. p. 00-00.

138.
NOIJE, W. A. M. V.. Projeto, fabricação e caracterização de uma memória RAM estática, com dispositivos N-MOS. In: Sexto Seminários Integrados de Software e Hardware Nacionais, Sociedade Bras. de Computação, 1979, São Paulo. Anais, 1979. v. 0. p. 00-00.

Resumos expandidos publicados em anais de congressos
1.
MOREIRA, Luiz Carlos ; NOIJE, W. A. M. V. ; FARFÁN-PELÁEZ, Andrés ; ANJOS, Angélica dos . Indutor Planar Tipo Cross na Tecnologia CMOS 0,35µm. In: XII IBERCHIP Worshop, IWS-2006, 2006, San José. XI Taller IBERCHIP, 2006. p. 001-002.

Resumos publicados em anais de congressos
1.
Severo, L. C. ; NOIJE, W. A. M. V. . An Optimization-Based Design Methodology for Ultra Low Voltage Analog Integrated Circuits. In: Design, Automation and Test in Europe - DATE, 2016, Dresden. Design, Automation and Test in Europe, 2016.

2.
SOARES JR, João Navarro ; S JR, ; NOIJE, W. A. M. V. . Design of CMOS Tapered Buffers to allow the propagation of minimum width clock/data signals. In: International Workshop on Clock Dstribution Networks, Design, Synthesys, and Analysis, 1997. Abstract. Atlanta USA, 1997. p. 20-20.

3.
NOIJE, W. A. M. V.; VAN, W. A. M. . Projeto de Circuitos Integrados de Alta Velocidade com Tecnologia CMOS e HEMT. In: Simposio Brasileiro de EPUSP, 1997. São Paulo SP, 1997. p. 433-437.

4.
NOIJE, W. A. M. V.; VAN, W. A. M. . Projeto de Circuitos Integrados de Alta Velocidade. In: Simposio de Pesquisa da EPUSP, 1996. São Paulo - SP, 1996.

5.
NOIJE, W. A. M. V. . Recuperador de Clock em Estrutura Gate Array do Tipo Mar de Transistores. In: II Workshop Iberchip, 1996. Anais. São Paulo, Brasil, 1996. p. 503-505.

6.
NOIJE, W. A. M. V.. More flexible Sea of Gates structure. In: V Congresso da SBMicro, 1990, V Congresso da SBMicro. Proceedings, 1990. p. 372-373.

7.
NOIJE, W. A. M. V. . Uma arquitetura avançada de uma matriz de portas em CMOS. In: CICTE-89, 1989, São Carlos, SP. Anais, 1989. v. 0. p. 01-02.

8.
NOIJE, W. A. M. V.. Implantação do editor de layouts KIC2 em Micros do tipo PC. In: II Congr. da SBMICRO, 1987, São Paulo. Anais, 1987. p. 396-396.

9.
NOIJE, W. A. M. V.. Uma proposta de padronização de intercâmbio de informação. In: II Congr. da SBMICRO, 1987, São Paulo. Anais, 1987. p. 397-397.

10.
NOIJE, W. A. M. V.. CHIPCAE: Captura Esquemática Hierárquica para projetos de circuitos integrados. In: II Congr. da SBMICRO, 1987, São Paulo. Anais, 1987. p. 397-397.

11.
NOIJE, W. A. M. V.. Estrutura de dados para aplicação de um extrator de circuitos integrados. In: V Congresso de Iniciação Científica e Tecnológica em Engenharia, CICTE-86, 1986, São Paulo. Anais, 1986. p. 396-396.

12.
NOIJE, W. A. M. V.. Memórias RAM com Dispositivos NMOS. In: 30a. Reunião Anual da SBPC, 1978, Sao Paulo - SP. Anais, 1978. v. 00. p. 0-0.

13.
NOIJE, W. A. M. V.. Projeto de uma memória RAM de 4 bits. In: 29a. Reunião Anual da Soc. Bras. para o Progr. da Ciência (SBPC), 1977, São Paulo. Anais, 1977. p. 00-00.

Apresentações de Trabalho
1.
NOIJE, W. A. M. V.. Design of CMOS RF. 2005. (Apresentação de Trabalho/Conferência ou palestra).

Outras produções bibliográficas
1.
NOIJE, W. A. M. V.; SANTOS FILHO, S. G. ; LOBO NETTO, M. ; MARTINO, João Antonio ; SEABRA, A. C. ; BELLODI, Marcelo . Microeletronica. São Paulo: Pearson Prentice Hall, 2007. (Tradução/Livro).

2.
NOIJE, W. A. M. V.. Journal of Solid-State Devices and Circuits. São Paulo: Sociedade Brasileira de Microeletrônica, 1995 (Revista técnica).


Produção técnica
Assessoria e consultoria
1.
NOIJE, W. A. M. V.. Banca de Avaliação de Mérito Chamada Pública MCT/FINEP - FNDCT - MICROELETRÔNICA 01/2005. 2005.

2.
NOIJE, W. A. M. V.. Revisor da Revista - Integration, The VLSI Journal. 2004.

3.
NOIJE, W. A. M. V.. Revisor da Revista: IEEE Microwave and Wireless Components Letters. 2003.

4.
NOIJE, W. A. M. V.. Banca de Julgamento das propostas submetidas ao Edital 01/2003 CNPq/CTInfo, no âmbito do Programa de Desenvolvimento de Software Livre. 2003.

5.
NOIJE, W. A. M. V.. Consultor Ad hoc do CNPq, para análise de projetos nacionais e internacionais desde 1990 até a presente data.. 2002.

6.
NOIJE, W. A. M. V.. Revisor das Revistas: IEEE Transactions on Circuits and Systems II (TCAS2), desde 1998, e, IEEE Transactions on Very Large Scale Integration (VLSI) Systems, desde 2000.. 2000.

7.
NOIJE, W. A. M. V.. Consultor Ad Hoc da Fundação de Amparo à Ciência e Tecnologia do Est. do Rio de Janeiro (FACERJ). 1999.

8.
NOIJE, W. A. M. V.. Consultor Ad Hoc da Fundação de Amparo à Ciência e Tecnologia do Est. de Pernambuco (FACEPE). 1996.

9.
NOIJE, W. A. M. V.. Revisor da Revista Journal of the Brazilian Computer Society - Special Issue on Electronic Design Automation, editada pela Sociedade Brasileira de Computação, No.2, Vol.2, November 1995.. 1995.

10.
NOIJE, W. A. M. V.. Consultor Ad Hoc da Fundação de Amparo a Pesquisa do Estado de São Paulo. 1995.

11.
NOIJE, W. A. M. V.. Atuou como Referee de Revista Internacional Transactions on Computer-Aided Design of Integrated Circuits and Systems, Circuits and Systems Society, do Institute of Electrical and Electronics Engineers, Inc., NY, USA, desde Abril de 1994.. 1994.

12.
NOIJE, W. A. M. V.. Consultor Ad hoc do programa PROTEM-CC, fase-II, CNPq/PNUD, de Março a Abril de 1994.. 1994.

13.
NOIJE, W. A. M. V.. Referee da Revista Brasileira de Microeletrônica, editada pela Sociedade Brasileira de Microeletrônica, de 1991 a 1993.. 1993.

14.
NOIJE, W. A. M. V.. Programa de um curso novo em caracterização de processos e materiais em Microeletrônica, FATEC, 1o. Sem/90, São Paulo, SP.. 1990.

15.
NOIJE, W. A. M. V.. Projeto de Células básicas para Gate Arrays: Racal Microelectronics, Limited, Reading, Inglaterra, Jun/81 a Dez/83.. 1983.

16.
NOIJE, W. A. M. V.. Definição de regras de layout para o processo CMOS 3um (Processo convênio: ESAT - Racal - General Instruments, Inglaterra), Nov/81 a Abril/82.. 1982.

Programas de computador sem registro
1.
ROMÃO, Fábio Luís ; NOIJE, W. A. M. V. . Ambiente de Síntese de Circuitos CMOS de Alto Desempenho. 2000.

Produtos tecnológicos
1.
Van Noije, Wilhelmus. SAMPA ASIC - Frontend de 32 canais, com cada canal composto de CSA, Shaper, filtro e conversor AD de 10bits, e um DSP.. 2017.

2.
Carvalho, P.R.B. ; PALACIO, J. A. A. ; Van Noije, Wilhelmus . IP: oscilador controlado numericamente ? NCO de baixo custo para atender o desenvolvimento atual da tecnologia de telecomunicações. 2016.

3.
NOIJE, W. A. M. V.; FARFÁN-PELÁEZ, Andrés ; TOMA, M. . Sinalizador de Falta para Redes de Distribuição de Energia Elétrica. 2009.

4.
NOIJE, W. A. M. V.; PABSN, A.A. ; HERNANDEZ, H. . Circuito Integrado para Condicionamento e Monitoração de Sinais Cardíacos. 2009.

5.
NOIJE, W. A. M. V.; SOARES.JR., João Navarro . Blocos Básicos de RF para transceptores para comunicação sem fio. 2007.

6.
NOIJE, W. A. M. V.; SOARES JR., João Navarro . Circuitos básicos CMOS para aplicações em RF. 2003.

7.
NOIJE, W. A. M. V.; VÁSQUEZ, Gustavo Adolfo Cerezo ; BARBIN, Silvio e . Sistema localizador visual e ou sonora de objetos fixos ou em movimento. 2000.

Trabalhos técnicos
1.
Bregant, Marco ; HERRERA, Hugo Daniel Hernández ; MUNHOZ, M. G. ; Van Noije, W. A. M. ; Sanches, Bruno . Technical Design Report for the Upgrade of the ALICE Readout and Trigger System CERN-LHCC-2013-019 (ALICE-TDR-015). 2014.

2.
NOIJE, W. A. M. V.. Consultor Ad Hoc do Departamento de Gestión Técnica de Programas Dirrección Nacional de Ciência, Tecnologia e Innovación (DINACYT). 2009.

3.
NOIJE, W. A. M. V.. Consultor Ad Hoc do Departamento de Gestión Técnica de Programas Dirrección Nacional de Ciência, Tecnologia e Innovación (DINACYT). 2006.

4.
NOIJE, W. A. M. V.. Participação da Banca de Avaliação de Mérito Chamada Pública MCT/Finep - FNDCT - Microeletrônica. 2005.

5.
NOIJE, W. A. M. V.. Participação da Comissão de Especialistas do Prêmio Álvaro Alberto para a Ciência e Tecnologia - área de Informática. 2001.

6.
NOIJE, W. A. M. V.; SWART, J. W. ; ZUFFO, J. A. . Facilidade Interuniversitária de prototipagem em microeletrônica. 2000.

7.
NOIJE, W. A. M. V.. Parecer Técnico sobre Uso de CMOS para Projeto de Circuitos Integrados de Alto Desempenho, CPqD/Telebrás, 02/93.. 1993.

Entrevistas, mesas redondas, programas e comentários na mídia
1.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Comitê Internacional aprova chip brasileiro para o acelerador LHC. 2018. (Programa de rádio ou TV/Entrevista).

2.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Chip brasileiro Sampa é aprovado para uso no LHC, maior acelerador do mundo. 2018. (Programa de rádio ou TV/Entrevista).

3.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Maior acelerador de partículas do mundo usará chip feito no Brasil. 2018. (Programa de rádio ou TV/Entrevista).

4.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Chip brasileiro integrará nova estrutura do Grande Colisor de Hádrons. 2018. (Programa de rádio ou TV/Entrevista).

5.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Microchip produzido no Brasil será utilizado em novo experimento do Colisor de Partículas. 2018. (Programa de rádio ou TV/Entrevista).

6.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Você conhece ALICE?. 2018. (Programa de rádio ou TV/Entrevista).

7.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Chip Developed By Brazil Researchers Will Be Linchpin Of LHC Upgrade. 2018. (Programa de rádio ou TV/Entrevista).

8.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Chip developed by Brazil researchers will be linchpin of LHC upgrade. 2018. (Programa de rádio ou TV/Entrevista).

9.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Chip developed by Brazil researchers will be linchpin of LHC upgrade. 2018. (Programa de rádio ou TV/Entrevista).

10.
NOIJE, W. A. M. V.. Chip com menos de 1 centímetro quadrado será uma das contribuições do Brasil para a detecção de partículas elemtares no Grande Colisor de Hádrons (LHC). 2017. (Programa de rádio ou TV/Entrevista).

11.
PALACIO, J. A. A. ; NOIJE, W. A. M. V. . Poli cria protótipo de baixo custo para detectar câncer cervical. 2017. (Programa de rádio ou TV/Entrevista).

12.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Chip das colisões de particulas. 2017. (Programa de rádio ou TV/Entrevista).

13.
PALACIO, J. A. A. ; NOIJE, W. A. M. V. . Poli cria protótipo de baixo custo para detectar câncer cervical. 2017. (Programa de rádio ou TV/Entrevista).

14.
PALACIO, J. A. A. ; NOIJE, W. A. M. V. . Uma tese de doutorado defendida na Escola Politécnica da USP propôs as bases conceituais para um equipamento de baixo custo que possa utilizar essa técnica para o diagnóstico da doença.. 2017. (Programa de rádio ou TV/Comentário).

15.
NOIJE, W. A. M. V.; MUNHOZ, M. G. . Nova Versão do Chip Brasileiro 'Sampa' Será Utilizado Pelo LHC. 2016. (Programa de rádio ou TV/Entrevista).

16.
NOIJE, W. A. M. V.. A Microeletrônica a serviço da sociedade. 2014. (Programa de rádio ou TV/Entrevista).


Demais tipos de produção técnica
1.
NOIJE, W. A. M. V.. Presente, Futuro da Microeletrônica e a Situação Brasileira. 2006. (Curso de curta duração ministrado/Outra).

2.
NOIJE, W. A. M. V.. Microeletrônica e a Situação Brasileira. 2006. (Curso de curta duração ministrado/Outra).

3.
NOIJE, W. A. M. V.. Técnicas de Projeto Digital em CMOS para Alto Desempenho (acima de Gbit/s). 2006. (Curso de curta duração ministrado/Outra).

4.
NOIJE, W. A. M. V.. Técnicas de Projeto Digital em CMOS para Alto Desempenho (acima de Gbit/s). 2006. (Curso de curta duração ministrado/Especialização).

5.
NOIJE, W. A. M. V.. Design of CMOS RF. 2005. (Curso de curta duração ministrado/Especialização).

6.
NOIJE, W. A. M. V.. Projetos de Circuitos Integrados Digitais. 2003. (Curso de curta duração ministrado/Extensão).

7.
NOIJE, W. A. M. V.. Projeto de sistemas de interface de transmissão de dados em ambientes sem fio (wireless). 2003. (Coordendor Técnico Administrativo).

8.
NOIJE, W. A. M. V.. Atividade Blocos Rf do Projeto do Milênio com título: Rede em Sistemas em Chip, Microsistemas e Nanoeletrônica. 2003. (Responsável Técnico pelo Projeto).

9.
NOIJE, W. A. M. V.. Membro da comissão de definição e implementação do Programa Nacional de Microeletrônica. 2001. (Responsável Técnico pelo Projeto).

10.
NOIJE, W. A. M. V.. Editor da Revista: "Journal of Solid-State Devices and Circuits da SBMicro. 2000. (Editoração/Periódico).

11.
NOIJE, W. A. M. V.. Sistema localizador visual e ou sonora de objetos fixos ou em movimento. 2000. (Coordenador do Projeto Temático).

12.
NOIJE, W. A. M. V.. desenvolvimento de ASICs para smart-card, e blocos básicos para sistemas de controle bancário. 1999. (Coordenador Técnico local).

13.
NOIJE, W. A. M. V.. Projeto Temático PROTEM-CC do CNPq/PNUD. 1998. (Coordenador do Projeto Temático).

14.
NOIJE, W. A. M. V.. convênio FBB (Fundação Banco do Brasil). 1998. (Coordendor Técnico Administrativo).

15.
NOIJE, W. A. M. V.. Formação de RH em Microeletrônica na Área de Processo e Projeto de CIs, quota de 22 bolsas no país e exterior. 1998. (Coordenador do Projeto Temático).

16.
NOIJE, W. A. M. V.. Projeto Infra-estrutura - Fase I. 1996. (Coordenador do Projeto Temático).

17.
NOIJE, W. A. M. V.. convênio entre LSI/EPUSP e AUTELCOM Componentes Eletrônicos Ltda. 1995. (Coordendor Técnico Administrativo).

18.
NOIJE, W. A. M. V.. Engenharia Auxiliada por Computador e Projeto de Sistemas VLSI. 1993. (Responsável Técnico pelo Projeto).

19.
NOIJE, W. A. M. V.. Projeto de Pesquisa da FAPESP: Desenvolvimento de ferramentas para o projeto de CIs. 1991. (Relatório de pesquisa).

20.
NOIJE, W. A. M. V.. LSD/USP - pesquisa em automação de projetos de engenharia e arquiteturas não convencionais para computadores. 1987. (Relatório de pesquisa).

21.
NOIJE, W. A. M. V.. pesquisa em projeto de CIs e CAD no Projeto de criação de infra-estrutura para formação de recursos humanos em projeto de CIs VLSI. 1987. (Relatório de pesquisa).

22.
NOIJE, W. A. M. V.. ESAT/KUL (Bélgica) - tese de doutorado: Projeto e caracterização de Gate Arrays em CMOS de uma e duas camadas de metal. 1985. (Relatório de pesquisa).

23.
NOIJE, W. A. M. V.. LME/USP - tese de mestrado: Uma contribuição ao estudo teórico e experimental de uma memória RAM estática monolítica com dispositivos nMOS. 1978. (Relatório de pesquisa).

Demais trabalhos
1.
NOIJE, W. A. M. V.. Conselho da SBMICRO. 2004 (Demais trabalhos relevantes) .

2.
NOIJE, W. A. M. V.. Coordenador da Mesa Redonda Programa Nacional de Microeletrônica. 2001 (Demais trabalhos relevantes) .



Bancas



Participação em bancas de trabalhos de conclusão
Mestrado
1.
NOIJE, W. A. M. V.; CHAU, W.J.; Horta, E. L.. Participação em banca de Paulo Roberto Bueno de Carvalho. "Projeto de Circuito Oscilador Controlado Numericamente Implementado em CMOS com Otimização de Área". 2016. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP.

2.
NOIJE, W. A. M. V.; Correra, F.S.; Filhos, C.A.D.R.. Participação em banca de Sergio Andres Chaparro Moreno. "Projeto de LNAs CMOS para radiofrequência usando Programaçao Geométrica". 2013. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP.

3.
NOIJE, W. A. M. V.; DINIZ, J. A.; Fruett, F. Participação em banca de Pedro Emiliano Paro Filho. "A Variable-gain Transimpendance Amplifier for MEMS-based Oscillators (Um Amplificador de Transimpedância de Ganho Variável para Aplicação em Osciladores baseados em MEMS". 2012. Dissertação (Mestrado em Engenharia Elétrica e de Computação) - Faculdade de Engenharia Elétrica e de Computação da Universidade Campinas.

4.
XIMENES, A. R.; NOIJE, W. A. M. V.; SWART, J. W.. Participação em banca de Augusto Ronchini Ximenes. "Amplificador e Misturador de Baixo Ruído Integrados para Comunicação sem-fio na Faixa de 50MHz a 5GHz". 2011. Dissertação (Mestrado em Microeletrônica) - Faculdade de Engenharia Elétrica e e Computação - Unicamp.

5.
NOIJE, W. A. M. V.; SOARES JR, João Navarro; VALE NETO, J. V.. Participação em banca de Fabián Leonardo Cabrera Riaño. "Projeto de Um Sintetízador de Frequência Multipadrão em Tecnologia CMOS". 2010. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP.

6.
NOIJE, W. A. M. V.; HERNÁNDEZ, Emilio Delmoral; PORRAS, F. C.. Participação em banca de Júlio César Saldanã Pumarica. "Projeto de modelos neurais pulsados em CMOS". 2010 - Escola Politécnica da USP.

7.
NOIJE, W. A. M. V.; PORRAS, F. C.; VALE NETO, J. V.. Participação em banca de Jorge Armando Oliveros Hincapie. "Aplicação da programação geométrica no projeto de filtros Gm-C para receptores RF CMOS". 2010. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP.

8.
NOIJE, W. A. M. V.; SOARES.JR., João Navarro; Filhos, C.A.D.R.. Participação em banca de Wilmar Carvajal Ossa. "Projeto de um conversor analógico-digital" para receptor Bluetooth em tecnologia CMOS". 2010 - Escola Politécnica da USP.

9.
NOIJE, W. A. M. V.; TREVISAN, Paulo Heringer. Participação em banca de Paulo Heringer Trevisan. "Projeto de um Amplificador de Baixo Ruido em CMOS Considerando o Ruído e a Potência. 2008 - Escola Politécnica da USP.

10.
NOIJE, W. A. M. V.; ROSA, Carlos Alberto. Participação em banca de Carlos Alberto Rosa. "Proposta de Máquinas de Ensino-Aprendizagem para Transposição Didática em Proj. de Circuitos Integrados CMOS". 2008 - Escola Politécnica da USP.

11.
HERRERA, Hugo Daniel Hernández; NOIJE, W. A. M. V.. Participação em banca de Hugo Daniel Hernández Herrera. Projeto de Um Conversor Digital-Analógico para um transmissor Bluetooth em Tecnologia CMOS. 2008 - Escola Politécnica da USP.

12.
NOIJE, W. A. M. V.; ZAPATA, C.. Participação em banca de Catalina Zapata. "Ferramenta para Modelagem de Sistemas de Comunicação". 2007. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP.

13.
Silva, M.B.F.; NOIJE, W. A. M. V.. Participação em banca de Michel Bernardo Fernandes da Silva. "Modelagem de chaves MEMS para aplicações em RF". 2007 - Escola Politécnica da USP.

14.
NOIJE, W. A. M. V.; Silva, P.D.D.. Participação em banca de Pablo Dutra da Silva. "Modelo Compacto de Não-Linearidades em Transitores MOS". 2006. Dissertação (Mestrado em Curso de Pós-Graduação Engenharia Elétrica) - Universidade Federal de Santa Catarina.

15.
NOIJE, W. A. M. V.; SILVEIRA, Fernando. Participação em banca de Leonardo Barboni. Low Power CMOS RF Amplifiers for Short Range Wireless Links: A Design Tool and Its Application. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidad de la Republica Uruguay.

16.
NOIJE, W. A. M. V.; SILVEIRA, Fernando. Participação em banca de Rafaella Fiorelli. Low Power Integrated LC Voltage Controlled Oscillator in CMOS Technology at 900MHz. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidad de la Republica Uruguay.

17.
ARAGÃO, Alexandre de Jesus; NOIJE, W. A. M. V.. Participação em banca de Alexandre de Jesus Aragão. "Estudo e caracterização do efeito do descasamento de parâmetros em tapered buffers CMOS". 2005 - Escola Politécnica da USP.

18.
GARIBELLO, B. E. G.; NOIJE, W. A. M. V.. Participação em banca de Beatriz Elena Gonzalez Garibello. "Antenas impressas compactas para sistemas de comunicação na banda ISM em 2,4GHz". 2005 - Escola Politécnica da USP.

19.
NOIJE, W. A. M. V.. Participação em banca de Eduard Emiro Rodriguez Ramirez. Projeto de um Amplificador de Potência Integrado a 2,4GHz em Tecnologia CMOS. 2004 - Fundação de Desenvolvimento Tecnológico de Engenharia.

20.
NOIJE, W. A. M. V.. Participação em banca de Luis Henrique de Carvalho Ferira. Uma topologia CMOS Miller OTA modificada com excursão de sinal de pólo-a-pólo da fonte de alimentação em ultra-baixa tensão e ultra-baixa potência. 2004. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Itajubá.

21.
NOIJE, W. A. M. V.. Participação em banca de Elkim Felipe Roa Fuentes. Metodologia de Projeto para Amplificadores de Baixo Ruído em CMOS?.. 2003 - Fundação de Desenvolvimento Tecnológico de Engenharia.

22.
NOIJE, W. A. M. V.. Participação em banca de Ruben Dario Echavarria Cifuentes. Estudo e Projeto de um Misturador CMOS Para RF?.. 2003 - Fundação de Desenvolvimento Tecnológico de Engenharia.

23.
NOIJE, W. A. M. V.. Participação em banca de Andrés Farfan Pelaez. Projeto e implementação de um oscilador monolítico a 2,4 GHz em tecnologia CMOS 0,35µm. 2003 - Fundação de Desenvolvimento Tecnológico de Engenharia.

24.
NOIJE, W. A. M. V.. Participação em banca de Augusto Ken Morita. ?Implementação de um Sistema de Decriptografia em Hardware para Controle Bancário?.. 2002 - Escola Politécnica da Usp.

25.
NOIJE, W. A. M. V.. Participação em banca de Gustavo Cerezo Vasquez. Projeto de um sistema localizador de objetos usando dispositivos de lógica programável. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

26.
NOIJE, W. A. M. V.. Participação em banca de Álvaro Bernal Noreña. Projeto de um Sistema de Pilhas para Microprocessadores Dedicados.. 1999. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

27.
NOIJE, W. A. M. V.. Participação em banca de Fernanda Gusmão de Lima. Projeto com Matrizes de Células Lógicas Programáveis.. 1999. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

28.
NOIJE, W. A. M. V.. Participação em banca de Rodrigo Reina Muñoz. Desenvolvimento de um Sistema Receptor para aplicações em Enlaces Ópticos com Tecnologia HEMT.. 1999. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

29.
NOIJE, W. A. M. V.. Participação em banca de Ricardo Reto Baptista Nogueira. Desenvolvimento de um Oscilador Controlado por Tensão Operando em 900MHz em Tecnologia CMOS de 0,5um para Aplicações em Rádio Freqüência.. 1998. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

30.
NOIJE, W. A. M. V.. Participação em banca de Sang S. Lee. Controle de largura de banda dinâmica para transmissões multicast para redes de alta velocidade.. 1997. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

31.
MOREIRA, Luiz Carlos; NOIJE, W. A. M. V.. Participação em banca de Luiz Carlos Moreira. Projeto e implementação de um circuito ADPLL de alta velocidade em CMOS. 1996. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

32.
NOIJE, W. A. M. V.. Participação em banca de Leonardo Mesquita. Desenvolvimento de um circuito DPLL com detetor da fase do tipo pré-carga na tecnologia CMOS 0,7 um da ES2 para operar em 622 MHz.. 1996. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Itajubá.

33.
NOIJE, W. A. M. V.. Participação em banca de Luiz A. Razera Jr.. Equacionamento, Simulação e Análise de Transcondutores que Utilizam o Transistor MOS Operando na Região de Saturação.. 1995. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Estadual de Campinas.

34.
NOIJE, W. A. M. V.. Participação em banca de Paulo Armando Schermer. TRAPP - uma ferramenta para particionamento / posicionamento de células para metodologia TRANCA.. 1995. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

35.
NOIJE, W. A. M. V.. Participação em banca de Jorge W. Perlaza Prado. Desenvolvimento de um Posicionador de Funções sobre estruturas Sea of Gates.1994. 1994. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

36.
NOIJE, W. A. M. V.. Participação em banca de Jorge Willian Perlaza Prado. Implementação de um Posicionador Para Gate Arrays Tipo Mar de Portas Usando o Algoritmo de Simulação de Recozimento.. 1994. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

37.
NOIJE, W. A. M. V.. Participação em banca de Fábio L. Romão. Desenvolvimento de um Módulo Gerador de Funções CMOS sobre estruturas Sea of Gates.. 1993. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

38.
NOIJE, W. A. M. V.. Participação em banca de Itamar J.B. Loss. Modelamento de Transistores Compostos CMOS.. 1993. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Catarina.

39.
NOIJE, W. A. M. V.. Participação em banca de Alexandre A. Junqueira. Projeto de um microprocessador RISC de 32bits em CMOS. 1993. Dissertação (Mestrado em Engenharia) - Universidade Federal do Rio Grande do Sul.

40.
NOIJE, W. A. M. V.. Participação em banca de Alfredo Olmos. Modelamento de transistores de alta mobilidade eletrônica HEMT.. 1993. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

41.
NOIJE, W. A. M. V.. Participação em banca de Rodrigo Reina Muñoz. Projeto de CIs digitais com dispositivos HEMT. 1993. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

42.
NOIJE, W. A. M. V.. Participação em banca de Reinaldo Silveira. Projeto de Unidade Lógica Aritmética em CMOS para Microprocessadores Dedicados.. 1993. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

43.
SOARES JR., João Navarro; NOIJE, W. A. M. V.. Participação em banca de Alvaro Bernal Noreña. Projeto de um Sistema de Pilhas para uma Família de Processadores Dedicados de Alto Desempenho. 1992. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

44.
NOIJE, W. A. M. V.. Participação em banca de João Navarro Soares Júnior. Projeto de Conversor Analógico-Digital.. 1990. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

45.
NOIJE, W. A. M. V.. Participação em banca de Marco Tulio C. de Andrade. Desenvolvimento de uma Interface Gráfica em Software para Sistemas Paralelos Baseados em Transputers. 1990. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

46.
NOIJE, W. A. M. V.. Participação em banca de João Navarro Soares Junior. Estudo dos conversores análogo-digitais de alta freqüência e implementação de um conversor com estrutura paralela de 5 BITS em CMOS.. 1990. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

47.
NOIJE, W. A. M. V.. Participação em banca de Marcio Lobo Netto. Estações Gráficas. 1990. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

48.
NOIJE, W. A. M. V.. Participação em banca de Sebastião Gomes dos Santos Filho. Aplicação de filmes de siliceto de Titânio e do escoamento térmico rápido de camadas de PSG na fabricação de circuitos integrados nMOS.. 1988. Dissertação (Mestrado em Engenharia de Eletricidade) - Universidade Federal do Maranhão.

Teses de doutorado
1.
Correra, F.S.; NOIJE, W. A. M. V.; SOARES JR, João Navarro; Manera, L. T.; POUZADA, E. V. S.. Participação em banca de José Fontebasso Neto. Projeto e modelagem de indutores planares para aplicações em circuitos integrados de radiofrequência". 2018. Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Universidade de São Paulo.

2.
NOIJE, W. A. M. V.; SAWAN, M.; Mariano, Andre; Dal Fabro, Paulo; Klimach, Hamilton; Marques, Jefferson; Montoro, Carlos. Participação em banca de Marcio Bender Machado. Osciladores de ultra-tensão com aplicação em circuitos de captação de energia. 2014. Tese (Doutorado em Engenharia Elétrica) - Universidade Federal de Santa Catarina.

3.
NOIJE, W. A. M. V.. Participação em banca de Luis Henrique de Carvalho Ferreira. "Uma Referência CMOS Baseada na Tensão Threshold em Ultra-Baixa Tensão e Ultra-Baixa Potência". 2008. Tese (Doutorado em Engenharia Elétrica) - Universidade Federal de Itajubá.

4.
BENDZ, J. E.; NOIJE, W. A. M. V.. Participação em banca de Jon Eskil Bendz. "Modelagem, simulação e visualização imersiva de redes sem fio". 2008 - Escola Politécnica da USP.

5.
NOIJE, W. A. M. V.. Participação em banca de Reinaldo Silveira. Diretrizes para uma Nova Metodologia de Projeto Digital?.. 2004. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

6.
NOIJE, W. A. M. V.. Participação em banca de Luiz Carlos Moreira. Estruturas de Indutores Monolíticos para Circuitos RF na Tecnologia MOS.. 2002. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

7.
NOIJE, W. A. M. V.. Participação em banca de Ricardo Toshinori Yoshioka. Processo de Fabricação de HBT em Camadas de INGAP/GAAS.. 2001. Tese (Doutorado em Engenharia Elétrica) - Universidade Estadual de Campinas.

8.
NOREÑA, A. B.; NOIJE, W. A. M. V.. Participação em banca de José E. Aedo Cobo. Considerações e Modelos Arquiteturais para Prototipagem Rápida em Hardware de Modelos Nebulosos,. 2000. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

9.
NOIJE, W. A. M. V.. Participação em banca de José Edinson Aedo Cobo. Projeto e implementação de modelos arquiteturais de sistemas nebulosos.. 2000. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

10.
BERNARDES, J.; NOIJE, W. A. M. V.. Participação em banca de Fábio Luiz Romão. Ambiente de Síntese de Circuitos CMOS de Alto Desempenho. 1999. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

11.
NOIJE, W. A. M. V.. Participação em banca de João Navarro Soares Jr.. Técnicas para Projeto de ASICs CMOS de Alta Velocidade. 1998. Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Usp.

12.
NOIJE, W. A. M. V.. Participação em banca de Maria da G.B. Rocha. Uma ferramenta para geração da planta base sobre estruturas Mar de Portas. 1996. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

13.
NOIJE, W. A. M. V.. Participação em banca de Luigi Carro. Algoritmos e arquiteturas para o desenvolvimento de sistemas computacionais.. 1996. Tese (Doutorado em Engenharia Eletrica) - Universidade Federal do Rio Grande do Sul.

14.
NOIJE, W. A. M. V.. Participação em banca de Tales Fernando Costa. Projeto de matriz de Gate Array com CMOS geometria fechada.. 1989 - Fundação de Desenvolvimento Tecnológico de Engenharia.

15.
NOIJE, W. A. M. V.. Participação em banca de José Roberto de Almeida Amazonas. Estudo, implementação e aplicação de técnicas pseudo-exaustivas de teste de circuitos integrados digitais.. 1988. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

16.
NOIJE, W. A. M. V.. Participação em banca de Luiz Carlos Molina Torres. Projeto e desenvolvimento de uma tecnologia CMOS com porta de Silício policristalino e geometria fechada.. 1987. Tese (Doutorado em Projeto de Pesquisa) - Laboratório de Sistemas Integráveis.

17.
NOIJE, W. A. M. V.. Participação em banca de José Vieira do Vale Neto. Uma contribuição para projeto de circuito integrado CMOS. 1986. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

Qualificações de Doutorado
1.
NOIJE, W. A. M. V.; SOARES JR, João Navarro; CHAU, W.J.. Participação em banca de Tiago Oliveira Weber. Síntese de Circuitos Integrados Analógicos em Nível de Sistema e Circuito utilizando Métodos Modernos de Otimização. 2013. Exame de qualificação (Doutorando em Doutorado em Engenharia Elétrica) - Escola Politécnica da USP.

2.
NOIJE, W. A. M. V.; Grimoni, J.A.B.; Santoro, L.F.. Participação em banca de Carlos Alberto Rosa. Modelagem de Plataforma para aprendizagem Web-Colaborativa Móvel em Microeletrônica: Microeduc e Nanoeduc. 2013. Exame de qualificação (Doutorando em Doutorado em Engenharia Elétrica) - Escola Politécnica da USP.

3.
NOIJE, W. A. M. V.. Participação em banca de Luiz Carlos Moreira. Projeto e Otimização de Bobina na Tecnologia MOS para Aplicação em Circuitos RF. 2000. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade de São Paulo.

Qualificações de Mestrado
1.
NOIJE, W. A. M. V.; CHAU, W.J.; Horta, E. L.. Participação em banca de Paulo Roberto Bueno de Carvalho. Estudo de Redução de Área e Dissipação de Potência em Nível de RTL de Projetos de Circuitos Integrados Digitais. 2015. Exame de qualificação (Mestrando em Microeletrônica) - Escola Politécnica da USP.

Monografias de cursos de aperfeiçoamento/especialização
1.
NOIJE, W. A. M. V.. Participação em banca de João Navarro Soares Jr.. Projeto de CIs. 1995. Monografia (Aperfeiçoamento/Especialização em Especialização) - Laboratório de Sistemas Integráveis.

2.
NOIJE, W. A. M. V.. Participação em banca de Jan M. H. Decaluwe. CAD Microeletrônica. 1988. Monografia (Aperfeiçoamento/Especialização em Especialização) - Laboratório de Sistemas Integráveis.

Outros tipos
1.
NOIJE, W. A. M. V.. Participação em banca de Augusto Ken Morita. Projeto de circuito controladora de floppy-disk criptografada usando FPGA. 2000. Outra participação, Universidade de São Paulo.



Participação em bancas de comissões julgadoras
Professor titular
1.
NOIJE, W. A. M. V.; FURIE, S.S.; MONTEIRO, L.H.A.; SILVA, P.S.P.D.; AMAZONAS, J. R. A.; BACCALÁ, L.A.; FERREIRA, A.. "Sistemas e Sinais em Telecomunicações, Controle e Engenharia Biomédica". 2008. Escola Politécnica da USP.

2.
NOIJE, W. A. M. V.. Candidatos: José Piqueira, Max Gerken e José Carlos Moraes - Depto. Eng. Eletrônica da EPUSP, área de telecomunicações e controle na especialidade Processamento de Sinais, Maio de 1999; membro titular da banca examinadora.. 1999. Universidade de São Paulo.

Concurso público
1.
NOIJE, W. A. M. V.. Concurso para Professor Adjunto A - Circuitos e Instrumentação. 2014. Escola Politécnica da Universidade Federal do Rio de Janeiro.

2.
kagan, N; NABETA, S. I.; NOIJE, W. A. M. V.. Concurso à Professor Titular da Engenharia de Energia e Automação Elétricas- PEA. 2009. Escola Politécnica da USP.

3.
NOIJE, W. A. M. V.. Candidato: Patrick B. Verdonck - Depto. Eng. De Sistemas Eletrônicos da EPUSP, na especialidade Processos e Dispositivos Eletrônicos; março de 2000, membro titular da banca examinadora.. 2000. Universidade de São Paulo.

4.
NOIJE, W. A. M. V.. Candidatos: Armando Laganá, Antonio Carlos Seabra, Rogério Furlan e Sebastião Gomes Fo. - Depto. Eng. De Sistemas Eletrônicos da EPUSP, na especialidade Materiais e Processos e Circuitos Eletrônicos; Novembro de 1999; membro titular da banca examinadora.. 1999. Universidade de São Paulo.

5.
NOIJE, W. A. M. V.. Candidatos: Roseli de Deus Lopes e Marcelo K. Zuffo - Depto. Eng. De Sistemas Eletrônicos da EPUSP, na especialidade Computação gráfica; Novembro de 1999; membro titular da banca examinadora.. 1999. Escola Politécnica da Usp.

6.
NOIJE, W. A. M. V.. Candidata: Liria Matsumoto Sato - Depto. De Eng. De Computação e Sistemas Digitais da EPUSP, na especialidade Arquiteutura de Computadores, setembro de 1999, membro titular da banca examinadora.. 1999. Escola Politécnica da USP.

7.
NOIJE, W. A. M. V.. Candidatos: Jacobus W. Swart, Alexandre Diniz, Peter?- Depto. De Semicondutores, Instrumentos e Fotônica da FEEC-Unicamp, na especialidade Eletrônica e Dispositivos a Semicondutor, novembro de 1999, membro titular da banca examinadora.. 1999. Universidade Estadual de Campinas.

8.
NOIJE, W. A. M. V.. Especialista de Laboratório no PEE/EPUSP - Candidatos: Eng. Reinaldo Silveira, Eng. A. Melchenhof.. 1994. Laboratório de Sistemas Integráveis.

Livre docência
1.
NOIJE, W. A. M. V.; Lopes, R.D.D. Candidata: Roseli de Deus Lopes, Departamento de Engenharia de Sistemas Eletrônicos, Especialidade. 2007. Escola Politécnica da USP.

2.
NOIJE, W. A. M. V.; HERNÁNDEZ, Emilio Delmoral. Candidato: Emilio Del Moral Hernandez "Neurocomputação Eletrônica e Sistemas Adaptivos". 2006. Departamento de Engenharia de Sistemas Eletrônicos, EPUSP.

3.
NOIJE, W. A. M. V.; CHAU, W.J.. Candidato: Wang Jiang Chau "Metodologias de Projeto de Sistemas Eletrônicos". 2006. Departamento de Engenharia de Sistemas Eletrônicos, EPUSP.

4.
NOIJE, W. A. M. V.. Candidato: Fernando J. Fonseca. 2004. Escola Politécnica da USP.

5.
NOIJE, W. A. M. V.. Marcelo Nelson Paez Careño, na especialidade: Materiais e Processos em Microeletrônica. 2003. Escola Politécnica da USP.

6.
NOIJE, W. A. M. V.. Candidato: Luiz Gonçalves Neto: - Depto. Engenharia Elétrica da Escola de Engenharia de São Carlos - USP. 2002. Engenharia Eletrica da Escola de Engenharia de São Carlos Usp.

7.
NOIJE, W. A. M. V.. Candidato: Sebastião Gomes dos Santos Filho: - Depto. Eng. Eletrônica da EPUSP, área de Microeletrônica na especialidade Dispositivos Eletrônicos e Materiais e Processos de Microeletrônica; Outubro de 1999; membro titular da banca examinadora.. 1999. Escola Politécnica da USP.

8.
NOIJE, W. A. M. V.. Candidato: João Antonio Martino - Depto. Eng. Eletrônica da EPUSP, área de Microeletrônica na especialidade Dispositivos Eletrônicos e Materiais e Processos de Microeletrônica; Outubro de 1998; membro titular da banca examinadora.. 1998. Universidade de São Paulo.

9.
NOIJE, W. A. M. V.. Candidatos: Prof. Rogério Furlan e Dr. Patrick Verdonck - Depto. Eng. Eletrônica da EPUSP. 1998. Universidade de São Paulo.

10.
NOIJE, W. A. M. V.. Candidato: Prof. Dr. José Carlos Pereira - Depto. De Eng. Elétrica da Escola de Engenharia de São Carlos da USP; área de conhecimento Processamento de Sinais Digitais. 1997. Universidade de São Paulo.

Avaliação de cursos
1.
NOIJE, W. A. M. V.. Curso em Projeto de Circuitos Integrados do Programa CI-Brasil. 2010. Centro de Treinamento II.

Outras participações
1.
SWART, J. W.; Lima, R.N.; NOIJE, W. A. M. V.; Manera, L. T.; Fruett, F. Membro banca: Doutorado André da Fontoura Ponchet. 2016. Faculdade de Engenharia Elétrica e de Computação - Unicamp.

2.
NOIJE, W. A. M. V.; Kauffman, P.; SOARES JR, João Navarro; Assunção, A. G.; MOREIRA, Luiz Carlos. Membro banca doutorado: Francisco de Assis Brito Filho. 2015. Escola Politécnica da USP.

3.
NOIJE, W. A. M. V.. Membro da Comissão de Avaliação de Promoção à Classe E Prof. Titular Antonio Petraglia. 2015. Escola Politécnica da Universidade do Rio de Janeiro.

4.
Silva, D.N.D.; NOIJE, W. A. M. V.; Jr, L.S.D.R.; Wirth, G.I.; Bampi, S.. "An Estimation Method for Gate Delay Variability Model In Nanometer CMOS Technology". 2010. Instituto de Informática/UFRGS.

5.
NOIJE, W. A. M. V.; Ferrreira, L.H.C.. Uma Referência CMOS Baseada na Tensão Thresold em Ultra-Baixa Tensão e Ultra-Baixa Potência. 2008. Universidade Federal de Itajubá.

6.
WILKE, G. R.; NOIJE, W. A. M. V.. Physical Design of Low Power Clock Networks. 2007. Instituição de Informática/UFRGS.

7.
NOIJE, W. A. M. V.. MODELO FÍSICO DE RUIDO DE FASE EN OSCILADORES CONTROLADOS POR VOLTAJE. 2006. Ministerio de Educacion Y Cultura do Uruguay.

8.
NOIJE, W. A. M. V.. Participação da Banca de Avaliação de Mérito Chamada Pública MCT/FINEP - FNDCT - MICROELETRÔNICA 01/2005. 2005. Financiadora de Estudos e Projetos.



Eventos



Participação em eventos, congressos, exposições e feiras
1.
2016 IEEE 7th Latin American Symposium On Circuits & Systems - LASCAS. 2016. (Congresso).

2.
ESSCIRC - ESSDERC Conference. 2016. (Congresso).

3.
ISSCC - IEEE International Solid State Circuits Conference. 2016. (Congresso).

4.
Chip In Bahia 2015 28th Symposium on Integrated Ciruits and Systems Design. 2015. (Congresso).

5.
ISSCC-IEEE International Solid State Circuits Conference. 2015. (Congresso).

6.
40th European Solid-State Circuits Conference - ESSCIRC 2014. 2014. (Congresso).

7.
Chip in Aracaju - SBCCI2014. 2014. (Simpósio).

8.
IEEE International Solid State Circuits Conference. 2014. (Congresso).

9.
Seminatec 2014. 2014. (Congresso).

10.
Visita Técnica ao CERN. 2014. (Outra).

11.
8º Seminatec. 2013. (Simpósio).

12.
Chip In Curitiba SBCCI2013 26th Symposium on Integrated Ciruits and Systems Design. 2013. (Simpósio).

13.
IEEE Latin American Symposium on Circuits and Systems LASCAS. 2013. (Simpósio).

14.
IEEE Solid State Circuits Society Distinghished Lecturer Tour. 2013. (Oficina).

15.
Workshop NAMITEC - 28th Symposium on Microelectronics Technology and Devices. 2013. (Oficina).

16.
Workshop On Semiconductors and Micro & Nano Technology-SEMINATEC. 2013. (Congresso).

17.
Chip in Brasilia -SBCCI - Symposium on Integrated Circuits and Systems. DPA Insensitive voltage regulator for contact smart cards. 2012. (Congresso).

18.
ISSCC - IEEE International Solid State Circuits Conference. 2012. (Congresso).

19.
Lascas 2012 - 3rd Latin American Symposium on Circuits and Systems. 2012. (Congresso).

20.
USP Conference on Engineering 2012. 2012. (Encontro).

21.
VII Workshop on Semiconductors and Micro & Nano Technology - SEMINATEC 2012. 2012. (Congresso).

22.
ISSCC - IEEE International Solid-State Circuits Conference. 2011. (Congresso).

23.
16th Workshop Iberchip. "Energy-Aware System Level Evaluation Method for Coarse-grained Hybrid VLIW Architectures". 2010. (Congresso).

24.
III Workshop do Instituto Nacional de Ciência e Tecnologia de Sistemas Micro e Nanoeletrônicos". 2010. (Congresso).

25.
International Conference of Microelectronics (ICM´10). 2010. (Congresso).

26.
Chip on the Dunes - 22th Symposium on Integrated Circuits and Systems Design and 24th Symposium on Microelectronics Technology and Devices.A Low-Voltage Bandgap Reference Source Based on the Current-Mode Techique. 2009. (Seminário).

27.
ISSCC 2009? International Solid State Circuits Conference. 2009. (Congresso).

28.
Workshop sobre Semicondutores, Micro & Nano Tecnologia - SEMINATEC. 2009. (Outra).

29.
Chip in the Pampa. 2008. (Congresso).

30.
ISSCC 2008? International Solid State Circuits Conference. 2008. (Congresso).

31.
Workshop sobre Semicondutores, Micro & Nano Tecnologia - SEMINATEC."An RF-CMOS LNA-Mixer Design Strategy". 2008. (Outra).

32.
Workshop sobre Semicondutores, Micro & Nano Tecnologia - SEMINATEC.Frequency Synthesizer Design for a Transceiver Integrated in CMOS Technology. 2008. (Outra).

33.
Workshop sobre Semicondutores, Micro & Nano Tecnologia - SEMINATEC."A 23 MHzGBW 460u W Folded Cascode Ota for a Sample and Hold Circuit Using Double Sampling Technique". 2008. (Outra).

34.
Workshop sobre Semicondutores, Micro & Nano Tecnologia - SEMINATEC.A CAD TOOL based on Geometric Programming for Automated CMOS Operational Amplifiers Design. 2008. (Outra).

35.
Workshop sobre Semicondutores, Micro e Nano Tecnologia - SEMINATEC.A Small Area 8bits 50MHz CMOS DAC for Bluetooth. 2008. (Outra).

36.
XXIII Conference on Design of Circuits and Integrated Systems. Cycle Slip Cancellation by Increasing the PFD Detection Range in PLL Circuits. 2008. (Congresso).

37.
XXIII Conference on Design of PFD Detection Range in PLL Circuits. Cycle Slip Cancellation by Increading the PFD Detection Range in PLL Circuits. 2008. (Congresso).

38.
Chip on the Island. 2005. (Simpósio).

39.
International Technical Symposium on Packaging Assembling and Testing Exhibition - IMAPS BRAZYL. 2005. (Simpósio).

40.
19th Symposium on Microelectronics and 17th Symposium on Integrated Circuits and Systems Design. Chip on the Reefs: SBCCI2004 e SBMicro2004. 2004. (Congresso).

41.
Chip on the Reefs - Sociedade Brasileira de Computação. 2004. (Seminário).

42.
Desafios da Microeletrônica: o papel do CEITEC. 2004. (Seminário).

43.
ISSCC 2004 ? International Solid State Circuits Conference. 2004. (Congresso).

44.
X Workshop IBERCHIP. 2004. (Congresso).

45.
. Coordenador Geral dos co-eventos SBCCI 2003 - 16th Symposium on Integrated Circuits and Systems Design e SBMicro2003 XVIII Symposium on Microelectronics Technology and Devices, Setembro 2003, São Paulo, SP, Brasil. Evento com apoio: SBC, SBMicro, IEEE, IFIP e ECS.. 2003. (Congresso).

46.
Chip in SAMPA, SBCCI2003 e SBMicro2003. Chip in SAMPA, SBCCI2003 e SBMicro2003. 2003. (Congresso).

47.
IX Workshop IBERCHIP. IX Workshop IBERCHIP. 2003. (Congresso).

48.
.Participação de discussões sobre o PNM - Programa Nacional de Microeletrônica promovido por: MCT (CNPq, FINEP), ABINEE, SBMicro, SBC,.. 2002. (Outra).

49.
Chip in the PAMPAS, SBCCI2002 e SBMicro2002. Chip in the PAMPAS, SBCCI2002 e SBMicro2002. 2002. (Congresso).

50.
SBMicro2001 Internacional Conference on Microelectronics, SBCCI2001 - XIV Symposium on Integrated Circuits and Systems Design. SBMicro2001 Internacional Conference on Microelectronics, SBCCI2001 - XIV Symposium on Integrated Circuits and Systems Design. 2001. (Congresso).

51.
.Coordenador do Programa Técnico do SBCCI 2000 - 13th Symposium on Integrated Circuits and Systems, 18-24 Setembro 2000, Manaus, AM, Brasil. Evento com apoio: SBC, SBMicro, IEEE, IFIP.. 2000. (Simpósio).

52.
. SBMICRO - XIV Congresso. 1999. (Congresso).

53.
. Referee de artigos do do X, XI, XII Simpósios Brasileiro de Concepção de Circuitos Integrados (SBCCI), de 1997 (Gramado, RS, Agosto / 1997), 1998 (Búzios, RJ, Set.98), 1999 (Natal, RN, Out.99).. 1999. (Congresso).

54.
. XIII SBMicro. 1998. (Congresso).

55.
. Membro do Comitê de Programa dos Congressos da Soc. Bras. de Microeletrônica - SBMICRO: I Congresso - Telebrás, Campinas, Julho/86. 1998. (Congresso).

56.
.Membro do Comitê de Programa do IV Workshop Iberchip, organização conjunta dos países Latino-Americanos, Espanha, Portugal e Bélgica, 11-13 / Março / 1998, Rosario, Argentina.. 1998. (Oficina).

57.
. Coordenador de Sessão Técnica na área de projeto de CIs: do I ao XII Congresso da SBMICRO.. 1997. (Congresso).

58.
. Membro do Comitê Técnico do Programa, IEEE International Workshop on Clock Distribution Networks: Design, Synthesis and Analysis, ATLANTA, Ga/USA, 09 - 10 / October / 1997.. 1997. (Congresso).

59.
. Membro do comitê de programa do VLSI'97 - XI IFIP Intern. Conf. on Very Large Scale Integration, August 26-29, 1997, Gramado, RS.. 1997. (Congresso).

60.
. SBMICRO:XII Congresso. 1997. (Congresso).

61.
.Coordenador de sessão técnica (nr.8: Physical Layout of Clock Trees), IEEE International Workshop on Clock Distribution Networks: Design, Synthesis and Analysis, ATLANTA, Ga/USA, 09 - 10 / October / 1997.. 1997. (Oficina).

62.
.Organizador do curso de treinamento do software para projeto de ASICs da COMPASS Design Automation, ministrado pelo Eng. Jerome Sordoullet, de 24/03 a 01/04/97, no LSI/PEE/EPUSP, São Paulo, SP, tendo como participantes de engenheiros da Unicamp, UFRGS, UFRJ, UFPb, PUC/RS, USP.. 1997. (Outra).

63.
. Coordenador do Comitê de Programa do II Workshop Iberchip, organização conjunta dos países Latino-Americanos, Espanha, Portugal e Bélgica, de 12 a 15 de Fevereiro de 1996, São Paulo.. 1996. (Congresso).

64.
. Membro do Comitê Executivo do ICCD'91, 92, 94, 95 e 96 (IEEE International Conference on Computer Design): Cambridge, Mass, USA, Outubro de 91 a 94, Outubro de 95 e 96 - Austin, Texas (USA); como Oerseas Representatives.. 1996. (Congresso).

65.
. Coordenador Geral do XI Congresso da SBMicro, realizado em Águas de Lindóia, SP, 27 de Julho a 02 de Agosto de 1996.. 1996. (Congresso).

66.
. Membro do Comitê de Organização da 2a. Jornada Paulista de Projeto de Circuitos Integrados, Fapesp/SBMicro, São Paulo, SP, 03/09/96.. 1996. (Congresso).

67.
. Membro da Comissão de Programa do IX Simpósio Brasileiro de Concepção de Circuitos Integrados (SBCCI), Recife, Pe, Março / 1996.. 1996. (Congresso).

68.
.Curso de Prof. Dr. Michel Steyaert da Universidade Católica de Leuven, Bélgica, sobre: CMOS Interface Circuits for Optical Communication, no PEE/EPUSP, de 26/02 a 01/03/96. 1996. (Outra).

69.
. Membro da Comitê de Programa da IV Escola Brasileira de Microeletrônica, Recife, PE, Janeiro de 1995.. 1995. (Congresso).

70.
. SBMICRO: X Congresso. 1995. (Congresso).

71.
. Referee de artigos De Congresso Internacional do ICCD'91 e ICCD'95 (IEEE International Conference on Computer Design), Cambridge, Mass, USA (Outubro/91), e de Outubro/95 realizado em Austin, Texas (USA).. 1995. (Congresso).

72.
. Membro do Comitê de Organização da 1a. Jornada Paulista de Projeto de Circuitos Integrados, Fapesp/SBMicro, São Paulo, SP, 03/03/95.. 1995. (Congresso).

73.
. SBMICRO - IX Congresso. 1994. (Congresso).

74.
.Seminário do Dr. Leon Stok da IBM Watson Research Center, Yorktown Height, NY, sobre A decade of high level synthesis, no PEE/EPUSP, 15/08/94.. 1994. (Seminário).

75.
.Membro da Comissão de Programa do VIII Simpósio Brasileiro de Concepção de Circuitos Integrados (SBCCI), Gramado, RS, 29/11 a 02/12/94.. 1994. (Simpósio).

76.
. SBMICRO:VIII Congresso. 1993. (Congresso).

77.
.Seminário do Dr. Antun Domic da Digital Equipment Co. (Hudson/USA), sobre CAD and High Speed Microprocessors Design, 03/09/93, PEE/EPUSP.. 1993. (Seminário).

78.
. Membro da Comitê de Programa da II Escola Bras. de Microeletrônica, Gramado, RS, 03/1992.. 1992. (Congresso).

79.
. Referee de artigos técnicos do VI Congresso da SBMicro, Belo Horizonte, MG, Julho/91.. 1991. (Congresso).

80.
. Coordenador do curso de treinamento do software de Projeto de CIs da Empresa ES2/Cadence-França (Solo 2000), LSI/EPUSP, 02 a 13 de Abril de 1990.. 1990. (Congresso).

81.
. Membro da Comitê de Programa da I Escola Brasileira de Microeletrônica. 1990. (Congresso).

82.
. SBMICRO:V Congresso. 1990. (Congresso).

83.
.Seminário do Prof. G. Zimmermann, sobre Síntese de Layout de CI VLSI, Julho/90, PEE/EPUSP.. 1990. (Seminário).

84.
.Membro da Comissão de Programa do V Simpósio Brasileiro de Concepção de Circuitos Integrados (SBCCI), Ouro Preto, MG, 24 a 26 de Outubro/90.. 1990. (Simpósio).

85.
. SBMICRO - IV Congresso. 1989. (Congresso).

86.
. III Congresso - São Paulo, Julho/88. 1988. (Congresso).

87.
. SBMICRO - II Congresso - São Paulo. 1987. (Congresso).


Organização de eventos, congressos, exposições e feiras
1.
MARTINO, João Antonio ; NOIJE, W. A. M. V. ; FURTADO, A. . SEMINATEC 2008 - Workshop sobre Semicondutores, Micro & Nano Tecnologia. 2008. (Outro).

2.
NOIJE, W. A. M. V.. Chip in Sampa: SBCCI 2003 - 16th Symposium on Integrated Circuits and Systems Design e SBMicro2003 XVIII Symposium on Microelectronics Technology and Devices. 2003. (Congresso).



Orientações



Orientações e supervisões em andamento
Dissertação de mestrado
1.
Fellipe Sola. Desenvolvimento de oscilador controlado por tensão para aplicação em baixa tensão. Início: 2018. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Universidade de São Paulo. (Orientador).

2.
Danielle Santana. Desenvolvimento de um conversor AD para um mamógrafo de baixo custo. Início: 2018. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Universidade de São Paulo. (Orientador).

3.
Thiago Alves Mendes do Amaral. Desenvolvimento de um circuito LDO em baixa tensão de 0,5V. Início: 2018. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Universidade de São Paulo. (Orientador).

4.
Roberto Rangel da Silva. Projeto de circuitos analógicos de ulta-baixa tensão, LNA- low noise amplifier. Início: 2016. Dissertação (Mestrado profissional em Engenharia Elétrica) - Universidade de São Paulo. (Orientador).

5.
Tarciso Alvim Martins. Amplificador de Instrumentação em Tecnologia CMOS de 130nm para Medição de Bioimpedância. Início: 2015. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da USP. (Orientador).

Tese de doutorado
1.
Dionisio de Carvalho. Desenvolvimento de circuitos integrados de baixa tensão e baixo consumo de potencia. Início: 2017. Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Usp. (Orientador).

2.
Alexandre de Jesus Aragão. Estudo e Desenvolvimento de Transceptores de Micro-Ondas de Banda Ultra Larga em CMOS para detecção precoce de Câncer de Mama. Início: 2017. Tese (Doutorado em Doutorado em Engenharia Elétrica) - Escola Politécnica da USP. (Orientador).

3.
Bruno Cavalcante de Souza Sanches. Síntese automatizada de circutos eletrônicos utilizando algoritmos de inteligência artificial em sistemas computacionais paralelizáveis. Início: 2014. Tese (Doutorado em Doutorado em Engenharia Elétrica) - Escola Politécnica da USP. (Orientador).

4.
Lucas Compassi Severo. Desenvolvimento de uma Ferramenta Computacional de Auxílio ao Projeto de Circuitos Integrados Analógicos e de Rádio Frequência utilizando Exploração no Espaço de Projeto. Início: 2014. Tese (Doutorado em Doutorado em Engenharia Elétrica) - Escola Politécnica da USP. (Orientador).


Orientações e supervisões concluídas
Dissertação de mestrado
1.
Javier Andres Osinaga Berois. IInterface de controle e monitoramento para circuitos alimentados em alta tensão variável. 2017. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP, . Orientador: Wilhelmus Adrianus Maria Van Noije.

2.
Paulo Roberto Bueno de Carvalho. Projeto de circuito Oscilador Controlado Numericamente implementado em CMOS com otimização de área. 2016. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP, . Orientador: Wilhelmus Adrianus Maria Van Noije.

3.
Sergio Andrés Chaparro Moreno. Projeto de LNAs CMOS para Radio Frequência usando Programação Geométrica.. 2013. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP, . Orientador: Wilhelmus Adrianus Maria Van Noije.

4.
Jorge Johanny Saenz Noval. Metodologia para a Otimização do Rendimento e Desempenho dos Circuitos Anal´ogicos usando Programação Geométrica. 2012. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

5.
Fabian Leonardo Cabrera. Metodologia de projeto para Sintetizadores de Freqüência Multi-padrão em tecnologia CMOS. 2010. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, . Orientador: Wilhelmus Adrianus Maria Van Noije.

6.
Jorge Armando Oliveros Hiencapie. "Aplicação da programação geométrica no projeto de filtros Gm-C para receptores RF CMOS". 2010. Dissertação (Mestrado em Microeletrônica) - Escola Politécnica da USP, . Orientador: Wilhelmus Adrianus Maria Van Noije.

7.
Wilmar Carvajal Ossa. Projeto de um Conversor Analógico-Digital Configurável integrado em tecnologia CMOS. 2010. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

8.
ARMANDO AYALA PABÓN. PROJETO DE UM BLOCO LNA-MISTURADOR PARA RADIOFREQUÊNCIA EM TECNOLOGIA CMOS. 2009. Dissertação (Mestrado em Microeletrônica) - Departamento de Engenharia de Sistemas Eletrônicos, EPUSP, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

9.
Hugo Daniel Hernández Herrera. Projeto de um Conversor Digital-Analógico para um transmissor Bluetooth em tecnologia CMOS. 2008. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

10.
Carlos Alberto Rosa. PROPOSTA DE MÁQUINAS DE ENSINO-APRENDIZAGEM PARA TRANSPOSIÇÃO DIDÁTICA EM PROJETOS DE CIRCUITOS INTEGRADOS CMOS. 2008. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, . Orientador: Wilhelmus Adrianus Maria Van Noije.

11.
PAULO HERINGER TREVISAN. Projeto de um amplificador de baixo ruído em CMOS considerando o ruído e a potência.. 2008. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

12.
Catalina ZAPATA. FERRAMENTA PARA MODELAGEM DE SISTEMAS DE COMUNICAÇÃO. 2007. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, . Orientador: Wilhelmus Adrianus Maria Van Noije.

13.
Alexandre de Jesus Aragão. Estudo e Caracterização do Efeito do Descasamento de Parâmetros em Tapered Buffers CMOS. 2005. 89 f. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, . Orientador: Wilhelmus Adrianus Maria Van Noije.

14.
Eduard Emiro Rodriguez Ramirez. Projeto de um Amplificador de Potência Integrado a 2,4GHz em Tecnologia CMOS. 2004. 73 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

15.
Rubén Dario Echavarria Cifuentes. Estudo e Projeto de um Misturador CMOS Para RF. 2003. 100 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

16.
Elkim Felipe Roa Fuentes. Metodologia de Projeto para Amplificadores de Baixo Ruído em CMOS. 2003. 87 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

17.
Andrés Farfan Pelaez. Projeto e implementação de um oscilador monolítico a 2,4 GHz em tecnologia CMOS 0,35µm. 2003. 89 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

18.
Augusto K. Morita. Implementação de um Sistema de Decriptografia em Hardware para Controle Bancário.. 2002. 101 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, . Orientador: Wilhelmus Adrianus Maria Van Noije.

19.
Gustavo A. Cerezo Vásquez. Projeto de um sistema localizador de objetos usando dispositivos de lógica programável. 2000. 103 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

20.
Márcio Toma. Estudo, Projeto e Implementação de um Circuito PLL para Recuperação de Relógio em Estrutura Pré-Difundida. 1998. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, . Orientador: Wilhelmus Adrianus Maria Van Noije.

21.
Luiz Carlos Moreira. Projeto e Implementação de um Circuito ADPLL de Alta Velocidfade em CMOS. 1996. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, . Orientador: Wilhelmus Adrianus Maria Van Noije.

22.
JORGE WILLIAN PERLAZA PRADO. Implementação de um Posicionador Para Gate Arrays Tipo Mar de Portas Usando o Algoritmo de Simulação de Recozimento. 1994. 0 f. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, . Orientador: Wilhelmus Adrianus Maria Van Noije.

23.
Fábio Luiz Romão. Sistema Gerador de Funções CMOS sobre Estruturas 'Mar de Portas. 1993. 0 f. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Orientador: Wilhelmus Adrianus Maria Van Noije.

24.
Alvaro Bernal Noreña. Projeto de um Sistema de Pilhas para uma Família de Processadores Dedicados de Alto Desempenho. 1992. 0 f. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, . Orientador: Wilhelmus Adrianus Maria Van Noije.

25.
João Navarro Soares Jr.. Estudo dos conversores análogo-digitais de alta freqüência e implementação de um conversor com estrutura paralela de 5 BITS em CMOS. 1990. 0 f. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

26.
Marco Túlio Carvalho de Andrade. Desenvolvimento de uma Interface Gráfica em Software para Sistemas Paralelos Baseados em Transputers. 1990. 0 f. Dissertação (Mestrado em Engenharia Elétrica) - Escola Politécnica da Usp, . Orientador: Wilhelmus Adrianus Maria Van Noije.

Tese de doutorado
1.
JOSÉ ALEJANDRO AMAYA PALACIO. Gerador de sinais para aplicação da espectroscopia de bioimpedância elétrica na detecção de câncer. 2017. Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

2.
Tiago Oliveira Weber. Projeto de Circuitos e Sistemas Integrados tipo Analógicos/RF em CMOS com Técnicas de Optimização. 2015. Tese (Doutorado em Pós-Graduação em Engenharia Elétrica) - Departamento de Engenharia de Sistemas Eletrônicos, EPUSP, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

3.
Augusto Ken Morita. Projeto de sistemas dedicados em processamento de sinais. 2015. Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Usp, . Orientador: Wilhelmus Adrianus Maria Van Noije.

4.
Hugo Daniel Hernandez Herrera. "Noise and PSRR Improvement Technique for TPC Readout Front-End in CMOS Technology". 2015. Tese (Doutorado em Doutorado em Engenharia Elétrica) - Escola Politécnica da USP, . Orientador: Wilhelmus Adrianus Maria Van Noije.

5.
Carlos Alberto Rosa. Modelagem de Plataformas Virtuais Colaborativas Móveis Aplicada à Educação em Micro e Nano Tecnologias. 2014. Tese (Doutorado em Doutorado em Engenharia Elétrica) - Escola Politécnica da USP, . Orientador: Wilhelmus Adrianus Maria Van Noije.

6.
Angélica dos Anjos. INTEGRAÇÃO DE CIRCUITOS RF COM INDUTOR EXTERNO USANDO TECNOLOGIA FLIP CHIP. 2012. Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

7.
Reinaldo Silveira. Diretrizes para uma Nova Metodologia de Projeto Digital. 2004. 200 f. Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

8.
Luiz Carlos Moreira. Estruturas de Indutores Monolíticos para Circuitos RF na Tecnologia MOS. 2002. 198 f. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo, . Orientador: Wilhelmus Adrianus Maria Van Noije.

9.
José Edinson Aedo Cobo. Considerações e Modelos Arquiteturais para Prototipagem Rápida em Hardware de Modelos Nebulosos. 2000. Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

10.
Fabío Luís Romão. Ambiente de Síntese de Circuitos CMOS de Alto Desempenho. 1999. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo, . Orientador: Wilhelmus Adrianus Maria Van Noije.

11.
JOÃO NAVARRO SOARES JUNIOR. Técnicas para Projeto de ASICs CMOS de Alta Velocidade. 1998. 196 f. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo, . Orientador: Wilhelmus Adrianus Maria Van Noije.

12.
MARIA DA GRACA BRASIL ROCHA. Uma Ferramenta para Geração da Planta Base sobre Estrutura Mar de Portas. 1996. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Orientador: Wilhelmus Adrianus Maria Van Noije.

Supervisão de pós-doutorado
1.
Hugo Daniel Hernandez Herrera. 2016. Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Wilhelmus Adrianus Maria Van Noije.

2.
Angélica dos Anjos. 2014. Departamento de Engenharia de Sistemas Eletrônicos, EPUSP, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Wilhelmus Adrianus Maria Van Noije.

Monografia de conclusão de curso de aperfeiçoamento/especialização
1.
Marcio Toma. Projeto de circuitos dedicados na área de controle bancário e em controle de interrupção da energia elétrica. 2000. 65 f. Monografia - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

2.
João NAVARRO Soares Jr. Projeto em CIs. 1995. 0 f. Monografia - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

3.
Angel Portal Sanchez. Projeto de CIs. 1988. 0 f. Monografia. (Aperfeiçoamento/Especialização em Engenharia Eletrica) - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

4.
Jan M J Decaluwe. CAD Microeletrônica. 1988. 0 f. Monografia - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

Trabalho de conclusão de curso de graduação
1.
Rodrigo Pedroso Mendes. Projeto de um sensor de temperatura RFID integrado em tecnologia CMOS. 2015. Trabalho de Conclusão de Curso. (Graduação em Sistemas Eletrônicos) - Departamento de Engenharia de Sistemas Eletrônicos, EPUSP. Orientador: Wilhelmus Adrianus Maria Van Noije.

2.
Heitor Guzzo Neves. Design and Implementation of an ASIC for Data Readout on High Energy Physics Experiments on ALICE/CERN. 2014. Trabalho de Conclusão de Curso. (Graduação em Engenharia Elétrica-ênfase em Sistemas Eletrônicos) - Escola Politécnica da USP. Orientador: Wilhelmus Adrianus Maria Van Noije.

3.
Edgar A. Yamagata, Márcia Naomi Fujiwara, Leilson J. Araújo. Protótipo de medição de bioimpedância elétrica para detecção de câncer no colo do útero. 2014. Trabalho de Conclusão de Curso. (Graduação em Engenharia Elétrica e Sistemas Eletrônicos) - Escola Politécnica da USP. Orientador: Wilhelmus Adrianus Maria Van Noije.

4.
Pedro C.D. Parra, Victor V. Lambertucci, Camila T. de Araújo. Protótipo de Sistema de Geração de Imagens Médicas aplicado na detecção de Câncer de Mama usando Micro-Ondas. 2013. Trabalho de Conclusão de Curso. (Graduação em Engenharia Elétrica-ênfase em Sistemas Eletrônicos) - Escola Politécnica da USP. Orientador: Wilhelmus Adrianus Maria Van Noije.

5.
Kazumi Tsurumaki. Ferramentas de CAD - I. 1990. 0 f. Trabalho de Conclusão de Curso. (Graduação em Engenharia Elétrica) - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

Iniciação científica
1.
Rodrigo Pedroso Memdes. Projeto de Um Asic de Aquisição e Processamento Digital de Sinais para o Time Projection Chamber do Experimento ALICE. 2014. Iniciação Científica - Departamento de Engenharia de Sistemas Eletrônicos, EPUSP. Orientador: Wilhelmus Adrianus Maria Van Noije.

2.
Heitor Guzzo Neves. Projeto do bloco de processamento digital para ASIC de aquisição de sinais para o Time Projection Chamber do experimento ALICE. 2014. Iniciação Científica - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

3.
Heitor Guzzo Neves. Project and Implementation of an ASIC for Data Readout on HEP Experiments at ALICE/CERN. 2013. Iniciação Científica. (Graduando em Engenharia Elétrica e Sistemas Eletrônicos) - Escola Politécnica da USP. Orientador: Wilhelmus Adrianus Maria Van Noije.

4.
Marcio Dalla Valle Martino. Estudo e Caracterização Elétrica de Transistores SOI nMOSFET para Aplicações Espaciais. 2009. Iniciação Científica - Escola Politécnica da USP, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

5.
Lucas de Paiva Pirolla. Projeto do Bloco LNA-Mixer-VCO para RF em tecnologia CMOS. 2008. Iniciação Científica - Escola Politécnica da USP, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

6.
Fernando Ruiz. Projeto CIs. 1999. 20 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

7.
Roberto Hohida. Ferramenta CAD. 1997. 10 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

8.
Marcelo Grimaldi. Projeto CIs. 1997. 10 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

9.
Márcio Toma. Projetos de CIs. 1996. 20 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

10.
Ricardo Pelligrini. Ferramentas CAD. 1994. 0 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

11.
Rogério R de Oliveira. Projeto de CIs - II. 1992. 0 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

12.
Eduardo K Kiukawa. Ferramentas CAD. 1991. 0 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

13.
Fabio R Domingues. Projeto CIs. 1991. 0 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

14.
Fábio Luiz Romão. Projeto de CIs - I. 1990. 0 f. Iniciação Científica - Universidade de São Paulo, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.

15.
André L de Faria. Ferramentas de CAD. 1990. 0 f. Iniciação Científica - Universidade de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

Orientações de outra natureza
1.
Ronaldo Wilton da Silva. Implementação e Integração do Layout de Topo do SAMPA ASIC, Análise de IR Drop e Eletromigração antes da Produção Final, Teste e Validação do ASIC SAMPA. 2018. Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

2.
Andre Luis do Couto. Desenvolvimento de Instrumentação Científica para o Experimento ALICE do LHC-CERN: projeto da parte analógica, AMS, e teste de protótipos. 2018. Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

3.
Armando Ayala Pabon. Desenvolvimento de Instrumentação Científica para o Experimento ALICE do LHC-CERN. 2018. Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

4.
Raul Acosta Hernandez. Verificação Funcional e Testes Experimentais do Circuito Integrado SAMPA Desenvolvido. 2017. Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

5.
Danielle Magalhães Moraes. Desenvolvimento de Instrumentação Científica para o Experimento ALICE do LHC-CERN. 2017. Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

6.
Dionisio de Carvalho. Suporte no Fluxo de Síntese, Layout Digital e Testes Experimentais do ASIC de Aquisição e Processamento digital de sinais para o Time Projection Chamber do experimento ALICE (CERN). 2016. Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

7.
Tiago Oliveira Weber. Suporte no Projeto e Testes Experimentais do ASIC de Aquisição e Processamento digital de sinais para o Time Projection Chamber do experimento ALICE (CERN). 2016. Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

8.
Hugo Daniel Hernandez Herrera. Projeto dos blocos Front-end para um ASIC de aquisição e processamento digital de sinais em tecnologia CMOS, para o Time Projection Chamber do experimento ALICE (CERN). 2015. Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo. Orientador: Wilhelmus Adrianus Maria Van Noije.

9.
Eduard Emiro Rodriguez Ramirez. Orientação em Aperfeiçoamento Técnico - Projeto de Sistemas de Interface de transmissão de dados em ambiente sem fio ( wireless). 2005. 0 f. Orientação de outra natureza - Escola Politécnica da USP, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Wilhelmus Adrianus Maria Van Noije.



Inovação



Produto tecnológico
1.
Carvalho, P.R.B. ; PALACIO, J. A. A. ; Van Noije, Wilhelmus . IP: oscilador controlado numericamente ? NCO de baixo custo para atender o desenvolvimento atual da tecnologia de telecomunicações. 2016.


Projetos de pesquisa


Educação e Popularização de C & T



Textos em jornais de notícias/revistas
1.
Van Noije, Wilhelmus. IEEE SSCS DL Vladimir Stojanovic Lectures at SEMINATEC 2012: Seventh Annual Workshop on Semiconductors and Micro- and Nanotechnology. Solid-State Circuits Magazine, IEEE, USA, p. 74 - 76, 13 ago. 2012.

2.
Van Noije, W. A. M.. Eighth Annual Workshop on Semiconductors and Micro and Nano Technology (SEMINATEC) Sponsored by SSCS-Sao Paulo in May. IEEE SOLID-STATE CIRCUITS MAGAZINE, USA, , v. vol.5, nr3, p. 69 - 70, 16 ago. 2013.

3.
Van Noije, Wilhelmus; OLSTEIN, K. . IEEE SSCS DL Mohamad Sawan Lectures on Emerging Brain-Machine Interfaces at the University of São Paulo, Brazil. IEEE Solid-State Circuits Magazine, USA, p. 44 - 46, 16 ago. 2013.

4.
Van Noije, Wilhelmus. Prof. Payam Heydari Delivers IEEE SSCS Distinguished Lecture at SEMINATEC 2014. IEEE SOLID-STATE CIRCUITS MAGAZINE, USA, p. 82 - 83, 26 ago. 2017.

5.
Van Noije, Wilhelmus. Prof. Willy Sansen, Past President of IEEE SSCS, Lectures at the University of São Paulo, Brazil. IEEE SOLID-STATE CIRCUITS MAGAZINE, 11 February 2015, p. 28 - 29, 11 fev. 2015.

6.
Van Noije, Wilhelmus. IEEE SSCS DL Pieter Harpe at SEMINATEC 2017. IEEE SOLID-STATE CIRCUITS MAGAZINE, USA, , v. V.9, nr.3, p. 51 - 52, 24 ago. 2017.



Outras informações relevantes


Indicado pelo ministro Sérgio Rezende do MCT para compor a Comissão de Coordenação do Programa CI-Brasil. Portaria MCT no. 353, de 09.06.2006, e a Portaria MCT nº 251/2008 de 28/04/2008, seção 2, página 4. Atuação Nacional.



Página gerada pelo Sistema Currículo Lattes em 17/12/2018 às 13:26:18