Edson Ifarraguirre Moreno

  • Endereço para acessar este CV: http://lattes.cnpq.br/4717801972607133
  • Última atualização do currículo em 10/12/2018


Edson Ifarraguirre Moreno é doutor em Ciência da Computação pela Pontifícia Universidade Católica do Rio Grande do Sul (PUCRS). Atualmente é professor adjunto pela mesma PUCRS, estando vinculado a Escola Politécnica da pucrs, sendo responsável por disciplinas da área de hardware para os cursos de ciência da computação, engenharia da computação. Adicionalmente trabalha com a orientação de alunos no desenvolvimento de projetos do curso de Engenharia de Software. Desde 2016 coordena o laboratório iSeed Labs, uma parceria entre a academia e a iniciativa privada que tem por objetivo fomentar a inovação e o empreendedorismo. Os principais temas de pesquisa incluem: Sistemas multiprocessados em chip (em inglês, Multiprocessor System on chip, MPSoC), projeto em nível de sistema e redes em chip (em inglês, Network on chip, NoC). (Texto informado pelo autor)


Identificação


Nome
Edson Ifarraguirre Moreno
Nome em citações bibliográficas
MORENO, E.;Moreno, E.I.;Moreno, Edson

Endereço


Endereço Profissional
Pontifícia Universidade Católica do Rio Grande do Sul, Escola Politécnica.
Av. Ipiranga, 6681, Prédio 32 - PPGCC/FACIN - 5° Andar, sala 505
Partenon
90619900 - Porto Alegre, RS - Brasil
Telefone: (51) 33203558
URL da Homepage: www.pucrs.br


Formação acadêmica/titulação


2005 - 2010
Doutorado em Ciência da Computação.
Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.
com período sanduíche em Institut National Polytechique de Grenoble (Orientador: Ahmed Jerraya).
Título: Mapeamento e adaptação de rotas em redes em chip, Ano de obtenção: 2010.
Orientador: Ney Laert Vilar Calazans.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: Hot Spot; Redes intra-chip; Congestionamento; System Level Design; Chip Multiprocessor.
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Arquitetura de Sistemas de Computação.
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação.
2002 - 2004
Mestrado em Ciência da Computação.
Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.
Título: Modelagem e validação de redes intrachip no nível de transação,Ano de Obtenção: 2004.
Orientador: Ney Laert Vilar Calazans.
Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil.
Palavras-chave: Transaction Level; SystemC; Redes intra-chip.
Grande área: Engenharias
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Hardware.
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Arquitetura de Sistemas de Computação.
Setores de atividade: Atividades No Campo das Nanotecnologias e Desenvolvimento de Nanoprodutos; Fabricação de Material Eletrônico e de Aparelhos e Equipamentos de Comunicação.
1996 - 2001
Graduação em Ciência da Computação.
Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.




Formação Complementar


2004 - 2004
Síntese e modelagem de projetos em Systemc. (Carga horária: 40h).
Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.
2003 - 2003
Verificação Funcional. (Carga horária: 80h).
Universidade Federal de Campina Grande, UFCG, Brasil.


Atuação Profissional



Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.
Vínculo institucional

2010 - Atual
Vínculo: Celetista formal, Enquadramento Funcional: Professor Adjunto, Carga horária: 20

Vínculo institucional

2004 - 2005
Vínculo: Bolsista, Enquadramento Funcional: Bolsista DTI, Regime: Dedicação exclusiva.

Vínculo institucional

1997 - 1998
Vínculo: Outro, Enquadramento Funcional: Bolsita de iniciação científica, Carga horária: 20
Outras informações
Trabalho desenvolvido utilizando ferramentas de apoio ao projeto (CAD) voltados para plataformas reconfiguráveis (FPGA). O tema central de pesquisa era o de projeto de redes neurais.

Atividades

3/2010 - Atual
Ensino, Engenharia da computação, Nível: Graduação

Disciplinas ministradas
Laboratório de Organização de Computadores
Arquitetura de computadores I
03/2010 - Atual
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Organização e arquitetura de computadores I
Organização e arquitetura de computadores II
Programação de periféricos
3/2010 - 8/2010
Ensino, Engenharia de produção, Nível: Graduação

Disciplinas ministradas
Ferramentas computacionais
3/2004 - 3/2005
Pesquisa e desenvolvimento , Faculdade de Informática, Programa de Pós Graduação da Ciência da Computação.


Centro de Excelência em Tecnologia Eletrônica Avançada, CEITEC, Brasil.
Vínculo institucional

2013 - 2016
Vínculo: Celetista, Enquadramento Funcional: ETEA (PRDIVE) Engenheiro de verificação, Carga horária: 44


Universidade do Vale do Rio dos Sinos, UNISINOS, Brasil.
Vínculo institucional

2009 - 2010
Vínculo: Celetista formal, Enquadramento Funcional: Assistente de pesquisa, Carga horária: 20
Outras informações
Responsável pelo gerenciamento de pessoal e pesquisa em torno do tema desenvolvido pelo grupo de pesquisa.

Vínculo institucional

2009 - 2010
Vínculo: Celetista formal, Enquadramento Funcional: Professor assistente, Carga horária: 8
Outras informações
Professor responsável pelas disciplinas de Arquitetura e Organização de computadores dos cursos de ciência da computação e sistemas de informação.

Atividades

10/2009 - 02/2010
Ensino, Informática, Nível: Graduação

Disciplinas ministradas
Organização e arquitetura de computadores I
Organização e arquitetura de computadores II

Advanced Consulting, ADVANCED, Brasil.
Vínculo institucional

2001 - 2002
Vínculo: Outro, Enquadramento Funcional: consultor, Carga horária: 40

Atividades

1/2001 - 3/2002
Serviços técnicos especializados , Advanced Consulting, .

Serviço realizado
Desenvolvimento de soluções Oracle utilizando ferramental deste fabricante para aplicativos web. Utilização de tecnologia OLAP visando processos de Datawarehouse..

Beringer Consulting, BERINGER, Brasil.
Vínculo institucional

2000 - 2001
Vínculo: Outro, Enquadramento Funcional: Consultor em projeto de banco de dados, Carga horária: 40

Atividades

3/2000 - 1/2001
Serviços técnicos especializados , Beringer Consulting, .

Serviço realizado
Desenvolvimento de soluções Oracle utilizando ferramental deste fabricante para aplicativos web. Utilização de tecnologia OLAP visando processos de Datawarehouse..

Dbcon Consultoria e Sistemas, DBCON, Brasil.
Vínculo institucional

1999 - 2000
Vínculo: Outro, Enquadramento Funcional: estagiário, Carga horária: 40

Atividades

9/1999 - 3/2000
Estágios , Dbcon Consultoria e Sistemas, .

Estágio realizado
Desenvolvimento de soluções Microsoft voltados para a web utilizando VBScript, JavaScript, páginas ASP. Desenvolvimento sobre as bases de dados Oracle 7 e Oracle 8, SQL Server 7, Microsoft Access. Utilização de tecnologias OLAP e acesso a cubos multidimen.

Iba Ibm Business Partner, IBA, Brasil.
Vínculo institucional

1998 - 1999
Vínculo: Estagiário, Enquadramento Funcional: Desenvolvimento de sistemas, Carga horária: 30
Outras informações
Estágio visando o desenvolvimento de sistemas integrados com bancos de dados da IBM, DB2, concebido a partir da linguagem Delphi.

Atividades

8/1998 - 8/1999
Estágios , Desenvolvimento, Aplicativos Client Server.

Estágio realizado
Desenvolvimento de sistemas de manutenção industrial e de contas a pagar e receber utilizando Delphi 3.02 com acesso a base de dados DB2.

Centro de Processamento do Estado do Rio Grande do Sul, PROCERGS, Brasil.
Vínculo institucional

1996 - 1997
Vínculo: Estagiário, Enquadramento Funcional: Estagiário - Helpdesk, Carga horária: 30
Outras informações
Suporte aos usuários de sistemas providos pelo centro de processamento do estado do Rio Grande do Sul.

Atividades

12/1996 - 9/1997
Estágios , Suporte, Internet.

Estágio realizado
Suporte aos usuários de internet e do sistema Via-rs da empresa na conexão com o provedor.


Linhas de pesquisa


1.
Microeletrônica

Objetivo: Explorar métodos de projeto de circuito integrado, bem como o impacto causado pelas decisões durante a concepção de sistemas construídos para aplicação específica, nas diferentes tecnologias de produção..
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Hardware.
Setores de atividade: Outras atividades profissionais, científicas e técnicas; Pesquisa e desenvolvimento científico.
Palavras-chave: Chip Multiprocessor; Design flow; Register transfer Level; Sistemas em um único chip; vhdl.
2.
Sistemas embarcados

Objetivo: Explorar características envolvidas no projeto, concepção e uso de sistemas dedicados a funcionalidade específica, tal como programação, validação e garantir de confiabilidade. Adicionalmente, explorar a modelagem de tais sistemas a fim de prover mecanismos de estimativa a serem utilizados durante a fase de projeto..
Grande área: Outros
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Arquitetura de Sistemas de Computação.
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Hardware.
Setores de atividade: Outras atividades profissionais, científicas e técnicas; Pesquisa e desenvolvimento científico.
Palavras-chave: Chip Multiprocessor; mapeamento de tarefas; Sistemas em um único chip; System Level Design; Verificação Funcional; transaction level modeling.
3.
Sistemas digitais

Objetivo: Pesquisa e desenvolvimento na área de sistemas digitais para apoio aos projetos em andamento, utilizando principalmente dispositivos reconfiguráveis, tal como FPGAs, em sua validação..
Grande área: Ciências Exatas e da Terra
Setores de atividade: Pesquisa e desenvolvimento científico.
Palavras-chave: vhdl; Register transfer Level; FPGA.


Projetos de pesquisa


2011 - Atual
Desenvolvimento de Aplicação de Reconhecimento Automático de Placas de Veículos em um Sistema Embarcado com Múltiplos Processadores
Descrição: O surgimento de sistemas multiprocessados em chips (MPSoCs, do inglês Multiprocessor System-on-Chip), que possuem diversos elementos de processamento integrados no mesmo chip, oferece um poder computacional sem precedentes para o desenvolvimento de sistemas embarcados computacionalmente complexos. Este projeto visa utilizar esse poder computacional para desenvolver uma aplicação de reconhecimento automático de placas de veículos baseado no método de Modelos Ocultos de Markov. O presente projeto de pesquisa tem por objetivos: (1) modelagem e otimização de um sistema reconhecimento automático de placas de veículos baseado em Modelos Ocultos de Markov; (2) identificação do hardware necessário para implementação de um sistema embarcado; (3) implementação do software utilizando uma arquitetura com múltiplos processadores; (4) avaliação e comparação do modelo com o sistema embarcado. O projeto possuirá contribuições como: formação de recursos humanos; publicações científicas qualificadas; desenvolvimento de novas tecnologias automáticas para monitoração de trânsito; melhorias no fluxo de projeto de sistemas MPSoC em decorrência do desenvolvimento por completo de uma aplicação real..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (1) .
Integrantes: Edson Ifarraguirre Moreno - Integrante / Fernando Gehm Moraes - Coordenador / Alexandre de Morais Amory - Integrante / ricardo melo czekster - Integrante / Thais Christina Webber dos Santos - Integrante / Afonso Henrique Corrêa de Sales - Integrante.
2002 - 2005
Brazil-IP - Consórcio para a Formação de Talentos Humanos na Concepção e Projeto de Sistemas Digitais e Propriedade Intelectual (IP´s)
Descrição: O principal objetivo deste projeto é o estabelecimento de uma metodologia bem definida para o projeto de núcleos de propriedade intelectual (IPs) e o aumento da divulgação para a comunidade acadêmica, sobretudo para estudantes de graduação e pós-graduação, dos temas do projeto. Estes incluem o projeto a validação, a síntese e a prototipação de IPs. Este esforço está sendo realizado no contexto de um consórcio que inclui 8 instituições brasileiras, com o suporte do MCT e do CNPq. Além de prover treinamento na tecnologia de IPs, o consórcio irá disponibilizar módulos IP, e a plataforma Fênix, voltada para servir de base à implementação de aplicações sem fio..
Situação: Concluído; Natureza: Pesquisa.


Projetos de desenvolvimento


2016 - Atual
iSeed Labs
Descrição: Laboratório de inovação em soluções tecnológicas.
Situação: Em andamento; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (4) .
Integrantes: Edson Ifarraguirre Moreno - Coordenador / Alexandre de Morais Amory - Integrante.
2011 - 2013
Desenvolvimento de software embarcado para aplicações de redes de sensores sem fio voltadas à saúde pública
Descrição: Redes de sensores sem fio, do inglês Wireless Sensor Networks (WSNs), consistem de uma distribuição espacial de nodos com capacidade de sensoriamento e Comunicação sem fio. Os sensoriamentos são de diversas naturezas, tais como temperatura, pressão e umidade e a comunicação é dada por rádio freqüência, via protocolos tal como IEEE 802.15.4. São diversas as áreas em que podem ser usados sistemas do tipo WSNs. Entretanto, este projeto visa o desenvolvimento de sistema de monitoração de temperatura para a área de Saúde, principalmente Saúde Pública. Mais especificamente, o presente projeto foca no desenvolvimento de software embarcado do módulo de hardware que monitora temperatura de equipamentos tais como refrigeradores, freezers, estufas, incubadoras, etc. Este projeto é inovador no Contexto nacional uma vez que não existe uma solução com características tais como baixo custo, facilidade de uso e facilidade instalação, características essas essenciais a um ambiente com restrição de recursos como a Saúde Pública e o SUS..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (1) .
Integrantes: Edson Ifarraguirre Moreno - Integrante / Alexandre de Morais Amory - Integrante / César Augusto Missio Marcon - Coordenador / ricardo melo czekster - Integrante / Thais Christina Webber dos Santos - Integrante.
2009 - 2011
SoC TVD
Descrição: Projeto que integra distintas universidades (UnB, UFRGS, UFRN, Unisinos) para a concepção parcial de um terminal de acesso para o sistema brasileiro de televisão digital..
Situação: Em andamento; Natureza: Desenvolvimento.
Alunos envolvidos: Mestrado acadêmico: (1) Doutorado: (4) .
Integrantes: Edson Ifarraguirre Moreno - Coordenador / Arthur Tórgo Gomez - Integrante / Jorge Luis Victória Barbosa - Integrante / Sérgio Crespo - Integrante / Márcio Garcia Martins - Integrante.
2009 - 2010
DigiConv - Convergência digital
Descrição: Projeto visando a elaboração de uma plataforma de convergência de formatos distintos de dados do sistema de televisão digital, incorporado a em uma plataforma responsável pela disseminação via redes IP e interação..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (4) / Mestrado acadêmico: (2) / Doutorado: (4) .
Integrantes: Edson Ifarraguirre Moreno - Coordenador / Arthur Tórgo Gomez - Integrante / Jorge Luis Victória Barbosa - Integrante / Sérgio Crespo - Integrante / Márcio Garcia Martins - Integrante.


Áreas de atuação


1.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Arquitetura de Sistemas de Computação.
2.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Hardware.
3.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação.


Idiomas


Inglês
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Espanhol
Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Pouco.
Francês
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.


Produções



Produção bibliográfica
Artigos completos publicados em periódicos

1.
Moreno, Edson2014Moreno, Edson; WEBBER, THAIS ; MARCON, CÉSAR ; Moraes, Fernando ; Calazans, Ney . MoNoC: A monitored network on chip with path adaptation mechanism. Journal of Systems Architecture, v. 60, p. 783-795, 2014.

2.
Marcon, César2011 Marcon, César ; Calazans, Ney ; Moreno, Edson ; Moraes, Fernando ; HESSEL, Fabiano ; Susin, Altamiro . CAFES: A framework for intrachip application modeling and communication architecture design. Journal of Parallel and Distributed Computing (Print), v. 71, p. 714-728, 2011.

3.
Marcon, C.A.M.2008 Marcon, C.A.M. ; MORENO, E. ; Calazans, N.L.V. ; Moraes, F.G. . Comparison of network-on-chip mapping algorithms targeting low energy consumption. IET Computers and Digital Techniques, v. 2, p. 471, 2008.

Trabalhos completos publicados em anais de congressos
1.
Moreno, Edson; WEBBER, THAIS ; MARCON, CESAR ; Moraes, Fernando ; Calazans, Ney . A monitored NoC with runtime path adaptation. In: 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014, Melbourne VIC. 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014. p. 1965.

2.
GHIDINI, Y. ; Webber, Thais C. ; Moreno, E.I. ; GRANDO, F. ; FAGUNDES, R. ; Marcon, C. A. . Buffer Depth and Traffic Influence on 3D NoCs Performance. In: 23rd IEEE International Symposium on Rapid System Prototyping, 2012, Tampere. 23rd IEEE International Symposium on Rapid System Prototyping, 2012.

3.
GHIDINI, Y. ; Webber, Thais C. ; Moreno, E.I. ; FAGUNDES, R. ; Marcon, C. A. ; QUADROS, I. . Topological Impact on Latency and Throughput: 2D versus 3D NoC Comparison. In: 25th symposium on Integrated Circuit and Systems Design, 2012, Brasília. 25th symposium on Integrated Circuit and Systems Design, 2012.

4.
Moreno, E.I.; Marcon, C. A. ; CALAZANS, Ney Laert Vilar ; MORAES, Fernando Gehm . Arbitration and routing impact on NoC design. In: IEEE International Symposium on Rapid System Prototyping, 2011, Karlsruhe, Germany. RSP 2011 : 22nd IEEE International Symposium on Rapid System Prototyping, 2011. p. 193-198.

5.
MORENO, E.; Popovici, K. ; CALAZANS, Ney Laert Vilar ; Jerraya, A. . Integrating Abstract NoC Models within MPSoC Design. In: IEEE/IFIP International Symposium on Rapid System Prototyping, 2008, Monterey, California, USA. IEEE/IFIP International Symposium on Rapid System Prototyping, 2008.

6.
Marcon, C. A. ; MORENO, E. ; CALAZANS, Ney Laert Vilar ; MORAES, Fernando Gehm . Evaluation of Algorithms for Low Energy Mapping onto NoCs. In: 20th Symposium on Circuits and Systems and Systems - ISCAS 2007, 2007, New Orleans. 20th Symposium on Circuits and Systems and Systems - ISCAS 2007, 2007. p. 389-392.

7.
MORENO, E.; RODOLFO, Taciano Ares ; CALAZANS, Ney Laert Vilar . Modelagem e descrição de SoCs em diferentes níveis de abstração. In: X Workshop iberchip, 2004, Cartagena. X Workshop iberchip, 2004.

8.
MORENO, E.; CALAZANS, Ney Laert Vilar ; HESSEL, Fabiano ; ROSA, Vitor ; MORAES, Fernando Gehm ; CARARA, Everton Alceu . A Comparison of Different Level of Abstraction Using VHDL and SystemC. In: XIX South Symposium on Microeletronics, 2004, São Miguel da Missões. Proceedings XIX SIM 2004, 2004.

9.
MORENO, E.; CALAZANS, Ney Laert Vilar ; CARARA, Everton Alceu ; HESSEL, Fabiano ; MORAES, Fernando Gehm ; ROSA, Vitor . From VHDL Register Transfer Level to SystemC Transaction Level Modeling: a Comparative Case Study. In: SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM DESIGN, 2003, São Paulo. SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM DESIGN, 2003.

Resumos expandidos publicados em anais de congressos
1.
AMORY, Alexandre de Morais ; MORAES, Fernando Gehm ; LUBASZEWSKI, Marcelo Soares ; MORENO, E. . Test Time Reduction Reusing Multiple Processors in a Network-on-Chip Based Architecture. In: DESIGN, AUTOMATION AND TEST IN EUROPE, DATE, 2005, Munique. Design, Automation and Test in Europe Conference, 2005.

Outras produções bibliográficas
1.
Moreno, E.I.. Mapeamento de Adaptação de Rotas de Comunicação em Redes em Chip 2010 (Tese de doutorado).

2.
MORENO, E.. Modelagem de Hardware em Nível de Sistema Usando SystemC 2003 (Trabalho Individual II).


Produção técnica
Trabalhos técnicos
1.
MORENO, E.; CALAZANS, Ney Laert Vilar ; RODOLFO, Taciano Ares ; IDE, Alessandro Noriaki ; MORAES, Fernando Gehm . Tutorial e Diretivas para Captura de Projeto, Validação e Prototipação de Módulos de Harware Descritos em SystemC. 2003.



Patentes e registros



Patente

A Confirmação do status de um pedido de patentes poderá ser solicitada à Diretoria de Patentes (DIRPA) por meio de uma Certidão de atos relativos aos processos
1.
 Julio Leão Silva Junior ; Costa, J. ; Rohde, G. ; Moreno, Edson ; Moller, F. B. ; Soares, R. . Gerador de números pseudo-aleatórios de consumo reduzido. 2015, Brasil.
Patente: Privilégio de Inovação. Número do registro: BR1020150288980, título: "Gerador de números pseudo-aleatórios de consumo reduzido" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial. Depósito: 20/10/2015



Bancas



Participação em bancas de trabalhos de conclusão
Trabalhos de conclusão de curso de graduação
1.
MORAES, Fernando Gehm; AMORY, Alexandre de Morais; Moreno, Edson. Participação em banca de Walter Lau Neto.Estimativa de Atraso de Fios em Tecnologia CMOS. 2016. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

2.
JOHANN FILHO, S.; GARIBOTTI, R. F.; Moreno, Edson. Participação em banca de MATEUS MOTTA MACHRY; VINICIUS RODRIGUEZ BORGE.ONPOWER: PLATAFORMA DE MONITORAMENTO DE CONSUMO DE ENERGIA ELÉTRICA PARA EQUIPAMENTOS RESISTIVOS. 2016. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

3.
CALAZANS, Ney Laert Vilar; MORAES, Fernando Gehm; MORENO, E.. Participação em banca de Sérgio Damo de Lemos e Luís Felipe Auad Guedes.Contribuições ao Desenvolvimento de Sistemas Digitais com Reconfiguração Parcial Dinâmica. 2012. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

4.
Moreno, E.I.; HESSEL, Fabiano; AGUIAR, A. C. P.. Participação em banca de Roger Curtinaz Goerl e Samir Young Jun Zampiva.EXTENSÃO DO VIRTUAL HELLFIRE HIPERVISOR PARA SUPORTAR O SISTEMA OPERACIONAL HELLFIREOS. 2012.

5.
Moreno, E.I.; HESSEL, Fabiano; AGUIAR, A. C. P.. Participação em banca de Thiago Druciaki Casagrande.EXTENSÃO DA PLATAFORMA HELLFIRE PARA AMBIENTES HETEROGÊNEOS. 2012. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

6.
Moreno, E.I.; HESSEL, Fabiano; AGUIAR, A. C. P.. Participação em banca de Vinícius Tonial Sossella.eFind - Sistema de localização em tempo real de ativos e pessoas para área hospitalar. 2012. Trabalho de Conclusão de Curso (Graduação em Sistemas de Informação) - Pontifícia Universidade Católica do Rio Grande do Sul.

7.
Pohlmann, G. S.; MORAES, Fernando Gehm; Marcon, C. A.; Moreno, E.I.. Participação em banca de GERALDO SCARPARO POHLMANN.Particionamento de Tarefas em MPSoCs Heterogêneos Baseados em NoCs. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia da computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

8.
MORENO, E.; Calazans, N.L.V.. Participação em banca de Adélcio Biazi e Douglas Maciel Cardoso.Comunicação entre emuladores em FPGAs e redes ethernet. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia da computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

9.
Moreno, E.I.; Moraes, F.G.. Participação em banca de Bruno Fin Ferreira e Ismael Luis Heinen.HNPlus ? A Network on Chip Prototyping Platform with a Generic Traffic Generation Scheme. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia da computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

10.
CALAZANS, Ney Laert Vilar; Moreno, E.I.. Participação em banca de Douglas Maldaner Zanchin e Matheus dos Santos Oleiro.Desenvolvimento de um webservice para monitoramento remoto de sistemas digitais implementados em FPGA. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia da computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

11.
Moreno, E.I.; CALAZANS, Ney Laert Vilar. Participação em banca de Giuliano Bruno Martins Guarese.Arquitetura híbrida de comunicação para ambientes de automação industrial: Protocolos IEEE 802.15.4 e Modbus RTU sobre RS485. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia da computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

12.
Moreno, E.I.; Marcon, C. A.; HESSEL, Fabiano. Participação em banca de GUSTAVO MIRANDA, RENATO MALVEZZI, RODRIGO LONGHI.Sistema para rastreabilidade de objetos e pessoas utilizando RTLS aplicado ao ambiente hospitalar. 2011. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

13.
HESSEL, Fabiano; Marcon, C. A.; Moreno, E.I.. Participação em banca de Jean Rafael Sahlberg.Mapeamento de Tarefas em Sistemas MPSoCs. 2010. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

14.
MORAES, Fernando Gehm; CALAZANS, Ney Laert Vilar; Moreno, E.I.. Participação em banca de Guilherme Castinhos; Leonardo Luigi; Thomas Grechi.Emulação de Sistemas Digitais Síncronos em FPGA. 2010. Trabalho de Conclusão de Curso (Graduação em Engenharia da computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

15.
CALAZANS, Ney Laert Vilar; POEHLS, L. B.; Moreno, E.I.. Participação em banca de Valter Toffolo.Gerador de relógio com escalonamento dinâmico de frequencia para sistemas. 2010. Trabalho de Conclusão de Curso (Graduação em Engenharia da computação) - Pontifícia Universidade Católica do Rio Grande do Sul.




Eventos



Participação em eventos, congressos, exposições e feiras
1.
20th Symposium on Integrated Circuits and Systems Design. 2007. (Simpósio).

2.
18th Symposium on Integrated Circuits and Systems Design. 2005. (Congresso).

3.
Simpósio Brasileiro de microeletrônica. 2004. (Congresso).

4.
Simpósio Sul de Microeletrônica. 2004. (Simpósio).

5.
X workshop Iberchip. X workshop Iberchip. 2004. (Congresso).

6.
Simpósio Sul de Microeletrônica. 2003. (Simpósio).

7.
SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEMS DESIGN. 2003. (Congresso).

8.
Simpósio Sul de Microeletrônica. 2002. (Simpósio).



Orientações



Orientações e supervisões em andamento
Trabalho de conclusão de curso de graduação
1.
Eduardo Moraes Bittencourt. Investigação e projeto de um veículo não tripulado. Início: 2012. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. (Orientador).

2.
Fabiano Sanhudo de Oliveira. Uma ferramenta de apoio ao desenvolvimento de apoio a produção de documentação técnica. Início: 2012. Trabalho de Conclusão de Curso (Graduação em Sistemas de Informação) - Pontifícia Universidade Católica do Rio Grande do Sul. (Orientador).


Orientações e supervisões concluídas
Trabalho de conclusão de curso de graduação
1.
Edson Ifarraguirre Moreno. ESTAÇÃO METEOROLÓGICA E SISTEMA DE IRRIGAÇÃO UTILIZANDO IOT. 2018. Trabalho de Conclusão de Curso. (Graduação em Sistemas de Informação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

2.
bruno feres klein e Luis Gustavo Viegas. ANÁLISE E CONTEXTUALIZAÇÃO DOS DADOS DE CONSUMO DE ENERGIA EM SMART METER E SMART GRID. 2017. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

3.
ANDERSON ROBERTO PINHEIRO DOMINGUES. Uma Comparação entre Padrões de Comunicação em Ambiente MPSoC. 2017. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

4.
Daniel Francisco de Lucca. mHF PB: A elaboração de um middleware de Suporte a Comunicação Baseada no Padrão Publish/Subscribe para o Hellfire OS. 2017. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

5.
Lucas Ranzi. SMPV - SISTEMA DE MONITORAMENTO DE PLACAS DE VEÍCULOS. 2017. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

6.
LUCIANO PERRONE MARQUES, RODRIGO FEIJÓ PARIS. EXPLORAÇÃO DE SOLUÇÃO DE DETECÇÃO E BLOQUEIO DE ATAQUES DE REDES EM SISTEMAS DE GRANDE PORTE. 2016. Trabalho de Conclusão de Curso. (Graduação em Sistemas de Informação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

7.
Mauro Dreissig. GhostFS: Um sistema de arquivos oculto. 2016. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

8.
MATEUS MOTTA MACHRY; VINICIUS RODRIGUEZ BORGES. ONPOWER: PLATAFORMA DE MONITORAMENTO DE CONSUMO DE ENERGIA ELÉTRICA PARA EQUIPAMENTOS RESISTIVOS. 2016. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

9.
Walter Lau Neto. Estimativa de Atraso de Fios em Tecnologia CMOS. 2016. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

10.
FERNANDO DA SILVA NOS. UMA PROPOSTA DE INFRAESTRUTURA VISANDO CONTEXTUALIZAÇÃO DE EVENTOS HOSPITALARESEXPLORANDO RECURSOS DE IOT. 2015. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

11.
LUCIANO PERRONE MARQUES; RODRIGO FEIJÓ PARIS. EXPLORAÇÃO DE SOLUÇÃO DE DETECÇÃO E BLOQUEIO DE ATAQUES DE REDES EM SISTEMAS DE GRANDE PORTE. 2015. Trabalho de Conclusão de Curso. (Graduação em Sistemas de Informação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

12.
Gabriel Macedo Couto, Gabriel Pozza Machado. Suporte à Formação de Enxame de Robôs. 2014. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

13.
CÍCERO MOTA FARIA. PROPOSTA DE UM MÓDULO DE SUPORTE DE DESLOCAMENTO PARA DISPOSITIVOS ROBÓTICOS. 2014. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

14.
ALEXANDRE DE FRAGA COLLIONI. ESTUDO DE UM AMBIENTE DE SIMULAÇÃO DE ROBÔS. 2013. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

15.
Guilherme Valandro Vivian e Tiago Prates Carneiro. Internet das Coisas - Conectividade Colaborativa com Android. 2012. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

16.
Eduardo Moraes Bittencourt. Investigação e Implementação de um veículo aéreo não tripulado. 2012. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

17.
Ivan Junior Dos Santos Quadros e Yan Ghidini De Souza. PROJETO, VALIDAÇÃO E AVALIAÇÃO DE ARQUITETURAS DE REDES INTRACHIP 3D. 2011. Trabalho de Conclusão de Curso. (Graduação em Engenharia da computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.

18.
EDSON SCHARDOSIM BEHNCK e FELIPE RAMOS GONÇALVES. MONITORAMENTO E CONTROLE DE AMBIENTES CRÍTICOS COM REDE DE SENSORES SEM FIO. 2011. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul. Orientador: Edson Ifarraguirre Moreno.



Inovação



Projeto de desenvolvimento tecnológico



Página gerada pelo Sistema Currículo Lattes em 11/12/2018 às 3:36:18