Antonio Carlos Schneider Beck Filho

Bolsista de Produtividade em Pesquisa do CNPq - Nível 2

  • Endereço para acessar este CV: http://lattes.cnpq.br/5446996798632062
  • Última atualização do currículo em 28/09/2018


é graduado em Ciência da Computação pela UFSM - Universidade Federal de Santa Maria (2002). Possui mestrado (2004) e doutorado (2008) em Ciência da Computação pela UFRGS - Universidade Federal do Rio Grande do Sul. Durante o doutorado, fez seu estágio sanduíche na TUDelft/Holanda. Entre 2008 e 2009, atuou como pós-doutorando no Instituto de Informática/UFRGS e, entre 2009 e 2010, como Professor Adjunto no Departamento de Eletrônica e Computação da UFSM. Atualmente é Professor Associado no Instituto de Informática da UFRGS. Suas áreas de interesse são: Arquitetura e Organização de Computadores, Sistemas Embarcados e Arquiteturas Reconfiguráveis. (Texto informado pelo autor)


Identificação


Nome
Antonio Carlos Schneider Beck Filho
Nome em citações bibliográficas
BECK, A. C. S.;Beck, Antonio C. S.;Beck, Antonio Carlos Schneider;BECK, ANTONIO C.;SCHNEIDER BECK, ANTONIO CARLOS;BECK, ANTONIO C.S.;BECK, ANTONIO CARLOS S.;S. BECK, ANTONIO C.;BECK FILHO, ANTONIO C. S.;SCHNEIDER BECK, ANTONIO C.

Endereço


Endereço Profissional
Universidade Federal do Rio Grande do Sul, Instituto de Informática.
Av. Bento Gonçalves, 9500, Caixa Postal 15064
Agronomia
91501970 - Porto Alegre, RS - Brasil
Telefone: (51) 33086804
URL da Homepage: http://www.inf.ufrgs.br/~caco


Formação acadêmica/titulação


2004 - 2008
Doutorado em Computação.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
com período sanduíche em Delft University of Technology (Orientador: Georgi Gaydadjiev).
Título: Transparent Reconfigurable Accelerator for Heterogeneous Behavior Systems, Ano de obtenção: 2008.
Orientador: Luigi Carro.
Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil.
2002 - 2004
Mestrado em Computação.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Título: Uso da Técnica VLIW para Aumento de Performance e Redução do Consumo de Potência em Sistemas Embarcados Baseados em Java,Ano de Obtenção: 2004.
Orientador: Luigi Carro.
Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil.
Grande área: Ciências Exatas e da Terra
1998 - 2002
Graduação em Ciência da Computação.
Universidade Federal de Santa Maria, UFSM, Brasil.
Título: Construção de uma interface gráfica e de uma unidade de gerenciamento de memória para o processador hipotético Mancha.
Orientador: Marcelo Pasin.


Pós-doutorado


2008 - 2009
Pós-Doutorado.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil.
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica.


Formação Complementar


2004 - 2005
Lingua Francesa. (Carga horária: 80h).
Associação Comunitária de Ensino de Línguas Estrangeiras, ACELE, Brasil.
1998 - 2001
Lingua Inglesa. (Carga horária: 200h).
Yázigi Internexus, YÁZIGI, Brasil.


Atuação Profissional



Universidade Federal de Pelotas, UFPEL, Brasil.
Vínculo institucional

2015 - Atual
Vínculo: , Enquadramento Funcional:


Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Vínculo institucional

2010 - Atual
Vínculo: Servidor Público, Enquadramento Funcional: Professor Adjunto, Carga horária: 40, Regime: Dedicação exclusiva.

Vínculo institucional

2008 - 2009
Vínculo: Bolsista recém-doutor, Enquadramento Funcional: Bolsista PNPD

Vínculo institucional

2003 - 2005
Vínculo: Colaborador, Enquadramento Funcional: ., Carga horária: 8

Atividades

01/2017 - Atual
Conselhos, Comissões e Consultoria, Instituto de Informática, .

Cargo ou função
Membro do Conselho do PPGC - Programa de Pós-Graduação em Computação.
01/2015 - Atual
Conselhos, Comissões e Consultoria, Instituto de Informática, Departamento de Informática Aplicada.

Cargo ou função
Membro do Conselho do CEI ? Centro de Empreendimento em Informática.
03/2017 - 07/2017
Ensino, Engenharia da Computação, Nível: Graduação

Disciplinas ministradas
Organização de Computadores B
Sistemas Embarcados
08/2016 - 12/2016
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Organização de Computadores
Sistemas Embarcados
08/2016 - 12/2016
Ensino, PPGC - Programa de Pós Graduação em Computação UFRGS, Nível: Pós-Graduação

Disciplinas ministradas
Sistemas Embarcados
01/2015 - 12/2016
Conselhos, Comissões e Consultoria, Instituto de Informática, .

Cargo ou função
Coordenador da COMPESQ (Comissão de Pesquisa).
03/2016 - 07/2016
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Organização de Computadores
06/2012 - 06/2016
Conselhos, Comissões e Consultoria, Instituto de Informática, .

Cargo ou função
Membro suplente do CEPE - Conselho de Ensino Pesquisa e Extensão.
08/2015 - 12/2015
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Organização de Computadores B
08/2015 - 12/2015
Ensino, Engenharia de Computação, Nível: Graduação

Disciplinas ministradas
Sistemas Embarcados
08/2015 - 12/2015
Ensino, PPGC - Programa de Pós Graduação em Computação UFRGS, Nível: Pós-Graduação

Disciplinas ministradas
Sistemas Embarcados
03/2015 - 07/2015
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Organização de Computadores B
08/2014 - 12/2014
Ensino, Engenharia de Computação, Nível: Graduação

Disciplinas ministradas
Organização de Computadores B
Sistemas Embarcados
08/2014 - 12/2014
Ensino, Computação, Nível: Pós-Graduação

Disciplinas ministradas
Sistemas Embarcados
03/2014 - 07/2014
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Organização de Computadores B
08/2013 - 12/2013
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
INF01113 - Organização de Computadores B
INF01059 - Sistemas Embarcados
03/2013 - 07/2013
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
INF01113 - Organização de Computadores B
INF01202 - Algoritmos e Programação - Laboratório
08/2012 - 12/2012
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
INF01113 - Organização de Computadores B
INF01059 - Sistemas Embarcados
01/2012 - 12/2012
Conselhos, Comissões e Consultoria, Instituto de Informática, .

Cargo ou função
Coordenador da COMPESQ (Comissão de Pesquisa).
03/2012 - 07/2012
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
INF01113 - Organização de Computadores B
INF01202 - Algoritmos e Programação
08/2011 - 12/2011
Ensino, Engenharia da Computação, Nível: Graduação

Disciplinas ministradas
INF01059 - Sistemas Embarcados
INF01113 - Organização de Computadores B
03/2011 - 07/2011
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
INF01202 - Algoritmos e Programação - Laboratório
INF01113 - Organização de Computadores B
09/2010 - 12/2010
Ensino, Engenharia de Produção, Nível: Graduação

Disciplinas ministradas
Introdução à Programação

Delft University of Technology, TU DELFT, Holanda.
Vínculo institucional

2016 - 2016
Vínculo: Professor Visitante, Enquadramento Funcional: Professor Visitante, Carga horária: 40

Vínculo institucional

2007 - 2007
Vínculo: Livre, Enquadramento Funcional: Bolsista de Doutorado no Exterior, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Desenvolvimento de atividades de pesquisa realizadas durante o período de estágio de doutorado no exterior, no Computer Engineering Laboratory da Electrical Engineering, Mathematics and Computer Science Faculty da Delft University of Technology (TUDelft), em Delft, Holanda. Sob supervisão do Prof. Dr. Georgi Gaydadjiev.


Universidade Federal de Santa Maria, UFSM, Brasil.
Vínculo institucional

2009 - 2010
Vínculo: Servidor Público, Enquadramento Funcional: Professor Adjunto, Carga horária: 40, Regime: Dedicação exclusiva.

Atividades

08/2010 - 09/2010
Ensino, Engenharia de Computação, Nível: Graduação

Disciplinas ministradas
Circuitos Digitais
08/2010 - 09/2010
Ensino, Bacharelado em Estatística, Nível: Graduação

Disciplinas ministradas
Algoritmo e Programação
08/2010 - 09/2010
Ensino, Engenharia Elétrica, Nível: Graduação

Disciplinas ministradas
Sistemas Lógicos Programáveis
08/2010 - 09/2010
Ensino, Engenharia Civil, Nível: Graduação

Disciplinas ministradas
Algoritmo e Programação
03/2010 - 07/2010
Ensino, Sistemas de Informação, Nível: Graduação

Disciplinas ministradas
Organização de Computadores
03/2010 - 07/2010
Ensino, Engenharia Elétrica, Nível: Graduação

Disciplinas ministradas
Circuitos Digitais
09/2009 - 01/2010
Ensino, Sistemas de Informação, Nível: Graduação

Disciplinas ministradas
Circuitos Digitais
09/2009 - 01/2010
Ensino, Engenharia de Controle e Automação, Nível: Graduação

Disciplinas ministradas
Algoritmos e Programação
09/2009 - 01/2010
Ensino, Engenharia Elétrica, Nível: Graduação

Disciplinas ministradas
Algoritmos e Programação (laboratório)

Universidade Luterana do Brasil, ULBRA, Brasil.
Vínculo institucional

2008 - 2009
Vínculo: Celetista formal, Enquadramento Funcional: Professor Adjunto, Carga horária: 20

Atividades

03/2009 - 07/2009
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Arquitetura e Organização de Computadores I
Arquitetura e Organização de Computadores II
07/2008 - 07/2009
Direção e administração, Universidade Luterana do Brasil - Campus Gravataí, .

Cargo ou função
Coordenador do Laboratório de Sistemas Digitais (Ciência da Computação).
08/2008 - 12/2008
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Arquitetura e Organização de Computadores II
Arquitetura e Organização de Computadores I
Algoritmos e Programação I
03/2008 - 07/2008
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
Algoritmos e Programação II
Introdução à Computação
Linguagem de Programação Orientada a Objetos II

Instituto Federal Farroupilha, IF-Farroupilha, Brasil.
Vínculo institucional

2001 - 2001
Vínculo: Celetista formal, Enquadramento Funcional: Horista, Carga horária: 16
Outras informações
Disciplinas Ministradas: Introdução à Informática Windows 95/98 Microsoft Word Internet



Projetos de pesquisa


2018 - Atual
Método Automático, Transparente e Dinâmico para melhorar a Eficiência Energética de Aplicações Paralelas
Descrição: Este projeto, que está relacionado às áreas de processamento paralelo, arquitetura e organização de computadores e sistemas embarcados, fornecerá um sistema transparente e automático para o usuário, na forma de uma biblioteca, que irá adaptar em tempo de execução o grau de paralelismo, a frequência do processador e desligar os processadores de uma aplicação paralela para oferecer o melhor desempenho e/ou consumo de energia, de acordo com os requerimentos. Aplicações implementadas com OpenMP serão compatíveis com a biblioteca. O estudo também será genérico no quesito arquitetura avaliada: irá levar em consideração as principais arquiteturas presentes nos sistemas embarcados (processadores ARM) e nos servidores de alto desempenho e de propósito geral (processadores Intel), com suas diferentes variações (micro-arquiteturas).
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (4) / Mestrado acadêmico: (4) / Doutorado: (4) .
Integrantes: Antonio Carlos Schneider Beck Filho - Coordenador.Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.
2016 - Atual
High Performance Computing for Energy (HPC4E)
Descrição: União Européia/H2020 - EUB-2-2015: High Performance Computing (HPC).
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (12) / Mestrado acadêmico: (10) / Doutorado: (8) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Navaux, Philippe O. A. - Coordenador / Lucas Mello Schnorr - Integrante / Alexandre da Silva Carissimi - Integrante / Paolo Rech - Integrante.
2015 - 2018
Algorimos Eficientes para a Codificação de Vídeos em Sistemas Embarcados Adaptativos
Descrição: Edital FAPERGS/CNPq 11/2014 - PRONEM.
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (4) / Especialização: (0) / Mestrado acadêmico: (8) / Mestrado profissional: (0) / Doutorado: (5) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Julio C B Mattos - Integrante / Mateus Beck Rutzig - Integrante / Gabriel Luca Nazar - Integrante / Marcelo Porto - Integrante / Luciano Volcan Agostini - Coordenador.
2015 - Atual
Núcleo de Excelência em Desenvolvimento Integrado de Sistemas Computacionais
Descrição: A Computação, desde que surgiu como ciência, teve à disposição o avanço tecnológico, que proporcionou máquinas cada vez mais rápidas e com mais disponibilidade de memória. O avanço exponencial da tecnologia permitiu que a Computação assumisse um papel fundamental, acelerando as atividades tanto nos domínios de outras ciências como nas atividades cotidianas. Hoje, por exemplo, é impensável o desenvolvimento da Física, da Química, da Biologia e da Engenharia sem o auxílio da Computação, assim como é igualmente impensável realizar, sem sistemas computacionais, atos simples como uma transação bancária ou a comunicação com amigos e parceiros de trabalho. Ao mesmo tempo, em seu próprio contexto, a Computação encontra-se dominada pelo gigantismo: os sistemas de software possuem complexidade medida em milhões de linhas de código, código este sendo expresso em diferentes linguagens para diferentes domínios. Embora a dependência da sociedade em relação à Computação tenda a aumentar de forma exponencial, um gargalo importante encontra-se no horizonte: as tecnologias de fabricação não garantem mais o aumento de desempenho a cada nova geração de componentes eletrônicos, como aconteceu nos últimos 25 anos. Neste cenário, este projeto visa promover o desenvolvimento de métodos e tecnologias que permitam o desenvolvimento integrado de sistemas de hardware e software exponencialmente mais complexos, mantendo os custos com crescimento linear, ao mesmo tempo em que se garantem propriedades não funcionais decisivas, como baixo consumo de energia, tolerância a falhas, qualidade de serviço, segurança e interfaces naturais com os usuários finais. Assim, os objetivos desse Núcleo de Excelência correspondem ao desenvolvimento integrado eficiente de sistemas computacionais de grande relevância para diferentes áreas, sendo divididos em três frentes principais: 1) Redes de Sensores Sem Fio e Sistemas Cibernéticos-Fisicos; 2) Suporte ao desenvolvimento de sistemas com requisitos não funcionais; 3) Programabilidade e paralelismo..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (15) / Mestrado acadêmico: (18) / Doutorado: (12) .
Integrantes: Antonio Carlos Schneider Beck Filho - Coordenador / Erika Cota - Integrante / Julio C B Mattos - Integrante / Lisane Brisolara - Integrante / Mateus Beck Rutzig - Integrante / Edison Pignaton Freitas - Integrante / Álvaro Freitas Moreira - Integrante / Flávio Rech Wagner - Integrante / Claudio Schepke - Integrante / Danubia Espindola - Integrante / Juliana Vizzotto - Integrante / Paulo Ferreira - Integrante / Silvia Botelho - Integrante.Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.
2015 - Atual
Um Framework para Geração Automática de Arquiteturas Multiprocessadas Reconfiguráveis e Heterogêneas de Baixo Consumo Energético

Projeto certificado pelo(a) coordenador(a) Mateus Beck Rutzig em 14/05/2015.
Descrição: Este projeto tem dois principais objetivos. Ambos irão focar a pesquisa em arquiteturas reconfiguráveis que exploram diversos níveis de paralelismo (instruções, threads e processos). O primeiro objetivo deste trabalho será o desenvolvimento de um framework capaz de, a partir de um conjunto de aplicações paralelas e restrições de área em chip e potência consumida, instanciar diferentes organizações de processadores em um chip e assim formar um CMP com organização heterogênea que obedeça as restrições de potência e área em chip impostas em tempo de projeto. Assim, o segundo objetivo rodeia a comunicação entre os núcleos heterogêneos. É proposto o desenvolvimento de uma ferramenta que, a partir do rastro de comunicação da aplicação e das anotações de escalonamento das threads geradas pelo framework proposto, modela um sistema de comunicação heterogêneo. Ao fim deste projeto, quando ambos os objetivos estiverem alcançados, será disponibilizado um SoC completamente heterogêneo, tanto em relação a capacidade computacional de cada núcleo quanto em relação a infraestrutura de comunicação..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (4) / Mestrado acadêmico: (2) / Doutorado: (1) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Mateus Beck Rutzig - Coordenador.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.
2014 - Atual
CReAMS-MPSoC Um System on Chip Multiprocessado e Reconfigurável para Sistemas Embarcados
Descrição: O projeto propõe um SoCs heterogêneo a partir da introdução de arquiteturas reconfiguráveis que exploram diversos níveis de paralelismo (threads e processos), formando uma sistema que explora a adaptabilidade através de diversas arquiteturas reconfiguráveis dentro do chip, cada uma otimizada para um certo domínio de aplicação. As arquiteturas reconfiguráveis deve prover uma otimização transparente, ou seja, não deve haver necessidade de modificação alguma no código binário antes de sua execução. Desta forma, as aplicações serão otimizadas em um SoC adaptável e multiprocessado que visa a redução do consumo de potência e energia..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (3) / Mestrado acadêmico: (2) .
Integrantes: Antonio Carlos Schneider Beck Filho - Coordenador / Mateus Beck Rutzig - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.
2013 - Atual
Desenvolvendo Técnicas Hibridas de Tolerância a Falhas em Processadores Embarcados
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (1) / Mestrado acadêmico: (3) / Doutorado: (2) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Luigi Carro - Integrante / Fernanda Gusmão de Lima Kastensmidt - Coordenador.Financiador(es): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Cooperação.
2012 - Atual
Lorelei
Descrição: Este projeto contempla a mobilidade científica entre pesquisadores da TU-Delft, do Poltecnico de Torino e do INF-UFRGS, para realização de cursos e pesquisas conjuntas, num período de 3 anos, financiado pela União Européia..
Situação: Em andamento; Natureza: Pesquisa.
2010 - 2013
Núcleo de Excelência em Engenharia de Software para Sistemas Embarcados
Descrição: O grande objetivo deste projeto é definir uma metodologia para o desenvolvimento de sistemas embarcados confiáveis em um tempo de projeto reduzido, garantindo a qualidade e a eficiência do conjunto hardware/software, bem como dando suporte a sua evolução. Para isso, são necessárias técnicas para descrever os modelos dos sistemas em diferentes níveis de abstração, considerando as especificidades desses sistemas, bem como transformações bem definidas entre esses modelos. Além disso, são necessários métodos de análise quantitativa e qualitativa, tanto dos diversos modelos quanto do próprio processo de desenvolvimento. Em relação às barreiras enfrentadas no desenvolvimento de hardware, soluções serão buscadas em diferentes níveis: para melhor executar um único processo, de acordo com um conjunto de restrições dado em um determinado momento; para alocar e agendar diferentes processos em vários componentes disponíveis em um sistema embarcado, dependendo dos requisitos de desempenho e potência; ou ainda para sustentar condições de trabalho em caso de uma falha ocorrer durante a execução ou produção..
Situação: Em andamento; Natureza: Pesquisa.
2010 - 2011
Arquiteturas Reconfiguráveis Dinâmicas para Sistemas Heterogêneos
Descrição: O tema principal deste projeto de pesquisa está relacionado aos campos de arquitetura de computadores e microeletrônica. Trata-se do estudo de novas alternativas arquiteturais para resolver problemas muito conhecidos relativos ao aumento de desempenho, assim como à redução de potência consumida, de processadores de propósito geral e sistemas embarcados. Mais especificamente, o foco da pesquisa proposta está na utilização de arquiteturas reconfiguráveis em conjunto com técnicas de otimização dinâmica, com dois principais objetivos. O primeiro é a utilização destas arquiteturas para a exploração do paralelismo em diversos níveis: entre instruções, threads e processos. O segundo é manter a compatibilidade binária retroativa do código, isto é, a não necessidade da modificação do código binário ou fonte para a execução nesta nova arquitetura. Desta maneira, no ano de duração deste projeto, serão explorados caminhos no projeto de sistemas computacionais baseados em lógica reconfigurável e sistemas de otimização dinâmicos que englobam: a otimização do programa tirando proveito desta nova arquitetura, com o desafio de manter a compatibilidade de software; a utilização de arquiteturas reconfiguráveis para explorar diferentes níveis de paralelismo; e a análise de desempenho e consumo de potência quando comparados a arquiteturas tradicionais..
Situação: Em andamento; Natureza: Pesquisa.
2008 - 2009
Caches no Desempenho das Arquiteturas Multi-Core / Multithreaded e seu Reflexo na Programação Paralela de Alto Desempenho
Descrição: O objetivo deste projeto de pesquisa está em estudar a influência e o desempenho das diversas hierarquias, organizações, tipos de acessos (influência das redes de interconexões), coerência, entre outras características, para que seja possível propor modelos de arquiteturas de caches e indicar impactos no comportamento dos programas paralelos de alto desempenho. Espera-se obter resultados que possam contribuir com os setores relativos ao desenvolvimento de programas paralelos (tecnologia da informação), além de setores que utilizam ambientes computacionais de alto desempenho (extração de petróleo e previsão meteorológica / climatológica)..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Mestrado acadêmico: (4) Doutorado: (4) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Luigi Carro - Integrante / Mateus Beck Rutzig - Integrante / Nicolas Bruno Maillard - Integrante / Henrique Cota de Freitas - Integrante / Eduardo Rocha Rodrigues - Integrante / Felipe Lopes Madruga - Integrante / Márcia Cristina Cera - Integrante / Marco Antonio Zanata Alves - Integrante / João Vicente Ferreira Lima - Integrante / Eduardo Dias Camaratta - Integrante / Philippe Olivier Alexandre Navaux - Coordenador.
2008 - 2009
Uma Metodologia de Desenvolvimento de Sistemas Computacionais à Luz da Transição do Silício para Novas Tecnologias: Fundamentos e Aplicações
Descrição: O projeto tem como objetivo principal o desenvolvimento de uma metodologia de projeto de sistemas computacionais à luz da transição do silício para novas tecnologias. Esta transição tecnológica levará a sociedade a profundas mudanças nas formas de trabalho, pesquisa e uso da Computação. O projeto propõe estudos de caso de alta complexidade, com o objetivo de propor tanto uma abordagem evolutiva sobre a construção de sistemas computacionais, quanto uma abordagem disruptiva, tendo em vista novas tecnologias. O projeto é de caráter multi-disciplinar, uma vez que a transição tecnológica obrigará e levará à formação de equipes científicas com formações diversas dentro da computação, em suas aplicações e interfaces com outras ciências. Espera-se, ao final do projeto, que uma teoria e uma consequente metodologia de desenvolvimento de sistemas computacionais sejam propostas, elaboradas e validadas através de estudos de caso significativos..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (2) / Doutorado: (2) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Luigi Carro - Integrante / Flavio R Wagner - Coordenador / Erika Cota - Integrante / Carlos Eduardo Pereira - Integrante / Leila Ribeiro - Integrante / Luciana Foss - Integrante / Luís da Cunha Lamb - Integrante / Lucio Mauro Duarte - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.
2004 - 2006
Identificação e Reuso de Computações Redundantes em Processadores JAVA: DeJAVAVu
Descrição: (Edital Universal CNPq-2004)..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (2) / Mestrado profissional: (0) / Doutorado: (1) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Luigi Carro - Integrante / Bruno Rodrigues Silva - Integrante / Eduardo Melione - Integrante / Felipe França - Coordenador / Mauricio Pilla - Integrante / Bruce Childers - Integrante.
2003 - 2008
SEEP - Sistemas Eletrônicos Embarcados Baseados em Plataforma
Descrição: Desenvolvimento de metodologia completa de projeto de sistemas eletrônicos embarcados integrados em chip. Projeto baseado em plataformas de hardware e software. Plataformas baseadas em processadores Java customizáveis para a aplicação e em redes-em-chip. Modelagem de alto nível de aplicações embarcadas e geração automática de software. Exploração do espaço de projeto arquitetural em alto nível de abstração. Metodologia de teste funcional dos sistemas. Prototipação de sistemas em FPGA. Projeto financiado pelo CT-Info, edital PDI-TI..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (12) / Especialização: (0) / Mestrado acadêmico: (22) / Mestrado profissional: (0) / Doutorado: (14) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Luigi Carro - Integrante / Flavio R Wagner - Coordenador / Erika Cota - Integrante / Marcelo Lubaszewski - Integrante / Edgard Correa - Integrante / Julio C B Mattos - Integrante / Lisane Brisolara - Integrante / Carlos Eduardo Pereira - Integrante / Marcio Seiji Oyamada - Integrante / Marcio Eduardo Kreutz - Integrante / Sandro Neves Soares - Integrante / Braulio Adriano de Mello - Integrante / Altamiro Amadeu Susin - Integrante / Marco Aurélio Wehrmeister - Integrante / André Borin Soares - Integrante / Elias Teodoro da Silva Junior - Integrante / Marcio Ferreira da Silva Oliveira - Integrante / Fabio Wronski - Integrante / Edison Pignaton Freitas - Integrante / Francisco Assis do Nascimento - Integrante / Eduardo Wenzel Brião - Integrante / Leonardo Kunz - Integrante / Daniel Barcelos - Integrante / Emilena Specht - Integrante / Ricardo Miotto Redin - Integrante.
2003 - 2005
Sashimi - Framework para Projeto de Aplicações Baseadas em Software e Hardware Usando Processadores JAVA
Descrição: O objetivo do projeto foi prover a comunidade de software livre de uma maneira de produzir módulos de hardware de maneira também livre. Na conclusão do projeto foi disponibilizada uma página onde se pode entrar com um cofigo Java e obter o hardware que executa este código..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) / Especialização: (0) / Mestrado acadêmico: (2) / Mestrado profissional: (0) / Doutorado: (3) .
Integrantes: Antonio Carlos Schneider Beck Filho - Integrante / Luigi Carro - Coordenador / Julio C B Mattos - Integrante / Lisane Brisolara - Integrante / Victor F. Gomes - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.


Projetos de extensão


2014 - 2016
Cooperação UFRGS/Intel ?Desenvolvimento de Material de Apoio para Sistemas Embarcados

Projeto certificado pela empresa Intel Semicondutores do Brasil em 14/08/2014.
Descrição: Desenvolvimento de material para a aprendizagem de Sistemas Embarcados (nível Graduação).
Situação: Concluído; Natureza: Extensão.
Alunos envolvidos: Graduação: (2) .
Integrantes: Antonio Carlos Schneider Beck Filho - Coordenador.


Membro de corpo editorial


2017 - Atual
Periódico: INTERNATIONAL JOURNAL OF RECONFIGURABLE COMPUTING (PRINT)
2017 - Atual
Periódico: DESIGN AUTOMATION FOR EMBEDDED SYSTEMS
2017 - Atual
Periódico: MICROPROCESSORS AND MICROSYSTEMS
2015 - Atual
Periódico: International Journal of High Performance Systems Architecture (Print)


Revisor de periódico


2007 - 2007
Periódico: Revista de Informática Teórica e Aplicada
2007 - Atual
Periódico: Journal of Systems Architecture
2008 - 2012
Periódico: REIC. Revista Eletrônica de Iniciação Científica (Online)
2011 - 2011
Periódico: Analog Integrated Circuits and Signal Processing
2012 - Atual
Periódico: EURASIP Journal on Embedded Systems
2012 - Atual
Periódico: Design Automation for Embedded Systems
2014 - Atual
Periódico: Microelectronics and Reliability
2015 - Atual
Periódico: IEEE Transactions on Computers (Print)
2015 - Atual
Periódico: Microprocessors and Microsystems
2015 - Atual
Periódico: International Journal of High Performance Systems Architecture (Print)
2017 - Atual
Periódico: Parallel Computing
2017 - Atual
Periódico: PARALLEL COMPUTING
2018 - Atual
Periódico: IEEE Internet of Things Journal
2018 - Atual
Periódico: IEEE Transactions on Very Large Scale Integration (VLSI) Systems
2018 - Atual
Periódico: ACM Transactions on Embedded Computing Systems


Áreas de atuação


1.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Arquitetura de Computadores.
2.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica.


Idiomas


Inglês
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Francês
Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Pouco.
Espanhol
Compreende Razoavelmente, Fala Pouco, Lê Bem, Escreve Pouco.


Prêmios e títulos


2018
Best Paper Award - ACM International Conference on Computing Frontiers, Artigo: Adaptive and Polymorphic VLIW Processor to Optimize Fault Tolerance, Energy Consumption, and Performance, ACM.
2017
Best Paper Award - Brazilian Symposium on Computing Systems Engineering (SBESC - Embedded Systems Track), Artigo: The Potential of Accelerating Image-Processing Applications by using Approximate Function R..
2016
Professor Paraninfo, Turma da Engenharia da Computação/UFRGS.
2016
2o lugar - Projeto Blindsight (Categoria Geral), Concurso Nacional de Sistemas Embarcados/Intel.
2015
Professor Homenageado, Curso de Engenharia da Computação/UFRGS.
2011
Best Paper Award - 5th HiPEAC Workshop on Reconfigurable Computing, Artigo: A Dynamically Reconfigurable Architecture with a Two-Level Binary Translation Mechanism.
2007
Best Paper Award - 15th Annual IFIP VLSI-SoC, Artigo: "Transparent Acceleration of Data Dependent Instructions Purpose Processors.


Produções



Produção bibliográfica
Artigos completos publicados em periódicos

1.
LORENZON, A. F.2018LORENZON, A. F. ; SOUZA, J. D. ; OLIVEIRA, C. C. ; BECK, A. C. S. . Aurora: Seamless Optimization of OpenMP Applications. IEEE TRANSACTIONS ON PARALLEL AND DISTRIBUTED SYSTEMS, v. xx, p. 1-14, 2018.

2.
BECKER, PEDRO H. EXENBERGER2018BECKER, PEDRO H. EXENBERGER ; SARTOR, ANDERSON L. ; BRANDALERO, MARCELO ; SCHNEIDER BECK, ANTONIO C. . BRAM-based Function Reuse for Multi-Core Architectures in FPGAs. MICROPROCESSORS AND MICROSYSTEMS, v. 1, p. 1, 2018.

3.
SARTOR, ANDERSON L.2017SARTOR, ANDERSON L. ; LORENZON, ARTHUR F. ; CARRO, Luigi ; KASTENSMIDT, FERNANDA ; WONG, STEPHAN ; Beck, Antonio C. S. . Exploiting Idle Hardware to Provide Low Overhead Fault Tolerance for VLIW Processors. ACM Journal on Emerging Technologies in Computing Systems, v. 13, p. 1-21, 2017.

4.
BRANDALERO, MARCELO2017BRANDALERO, MARCELO ; ALMEIDA DA SILVEIRA, LEONARDO ; DELLAGOSTIN SOUZA, JECKSON ; Beck, Antonio Carlos Schneider . Accelerating error-tolerant applications with approximate function reuse. SCIENCE OF COMPUTER PROGRAMMING, v. 1, p. 1-8, 2017.

5.
SARTOR, ANDERSON LUIZ2017SARTOR, ANDERSON LUIZ ; Beck, Antonio Carlos Schneider . Multi-architecture profiler for Android. INTERNATIONAL JOURNAL OF HIGH PERFORMANCE SYSTEMS ARCHITECTURE (PRINT), v. 7, p. 41-55, 2017.

6.
SARTOR, ANDERSON LUIZ2017SARTOR, ANDERSON LUIZ ; BECKER, PEDRO H. E. ; HOOZEMANS, JOOST ; WONG, STEPHAN ; BECK FILHO, ANTONIO C. S. . Dynamic Trade-off among Fault Tolerance, Energy Consumption, and Performance on a Multiple-issue VLIW Processor. IEEE Transactions on Multi-Scale Computing Systems, v. 1, p. 1-1, 2017.

7.
BRANDALERO, MARCELO2016BRANDALERO, MARCELO ; BECK, ANTONIO CARLOS S. . Potential analysis of a superscalar core employing a reconfigurable array for improving instruction-level parallelism. Design Automation for Embedded Systems, v. 1, p. 1-15, 2016.

8.
LORENZON, ARTHUR FRANCISCO2016LORENZON, ARTHUR FRANCISCO ; CERA, MÁRCIA CRISTINA ; Beck, Antonio Carlos Schneider . Investigating different general-purpose and embedded multicores to achieve optimal trade-offs between performance and energy. Journal of Parallel and Distributed Computing (Print), v. 1, p. 1, 2016.

9.
Rutzig, M. B.2015Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . Adaptive and dynamic reconfigurable multiprocessor system to improve software productivity. IET Computers & Digital Techniques (Print), v. 9, p. 63-72, 2015.

10.
CAPELLA, FERNANDA M.2015CAPELLA, FERNANDA M. ; BRANDALERO, MARCELO ; CARRO, Luigi ; Beck, Antonio C. S. . A multiple-ISA reconfigurable architecture. Design Automation for Embedded Systems, v. 1, p. 1-12, 2015.

11.
Beck, Antonio Carlos Schneider2014Beck, Antonio Carlos Schneider; RUTZIG, MATEUS BECK ; CARRO, Luigi . A transparent and adaptive reconfigurable system. Microprocessors and Microsystems, v. 38, p. 509-524, 2014.

12.
LORENZON, ARTHUR FRANCISCO2014LORENZON, ARTHUR FRANCISCO ; CERA, MÁRCIA CRISTINA ; SCHNEIDER BECK, ANTONIO CARLOS . Performance and Energy Evaluation of Different Multi-Threading Interfaces in Embedded and General Purpose Systems. Journal of Signal Processing Systems for Signal, Image, and Video Technology, v. 1, p. 1, 2014.

13.
FAJARDO JUNIOR, J.2013FAJARDO JUNIOR, J. ; Rutzig, M. B. ; CARRO, Luigi ; BECK, A. C. S. . Towards a multiple-ISA embedded system. Journal of Systems Architecture, v. 59, p. 103-119, 2013.

14.
Rutzig, M. B.2012Rutzig, M. B. ; Beck, Antonio C. S. . Mixing static and dynamic strategies for high performance and low area reconfigurable systems. International Journal of High Performance Systems Architecture (Print), v. 4, p. 13-24, 2012.

15.
Rutzig, Mateus B.2011Rutzig, Mateus B. ; BECK, A. C. S. ; Madruga, Felipe ; Alves, Marco A. ; Freitas, Henrique C. ; Maillard, Nicolas ; Navaux, Philippe O. A. ; CARRO, Luigi . Boosting Parallel Applications Performance on Applying DIM Technique in a Multiprocessing Environment. International Journal of Reconfigurable Computing (Print), v. 2011, p. 1-13, 2011.

16.
BECK, A. C. S.;Beck, Antonio C. S.;Beck, Antonio Carlos Schneider;BECK, ANTONIO C.;SCHNEIDER BECK, ANTONIO CARLOS;BECK, ANTONIO C.S.;BECK, ANTONIO CARLOS S.;S. BECK, ANTONIO C.;BECK FILHO, ANTONIO C. S.;SCHNEIDER BECK, ANTONIO C.2007BECK, A. C. S.; Rutzig, M. B. ; CARRO, Luigi . Measuring the Efficiency of Cache Memory on Java Processors for Embedded Systems. JICS. Journal of Integrated Circuits and Systems, v. 2, p. 7-13, 2007.

17.
HENTSCHKE, Renato2006HENTSCHKE, Renato ; BECK, A. C. S. ; MATTOS, Julio C B ; CARRO, Luigi ; LUBASZEWSKI, Marcelo ; REIS, Ricardo . Using Genetic Algorithms to Accelerate Automatic Software Generation for Microprocessor Functional Testing. JICS. Journal of Integrated Circuits and Systems, v. 1, p. 5-10, 2006.

18.
BECK, A. C. S.;Beck, Antonio C. S.;Beck, Antonio Carlos Schneider;BECK, ANTONIO C.;SCHNEIDER BECK, ANTONIO CARLOS;BECK, ANTONIO C.S.;BECK, ANTONIO CARLOS S.;S. BECK, ANTONIO C.;BECK FILHO, ANTONIO C. S.;SCHNEIDER BECK, ANTONIO C.2006BECK, A. C. S.; CARRO, Luigi . A VLIW Low Power Java Processor for Embedded Applications. JICS. Journal of Integrated Circuits and Systems, v. 1, p. 37-42, 2006.

19.
GOMES, V. F.2005GOMES, V. F. ; BECK, A. C. S. ; CARRO, Luigi . Trading Time and Space on Low Power Embedded Architectures with Dynamic Instruction Merging. Journal of Low Power Electronics, v. 1, p. 249-258, 2005.

Livros publicados/organizados ou edições
1.
BECK, A. C. S.; LISBOA, C. A. L. ; CARRO, Luigi . Adaptable Embedded Systems. 1. ed. Springer-Verlag, 2012. v. 1. 317p .

2.
BECK, A. C. S.; CARRO, Luigi . Dynamic Reconfigurable Architectures and Transparent Optimization Techniques. Berlin/Heidelberg: Springer, 2009. v. 1. 225p .

Capítulos de livros publicados
1.
BECK, A. C. S.; RUTZIG, MATEUS BECK . Processador ARM e System-on-Chips para Sistemas Embarcados. In: Sandro Sawiki; Ricardo Reis. (Org.). Tópicos em Micro e Nano Eletrônica. 1ed.Ijuí: Editora Unijuí, 2014, v. 1, p. 131-162.

2.
BECK, A. C. S.; LISBOA, C. A. L. ; CARRO, Luigi ; NAZAR, G. L. ; PEREIRA, M. M. ; FERREIRA, R. R. . Adaptability: the Key for Future Embedded Systems. In: Antonio Carlos Schneider Beck; Carlos Arthur Lang Lisboa; Luigi Carro. (Org.). Adaptable Embedded Systems. 1ed.: Springer-Verlag, 2012, v. 1, p. 1-11.

3.
Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . Heterogeneous Behavior of Applications and Systems. In: Antonio Carlos Schneider Beck; Carlos Arthur Lang Lisboa; Luigi Carro. (Org.). Adaptable Embedded Systems. 1ed.: Springer-Verlag, 2012, v. 1, p. 13-40.

4.
BECK, A. C. S.; PEREIRA, M. M. . Reconfigurable Systems. In: Antonio Carlos Schneider Beck; Carlos Arthur Lang Lisboa; Luigi Carro. (Org.). Adaptable Embedded Systems. 1ed.: Springer-Verlag, 2012, v. 1, p. 41-121.

5.
BECK, A. C. S.. Dynamic Optimization Techniques. In: Antonio Carlos Schneider Beck; Carlos Arthur Lang Lisboa; Luigi Carro. (Org.). Adaptable Embedded Systems. 1ed.: Springer-Verlag, 2012, v. 1, p. 165-217.

6.
BECK, A. C. S.; CARRO, Luigi . Reconfigurable Acceleration with Binary Compatibility for General Purpose Processors. In: Ricardo Reis, Vicent Mooney, Paul Hasher. (Org.). VLSI-Soc: Advanced Topics on Systems on a Chip. 1ed.New York: Springer-Verlag, 2009, v. , p. 271-286.

7.
BECK, A. C. S.; CARRO, Luigi . Low Power Java Processor for Embedded Applications. In: Glesner,M.; Reis, R.; Indrusiak, L.; Eveking, H... (Org.). VLSI-SOC: From Systems to Chips. 1ed.Boston: Springer, 2006, v. 1, p. 213-228.

Trabalhos completos publicados em anais de congressos
1.
ERICHSEN, A. G. ; SARTOR, ANDERSON LUIZ ; SOUZA, J. ; PEREIRA, M. M. ; WONG, S. ; BECK FILHO, ANTONIO C. S. . ISA-DTMR: Selective Protection in Configurable Heterogeneous Multicores. In: International Symposium on Applied Reconfigurable Computing, 2018, Santorini. Proceedings of the International Symposium on Applied Reconfigurable Computing, 2018. p. 1.

2.
MOURA, R. F. ; JORDAN, M. ; BECK FILHO, ANTONIO C. S. ; Rutzig, M. B. . Exploiting Partial Reconfiguration on a Dynamic Coarse Grained Reconfigurable Architecture. In: International Symposium on Applied Reconfigurable Computing, 2018, Santorini. Proceedings of the International Symposium on Applied Reconfigurable Computing, 2018. p. 1.

3.
SOUZA, J. ; SARTOR, ANDERSON LUIZ ; CARRO, Luigi ; Rutzig, M. B. ; WONG, S. ; BECK FILHO, ANTONIO C. S. . DIM-VEX: Exploiting Design Time Configurability and Runtime Reconfigurability. In: International Symposium on Applied Reconfigurable Computing, 2018, Santorini. Proceedings of the International Symposium on Applied Reconfigurable Computing, 2018. p. 1.

4.
BECKER, PEDRO H. E. ; SARTOR, ANDERSON LUIZ ; BRANDALERO, M. ; JOST, T. T. ; WONG, S. ; CARRO, Luigi ; BECK FILHO, ANTONIO C. S. . A Low-Cost BRAM-based Function Reuse for Configurable Soft-Core Processors in FPGAs. In: International Symposium on Applied Reconfigurable Computing, 2018, Santorini. Proceedings of the International Symposium on Applied Reconfigurable Computing, 2018. p. 1.

5.
TONETTO, R. B. ; NAZAR, G. L. ; BECK FILHO, ANTONIO C. S. . Precise evaluation of the fault sensitivity of OoO superscalar processors. In: Design, Automation and Test in Europe Conference and Exhibition, 2018, Dresden. Proceedings of the Design, Automation & Test in Europe Conference, 2018. p. 1.

6.
SANTOS, P. C. ; OLIVEIRA, G. ; LIMA, J. P. ; ALVES, M. A. Z. ; CARRO, Luigi ; BECK FILHO, ANTONIO C. S. . Processing in 3D memories to speed up operations on complex data structures. In: Design, Automation and Test in Europe Conference and Exhibition, 2018, Dresden. Proceedings of the Design, Automation & Test in Europe Conference & Exhibition, 2018. p. 1.

7.
SARTOR, ANDERSON LUIZ ; LORENZON, A. F. ; KUNDU, S. ; KOREN, I. ; BECK FILHO, ANTONIO C. S. . Adaptive and Polymorphic VLIW Processor to Optimize Fault Tolerance, Energy Consumption, and Performance. In: ACM International Conference on Computing Frontiers, 2018. Proceedings of the ACM International Conference on Computing Frontiers, 2018. p. 1.

8.
LIMA, J. P. ; SANTOS, P. C. ; ALVES, M. A. Z. ; BECK FILHO, ANTONIO C. S. ; CARRO, Luigi . Design space exploration for PIM architectures in 3D-stacked memories. In: ACM International Conference on Computing Frontiers, 2018, Ischia. Proceedings of the ACM International Conference on Computing Frontiers, 2018. p. 1.

9.
BRANDALERO, M. ; CARRO, Luigi ; BECK FILHO, ANTONIO C. S. ; SHAFIQUE, M. . Approximate On-the-Fly Coarse-Grained Reconfigurable Acceleration for General-Purpose Applications. In: Design Automation Conference, 2018. Proceedings of the Design Automation Conference, 2018. p. 1.

10.
OLIVEIRA, G. ; BRANDALERO, M. ; GONCALVES, L. ; BECK FILHO, ANTONIO C. S. ; CARRO, Luigi . Employing Classification-based Algorithms for General-Purpose Approximate Computing. In: Design Automation Conference, 2018. Proceedings of the Design Automation Conference, 2018. p. 1.

11.
MARQUES, W. ; SOUZA, P. ; LORENZON, A. F. ; BECK, A. C. S. ; RUTZIG, MATEUS ; ROSSI, F. . Improving EDP in Multi-Core Embedded Systems Through Multidimensional Frequency Scaling. In: IEEE International Symposium on Circuits and Systems, 2017, Baltimore. Proceedings of the 50th IEEE International Symposium on Circuits and Systems, 2017. p. 1.

12.
SFREDDO, J. ; MOURA, R. F. ; JORDAN, M. ; SOUZA, J. ; BECK, A. C. S. ; RUTZIG, MATEUS . A Framework to Automatically Generate Heterogeneous Organization Reconfigurable Multiprocessing Systems. In: IEEE International Symposium on Circuits and Systems, 2017, Baltimore. Proceedings of the 50th IEEE International Symposium on Circuits and Systems, 2017. p. 1.

13.
LORENZON, ARTHUR FRANCISCO ; DELLAGOSTIN SOUZA, JECKSON ; Beck, Antonio Carlos Schneider . LAANT: A library to automatically optimize EDP for OpenMP applications. In: 2017 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2017, Lausanne. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2017, 2017. p. 1229.

14.
BRANDALERO, MARCELO ; BECK, ANTONIO CARLOS S. . A Mechanism for energy-efficient reuse of decoding and scheduling of x86 instruction streams. In: 2017 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2017, Lausanne. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2017, 2017. p. 1468.

15.
SCHWARZROCK, JANAINA ; LORENZON, ARTHUR FRANCISCO ; NAVAUX, PHILIPPE O.A. ; Beck, Antonio Carlos Schneider ; FREITAS, EDISON PIGNATON DE . Potential Gains in EDP by Dynamically Adapting the Number of Threads for OpenMP Applications in Embedded Systems. In: 2017 VII Brazilian Symposium on Computing Systems Engineering (SBESC), 2017, Curitiba. 2017 VII Brazilian Symposium on Computing Systems Engineering (SBESC), 2017. p. 79.

16.
SARTOR, ANDERSON LUIZ ; BECKER, PEDRO HENRIQUE EXENBERGER ; Beck, Antonio Carlos Schneider . Simbah-FI: Simulation-Based Hybrid Fault Injector. In: 2017 VII Brazilian Symposium on Computing Systems Engineering (SBESC), 2017, Curitiba. 2017 VII Brazilian Symposium on Computing Systems Engineering (SBESC), 2017. p. 94.

17.
DELLAGOSTIN SOUZA, JECKSON ; CARRO, Luigi ; BECK RUTZIG, MATEUS ; SCHNEIDER BECK, ANTONIO CARLOS . A Reconfigurable Heterogeneous Multicore with a Homogeneous ISA. In: Proceedings of the 2016 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2016. Proceedings of the 2016 Design, Automation & Test in Europe Conference & Exhibition (DATE). Singapore: Research Publishing Services. p. 1598.

18.
GUO, Q. ; SARTOR, A. ; BRANDON, A. ; BECK, A. C. S. ; ZHOU, X. ; WONG, S. . Run-time Phase Prediction for a Reconfigurable VLIW Processor. In: Design, Automation and Test in Europe, 2016, Dresden. Proceedings of the 2016 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2016. p. 1.

19.
SOUZA, J. ; CACHOLA, J. V. G. ; CARRO, Luigi ; Rutzig, M. B. ; BECK, A. C. S. . Evaluating Schedulers in a Reconfigurable Multicore Heterogeneous System.. In: International Symposium on Applied Reconfigurable Computing, 2016, Mangaratiba. Proceedings of the 2016 International Symposium on Applied Reconfigurable Computing (ARC), 2016. p. 1.

20.
MOURA, RAFAEL FAO DE ; SOUZA, JECKSON DELLAGOSTIN ; CARRO, Luigi ; Beck, Antonio Carlos Schneider ; RUTZIG, MATEUS BECK . The Impact of Heterogeneity on a Reconfigurable Multicore System. In: 2016 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2016, Pittsburgh. 2016 IEEE Computer Society Annual Symposium on VLSI (ISVLSI). p. 701.

21.
GIRALDO, JUAN S. P. ; CARRO, Luigi ; WONG, STEPHAN ; Beck, Antonio C. S. . Leveraging Compiler Support on VLIW Processors for Efficient Power Gating. In: 2016 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2016, Pittsburgh. 2016 IEEE Computer Society Annual Symposium on VLSI (ISVLSI). p. 502.

22.
SARTOR, ANDERSON L. ; WONG, STEPHAN ; Beck, Antonio C. S. . Adaptive ILP control to increase fault tolerance for VLIW processors. In: 2016 IEEE 27th International Conference on Applicationspecific Systems, Architectures and Processors (ASAP), 2016, London. 2016 IEEE 27th International Conference on Application-specific Systems, Architectures and Processors (ASAP). p. 9.

23.
SILVEIRA, L. ; BRANDALERO, M. ; SOUZA, J. ; BECK, A. C. S. . The Potential of Accelerating Image-Processing Applications by using Approximate Function Reuse. In: Brazilian Symposium on Computing Systems Engineering, 2016, João Pessoa. Proceedings of the 2016 Brazilian Symposium on Computing Systems Engineering (SBESC), 2016.

24.
MAGALHAES, G. ; SARTOR, A. ; LORENZON, A. F. ; NAVAUX, P. O. A. ; BECK, A. C. S. . How Programming Languages and Paradigms Affect Performance and Energy in Multithreaded Applications. In: Brazilian Symposium on Computing Systems Engineering, 2016, João Pessoa. Proceedings of the 2016 Brazilian Symposium on Computing Systems Engineering (SBESC), 2016.

25.
LORENZON, ARTHUR F. ; CERA, MARCIA C. ; BECK, ANTONIO CARLOS S. . On the influence of static power consumption in multicore embedded systems. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS). p. 1374-4.

26.
LORENZON, ARTHUR F. ; SARTOR, ANDERSON L. ; CERA, MARCIA C. ; BECK, ANTONIO CARLOS S. . The Influence of Parallel Programming Interfaces on Multicore Embedded Systems. In: 2015 IEEE 39th Annual Computer Software and Applications Conference (COMPSAC), 2015, Taichung. 2015 IEEE 39th Annual Computer Software and Applications Conference. p. 617.

27.
SARTOR, ANDERSON L. ; LORENZON, ARTHUR F. ; BECK, ANTONIO C.S. . The Impact of Virtual Machines on Embedded Systems. In: 2015 IEEE 39th Annual Computer Software and Applications Conference (COMPSAC), 2015, Taichung. 2015 IEEE 39th Annual Computer Software and Applications Conference. p. 626.

28.
LO, THIAGO BERTICELLI ; KASTENSMIDT, FERNANDA LIMA ; Beck, Antonio Carlos Schneider . Using Configurable Bit-Width Voters to Mask Multiple Errors in Integrated Circuits. In: 2015 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2015, Montpellier. 2015 IEEE Computer Society Annual Symposium on VLSI. p. 533.

29.
SARTOR, ANDERSON L. ; LORENZON, ARTHUR F. ; CARRO, Luigi ; KASTENSMIDT, FERNANDA ; WONG, STEPHAN ; Beck, Antonio C. S. . A Novel Phase-Based Low Overhead Fault Tolerance Approach for VLIW Processors. In: 2015 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2015, Montpellier. 2015 IEEE Computer Society Annual Symposium on VLSI. p. 485.

30.
LORENZON, ARTHUR F. ; SARTOR, ANDERSON L. ; CERA, MARCIA C. ; Beck, Antonio Carlos Schneider . Optimized Use of Parallel Programming Interfaces in Multithreaded Embedded Architectures. In: 2015 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2015, Montpellier. 2015 IEEE Computer Society Annual Symposium on VLSI. p. 410.

31.
P. GIRALDO, JUAN S. ; SARTOR, ANDERSON L. ; CARRO, Luigi ; WONG, STEPHAN ; S. BECK, ANTONIO C. . Evaluation of energy savings on a VLIW processor through dynamic issue-width adaptation. In: 2015 International Symposium on Rapid System Prototyping (RSP), 2015, Amsterdam. 2015 International Symposium on Rapid System Prototyping (RSP). p. 11.

32.
BRANDON, ANTHONY ; HOOZEMANS, JOOST ; VAN STRATEN, JEROEN ; LORENZON, ARTHUR ; SARTOR, ANDERSON ; SCHNEIDER BECK, ANTONIO CARLOS ; WONG, STEPHAN . A sparse VLIW instruction encoding scheme compatible with generic binaries. In: 2015 International Conference on ReConFigurable Computing and FPGAs (ReConFig), 2015, Riviera Maya. 2015 International Conference on ReConFigurable Computing and FPGAs (ReConFig). p. 1.

33.
PINTO, V. G. ; LORENZON, A. F. ; BECK, A. C. S. ; Maillard, Nicolas ; Navaux, Philippe O. A. . Energy Efficiency Evaluation of Multi-level Parallelism on Low Power Processors. In: WPerformance/CSBC - Workshop em Desempenho de Sistemas Computacionais e de Comunicação, 2014, Brasília. Anais do Congresso da Sociedade Brasileira de Computação, 2014. v. 1. p. 1.

34.
LO, THIAGO BERTICELLI ; KASTENSMIDT, FERNANDA LIMA ; Beck, Antonio Carlos Schneider . Towards an adaptable bit-width NMR voter for multiple error masking. In: 2014 IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFT), 2014, Amsterdam. 2014 IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFT). p. 258-262.

35.
BRANDALERO, MARCELO ; BECK, ANTONIO CARLOS S. . Potential of Using a Reconfigurable System on a Superscalar Core for ILP Improvements. In: 2014 Brazilian Symposium on Computing Systems Engineering (SBESC), 2014, Manaus. 2014 Brazilian Symposium on Computing Systems Engineering. p. 43.

36.
LO, THIAGO BERTICELLI ; CARRO, Luigi ; Beck, Antonio Carlos Schneider . Hardware Virtualization on Coarse-Grained Reconfigurable Architectures. In: 2014 Brazilian Symposium on Computing Systems Engineering (SBESC), 2014, Manaus. 2014 Brazilian Symposium on Computing Systems Engineering. p. 55.

37.
SOUZA, JECKSON DELLAGOSTIN ; CARRO, Luigi ; RUTZIG, MATEUS BECK ; Beck, Antonio Carlos Schneider . Towards a Dynamic and Reconfigurable Multicore Heterogeneous System. In: 2014 Brazilian Symposium on Computing Systems Engineering (SBESC), 2014, Manaus. 2014 Brazilian Symposium on Computing Systems Engineering. p. 73.

38.
FILHO, HEITOR BOEIRA DOS REIS ; CORREA, ULISSES B. ; DUARTE, LUCIO MAURO ; BECK, ANTONIO C.S. . Analysis of the Impact of Refactorings on the Performance of Embedded Systems. In: 2014 Brazilian Symposium on Computing Systems Engineering (SBESC), 2014, Manaus. 2014 Brazilian Symposium on Computing Systems Engineering. p. 97.

39.
SARTOR, A. ; CAPELLA, F. M. ; BRANDALERO, M. ; CARRO, Luigi ; BECK, A. C. S. . A Transparent Multiple-ISA MPSoC Architecture. In: Workshop on SoCs, Heterogeneous Architectures and Workloads (SHAW/HPCA), 2014, Orlando. Proceedings of the Workshop on SoCs, Heterogeneous Architectures and Workloads, 2014.

40.
RUTZIG, MATEUS BECK ; BECK, ANTONIO CARLOS S. ; CARRO, Luigi . A Transparent and Energy Aware Reconfigurable Multiprocessor Platform for Simultaneous ILP and TLP Exploitation. In: Design Automation and Test in Europe, 2013, Grenoble. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2013. New Jersey: IEEE Conference Publications. p. 1559-1564.

41.
BECK RUTZIG, MATEUS ; BECK, ANTONIO CARLOS S. ; CARRO, Luigi . A run-time adaptive multiprocessor system. In: 2013 IEEE International Symposium on Circuits and Systems (ISCAS), 2013, Beijing. 2013 IEEE International Symposium on Circuits and Systems (ISCAS2013). p. 1664.

42.
CARRO, Luigi ; BECK, A. C. S. ; LISBOA, C. A. L. . Sistemas Embarcados Adaptáveis. In: Jornadas de Atualização em Informática, 2013, Maceió. Atualizações em informática. Porto Alegre: SBC, 2013. p. 341-420.

43.
SARTOR, A. ; CORREA, U. B. ; BECK, A. C. S. . AndroProf: A Profiling Tool for the Android Platform. In: 2013 III Brazilian Symposium on Computing Systems Engineering (SBESC), 2013, Niteroi. 2013 III Brazilian Symposium on Computing Systems Engineering. p. 23.

44.
LORENZON, A. F. ; BECK, A. C. S. ; CERA, M. C. . The Impact of Different Multi-Threading Interfaces on Embedded Systems. In: 2013 III Brazilian Symposium on Computing Systems Engineering (SBESC), 2013, Niteroi. 2013 III Brazilian Symposium on Computing Systems Engineering. p. 59.

45.
CAPELLA, F. M. ; BRANDALERO, M. ; FAJARDO JUNIOR, J. ; BECK, A. C. S. ; CARRO, Luigi . A Multiple-ISA Reconfigurable Architecture. In: 2013 III Brazilian Symposium on Computing Systems Engineering (SBESC), 2013, Niteroi. 2013 III Brazilian Symposium on Computing Systems Engineering. p. 71.

46.
CORREA, U. B. ; MILLANI, L. F. ; BECK, A. C. S. ; CARRO, Luigi . Quality Impact on Software Performance. In: 2013 III Brazilian Symposium on Computing Systems Engineering (SBESC), 2013, Niteroi. 2013 III Brazilian Symposium on Computing Systems Engineering. p. 83.

47.
FAJARDO JUNIOR, J. ; Rutzig, M. B. ; BECK, A. C. S. . A Dynamically Reconfigurable Architecture with a Two-Level Binary Translation Mechanism. In: HiPEAC Workshop on Reconfigurable Computing, 2011, Heraklion. Proceedings of the 5th HiPEAC Workshop on Reconfigurable Computing, 2011. p. 11-20.

48.
Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . CReAMS: An Embedded Multiprocessor Platform. In: International Workshop on Applied Reconfigurable Computing, 2011, Belfast. Lecture Notes in Computer Science: Reconfigurable Computing: Architectures, Tools and Applications, 2011. v. 6578. p. 118-124.

49.
FAJARDO JUNIOR, J. ; Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . Towards an Adaptable Multiple-ISA Reconfigurable Processor. In: International Workshop on Applied Reconfigurable Computing, 2011, Belfast. Lecture Notes in Computer Science: Reconfigurable Computing: Architectures, Tools and Applications, 2011. v. 6578. p. 157-168.

50.
FAJARDO JUNIOR, J. ; Rutzig, M. B. ; CARRO, Luigi ; BECK, A. C. S. . A Transparent and Adaptable Multiple-ISA Embedded System. In: International Conference on Engineering of Reconfigurable Systems and Algorithms, 2011, Las Vegas. Proceedings of the 2011 International Conference on Engineering of Reconfigurable Systems & Algorithms, 2011. p. 197-203.

51.
LO, T. B. ; BECK, A. C. S. ; Rutzig, M. B. ; CARRO, Luigi . Decreasing the Impact of the Context Memory on Reconfigurable Architectures. In: HiPEAC Workshop on Reconfigurable Computing, 2010, Pisa. Proceedings of HiPEAC Workshop on Reconfigurable Computing, 2010. p. 29-38.

52.
Rutzig, M. B. ; MADRUGA, F. L. ; ALVES, M. A. Z. ; COSTA, H. ; BECK, A. C. S. ; MAILLARD, N. B. ; NAVAUX, P. O. A. ; CARRO, Luigi . TLP and ILP exploitation through Reconfigurable Multiprocessing System. In: Reconfigurable Architectures Workshop, 2010, Atlanta. Proceedings of the IEEE International Parallel And Distributed Processing Symposium. Los Alamitos: IEEE Computer Society, 2010.

53.
LO, T. B. ; BECK, A. C. S. ; Rutzig, M. B. ; CARRO, Luigi . A Low-Energy Approach for Context Memory in Reconfigurable Systems. In: Reconfigurable Architectures Workshop - IEEE International Parallel And Distributed Processing Symposium, 2010, Atlanta. Proceedings of the IEEE International Parallel And Distributed Processing Symposium. Los Alamitos: IEEE Computer Society, 2010.

54.
SILVA, M. ; HECKTHEUER, B. ; MATTOS, Julio C B ; BECK, A. C. S. ; Rutzig, M. B. ; CARRO, Luigi . Implementação de uma Unidade de Ponto Flutuante para uma Arquitetura Reconfigurável. In: Workshop Iberchip, 2010, Foz do Iguaçu. Digest of Papers, 2010.

55.
FERREIRA, RICARDO ; LAURE, MARCONE ; BECK, ANTONIO C. ; THIAGO LO ; RUTZIG, MATEUS ; CARRO, Luigi . A low cost and adaptable routing network for reconfigurable systems. In: Distributed Processing (IPDPS), 2009, Rome. 2009 IEEE International Symposium on Parallel & Distributed Processing. p. 1-8.

56.
Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . Dynamically Adapted Low Power ASIPs. In: International Workshop on Reconfigurable Computing, 2009, Karlsruhe. Proceedings of the 5th International Workshop on Reconfigurable Computing: Architectures, Tools and Applications. Berlin/Heidelberg: Springer-Verlag, 2009. v. 5453. p. 110-122.

57.
Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . Balancing Reconfigurable Data Path Resources According to Applications Requirements. In: Reconfigurable Architectures Workshop, 2008, Miami. Proceedings of the IEEE International Parallel And Distributed Processing Symposium. 2005: IEEE Computer Society, 2008. p. 1-8.

58.
BECK, A. C. S.; Rutzig, M. B. ; GAYDADJIEV, G. ; CARRO, Luigi . Run-time Adaptable Architectures for Heterogeneous Behavior Embedded Systems. In: International Workshop on Applied Reconfigurable Computing, 2008, Londres. Revised Selected Papers - International Workshop on Applied Reconfigurable Computing. Berlin/Heidelberg: Springer, 2008. p. 111-124.

59.
BECK, A. C. S.; Rutzig, M. B. ; GAYDADJIEV, G. ; CARRO, Luigi . Transparent Reconfigurable Acceleration for Heterogeneous Embedded Applications. In: Design, Automation and Test in Europe Conference and Exhibition, 2008, Munique. Proceedings of Design, Automation and Test in Europe. Washington: IEEE Computer Society, 2008. p. 1208-1213.

60.
FERREIRA, R. S. ; LAURE, M. ; Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . Reducing Interconnection Cost In Coarse-Grained Dynamic Computing Through Multistage Network. In: International Conference on Field-Programmable Logic and Applications, 2008, Heidelberg. Proceedings of International Conference on Field Programmable Logic and Applications, 2008. p. 47-52.

61.
MATTOS, Julio C B ; BECK, A. C. S. ; CARRO, Luigi . Object-Oriented Reconfiguration. In: International Workshop on Rapid System Prototyping, 2007, Porto Alegre. Proceedings of International Workshop on Rapid System Prototyping, RSP. Washington: IEEE Computer Society, 2007. p. 69-74.

62.
BECK, A. C. S.; CARRO, Luigi . Transparent Acceleration of Data Dependent Instructions for General Purpose Processors. In: IFIP International Conference on Very Large Scale Integration, 2007, Atlanta. Proceedings of IFIP WG 10.5 International Conference On Very Large Scale Integration Of System-On-Chip. New York: IEEE, 2007. p. 66-71.

63.
Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . Transparent Dataflow Execution for Embedded Applications. In: IEEE Computer Society Annual Symposium on VLSI, 2007, Porto Alegre. Proceedings of IEEE Computer Society Annual Symposium on VLSI. Los Alamitos: IEEE Computer Society, 2007. p. 47-54.

64.
BECK, A. C. S.; GOMES, V. F. ; CARRO, Luigi . Dynamic Instruction Merging and a Reconfigurable Array: Dataflow Execution with Software Compatibility. In: International Workshop on Applied Reconfigurable Computing (ARC), 2006, Delft. Proceedings of International Workshop on Applied Reconfigurable Computing. Berlin/Heidelberg: Springer, 2006. v. 3985. p. 449-454.

65.
BECK, A. C. S.; Rutzig, M. B. ; CARRO, Luigi . Advantages of Java Processors in Cache Performance and Power for Embedded Applications. In: International Workshop on Systems, Architectures, Modeling and Simulation (SAMOS'06), 2006, Samos. Proceedings of International Workshop on Systems, Architectures, Modeling and Simulation. Berlin/Heidelberg: Springer, 2006. v. 4017. p. 321-330.

66.
BECK, A. C. S.; Rutzig, M. B. ; CARRO, Luigi . Cache performance impacts for Stack Machines in Embedded Systems. In: Symposium On Integrated Circuits And Systems Design (SBCCI), 2006, Ouro Preto. Proceedings of the 19th annual symposium on Integrated circuits and systems design. New York: ACM Press, 2006. p. 155-160.

67.
BECK, A. C. S.; GOMES, V. F. ; CARRO, Luigi . Automatic Dataflow Execution with Reconfiguration and Dynamic Instruction Merging. In: IFIP WG 10.5 International Conference On Very Large Scale Integration Of System-On-Chip (VLSI-SOC), 2006, Nice. Proceedings of IFIP WG 10.5 International Conference On Very Large Scale Integration Of System-On-Chip, 2006. p. 30-35.

68.
GOMES, V. F. ; BECK, A. C. S. ; MATTOS, Julio C B ; BARCELLOS, R. ; CARRO, Luigi . Automatic Generation of an MP3 Player. In: XI Workshop Iberchip, 2005, Salvador. Digest of Papers, 2005. p. 31-34.

69.
BECK, A. C. S.; CARRO, Luigi . Applying JAVA on Single-Chip Microprocessors. In: XI Workshop Iberchip, 2005, Salvador. Digest of Papers, 2005. p. 19-22.

70.
BECK, A. C. S.; HENTSCHKE, Renato ; MATTOS, Julio C B ; REIS, Ricardo ; CARRO, Luigi . Fast and Efficient Test Generation for Embedded Stack Processors. In: IEEE Latin-American Test Workshop, 2005, Salvador. Proceedings of the 6th Latin-american test workshop, 2005. p. 37-42.

71.
BECK, A. C. S.; CARRO, Luigi . Application of Binary Translation to Java Reconfigurable Architectures. In: IEEE International Parallel And Distributed Processing Symposium (IPDPS) - Reconfigurable Architectures Workshop (RAW), 2005, Denver. Proceedings of the 19th IEEE International Parallel And Distributed Processing Symposium (IPDPS). Los Alamitos: IEEE Computer Society, 2005. p. 156.2.

72.
BECK, A. C. S.; CARRO, Luigi . Dynamic Reconfiguration with Binary Translation: Breaking the ILP barrier with Software Compatibility. In: Design Automation Conference (DAC), 2005, Anaheim. Proceedings of the 42nd annual Design Automation Conference. New York: ACM, 2005. p. 732-737.

73.
GOMES, V. F. ; BECK, A. C. S. ; CARRO, Luigi . Advantages of Java Machines in the Dynamic ILP Exploitation for Low-Power Embedded Systems. In: IFIP WG 10.5 International Conference On Very Large Scale Integration Of System-On-Chip (VLSI-SOC), 2005, Perth. Proceedings of IFIP WG 10.5 International Conference On Very Large Scale Integration Of System-On-Chip, 2005. p. 1-6.

74.
FERREIRA, R. S. ; BECK, A. C. S. ; CARRO, Luigi ; TOLEDO, A. ; SILVA, A. . A Java Framework to Teach Computer Architecture. In: Edutech, 2005, Perth. New Trends and Technologies in Computer-Aided Learning for Computer-Aided Design. Boston: Springer, 2005. v. 1571. p. 25-35.

75.
BECK, A. C. S.; GOMES, V. F. ; CARRO, Luigi . Exploiting Java Through Binary Translation for Low Power Embedded Reconfigurable Systems. In: Symposium On Integrated Circuits And System Design (SBCCI), 2005, Florianópolis. Proceedings of the 18th annual symposium on Integrated circuits and system design. New York: ACM, 2005. p. 92-97.

76.
Bruno Rodrigues Silva ; Eduardo Melione ; Felipe França ; BECK, A. C. S. ; CARRO, Luigi . JDTM - Memorização e Reuso Dinâmico de Traces em uma Arquitetura de Processador Java. In: Workshop de Sistemas Computacionais de Alto Desempenho (WSCAD), 2005, Rio de Janeiro. Anais do Workshop de Sistemas Computacionais de Alto Desempenho, 2005. p. 57-64.

77.
HENTSCHKE, Renato ; BECK, A. C. S. ; MATTOS, Julio C B ; CARRO, Luigi ; LUBASZEWSKI, Marcelo ; REIS, Ricardo . Using Genetic Algorithms to Accelerate Automatic Software Generation for Microprocessor Functional Testing. In: IEEE Latin-American Test Workshop (LATW), 2004, Cartagena. Proceedings of the 5th Latin-American Test Workshop, 2004. p. 37-42.

78.
BECK, A. C. S.; CARRO, Luigi . Um Processador Java VLIW com Baixo Consumo De Potência Para Sistemas Embarcados. In: Workshop IBERCHIP, 2004, Cartagena. Digest of Papers, 2004.

79.
GOMES, V. F. ; BECK, A. C. S. ; CARRO, Luigi . A VHDL Implementation of a Low Power Pipelined Java Processor for Embedded Applications. In: Digest of Papers, 2004, Cartagena. Proceedings of the X Workshop IBERCHIP, 2004.

80.
MATTOS, Julio C B ; BECK, A. C. S. ; WAGNER, Flavio R ; CARRO, Luigi . Design Space Exploration with Automatic Selection of SW and HW for Embedded Applications. In: International Workshop on Systems, Architectures, Modeling and Simulation (SAMOS), 2004, Samos. Lecture Notes in Computer Science: Computer Systems: Architectures, Modeling, and Simulation. Berlin/Heidelberg: Springer, 2004. v. 3133. p. 303-312.

81.
BECK, A. C. S.; CARRO, Luigi . A VLIW Low Power Java Processor for Embedded Applications. In: Symposium On Integrated Circuits And System Design (SBCCI), 2004, Porto de Galinhas. Proceedings of the 17th symposium on Integrated circuits and system design. New York: ACM, 2004. p. 157-162.

82.
CORREA, Edgard ; CARDOZO, Rodrigo ; COTA, Erika ; BECK, A. C. S. ; WAGNER, Flavio R ; CARRO, Luigi ; SUZIN, Altamiro ; LUBASZEWSKI, Marcelo . Testing the Wrappers of a Network on Chip: a Case Study. In: IEEE Latin-American Test Workshop (LATW), 2003, Natal. Proceedings of Latin-American Test Workshop, 2003. p. 159-163.

83.
BECK, A. C. S.; CARRO, Luigi . CACO-PS: A General Purpose Cycle-Accurate Configurable Power Simulator. In: Symposium On Integrated Circuits And System Design (SBCCI), 2003, São Paulo. Proceedings of the 16th symposium on Integrated circuits and system design. New York: ACM, 2003. p. 349-354.

84.
BECK, A. C. S.; ROSA JUNIOR, Leomar S ; WAGNER, Flavio R ; CARRO, Luigi . A General Purpose Compiled-Code Power Simulator. In: Simpósio Regional de Microeletrônica (SIM), 2003, São Gabriel. Anais do XVIII SIM - Simpósio Regional de Microeletrônica, 2003.

85.
BECK, A. C. S.; CARRO, Luigi . Low Power Java Processor for Embedded Applications. In: IFIP WG 10.5 International Conference On Very Large Scale Integration Of System-On-Chip (VLSI-SOC), 2003, Darmstadt. Proceedings of the 12th IFIP WG 10.5 International Conference On Very Large Scale Integration Of System-On-Chip, 2003. p. 239-244.

86.
MATTOS, Julio C B ; BECK, A. C. S. ; BRISOLARA, Lisane ; CARRO, Luigi ; WAGNER, Flavio R . Characterization of a SW-library for embedded applications. In: Simpósio Regional de Microeletrônica (SIM), 2003, São Gabriel. Anais do XVIII SIM - Simpósio Regional de Microeletrônica, 2003.

Resumos expandidos publicados em anais de congressos
1.
ROSA JUNIOR, Leomar S ; BECK, A. C. S. ; WAGNER, Flavio R ; CARRO, Luigi ; CARISSIMI, A ; REIS, André . Dedicated Instructions to Support Multiprocessing on an Embedded Java Architecture. In: Student Forum on Microeletronics (SForum), 2003, São Paulo. Proceedings of the 4th Student Forum on Microeletronics, 2003.

Resumos publicados em anais de congressos
1.
Rutzig, M. B. ; BECK, A. C. S. ; CARRO, Luigi . CReAMS: An Embedded System Platform. In: Workshop on Design Tools and Architectures for Multi-Core Embedded Computing Platforms, 2013, Berlin. Workshop on Design Tools and Architectures for Multi-Core Embedded Computing Platforms, 2013. p. 1.

Apresentações de Trabalho
1.
BECK, A. C. S.. Adaptive Embedded Systems. 2015. (Apresentação de Trabalho/Conferência ou palestra).

2.
BECK, A. C. S.. Desvendando as Plataformas de Hardware para Sistemas Embarcados. 2015. (Apresentação de Trabalho/Conferência ou palestra).

3.
BECK, A. C. S.; LISBOA, C. A. L. ; CARRO, Luigi . Sistemas Embarcados Adaptáveis. 2013. (Apresentação de Trabalho/Conferência ou palestra).

4.
BECK, ANTONIO C.S.; CARRO, Luigi . Sistemas Embarcados Adaptáveis. 2013. (Apresentação de Trabalho/Conferência ou palestra).

5.
BECK, A. C. S.; RUTZIG, MATEUS . Sistemas Embarcados. 2013. (Apresentação de Trabalho/Conferência ou palestra).

6.
BECK, A. C. S.. Processadores ARM e SoCs para Sistemas Embarcados. 2012. (Apresentação de Trabalho/Conferência ou palestra).

7.
BECK, A. C. S.. Desvendando o Iphone. 2012. (Apresentação de Trabalho/Conferência ou palestra).

8.
BECK, A. C. S.. Plataformas da Nova Geração de Sistemas Embarcados. 2011. (Apresentação de Trabalho/Simpósio).

9.
BECK, A. C. S.. Plataformas da Nova Geração de Sistemas Embarcados. 2011. (Apresentação de Trabalho/Conferência ou palestra).

10.
BECK, A. C. S.. A Mágica dos Processadores Atuais nos PCs, Smartphones e Videogames. 2011. (Apresentação de Trabalho/Conferência ou palestra).

11.
BECK, A. C. S.; CARRO, Luigi . Tutorial - Adaptability: the Key for Future Embedded Systems. 2010. (Apresentação de Trabalho/Conferência ou palestra).

12.
BECK, A. C. S.. Desvendando o IPhone - Um Sistema Embarcado de Sucesso. 2010. (Apresentação de Trabalho/Outra).

13.
CARRO, Luigi ; BECK, A. C. S. . Adaptability ? The key for future embedded systems. 2010. (Apresentação de Trabalho/Conferência ou palestra).

14.
BECK, ANTONIO CARLOS S.; CARRO, Luigi . Adaptability ? The key for future embedded systems. 2010. (Apresentação de Trabalho/Conferência ou palestra).

15.
BECK, A. C. S.; CARRO, Luigi . Tutorial - Adaptability: the Key for Future Embedded Systems. 2009. (Apresentação de Trabalho/Conferência ou palestra).

16.
BECK, A. C. S.. Presente e Tendências Futuras dos Microprocessadores. 2008. (Apresentação de Trabalho/Conferência ou palestra).

17.
BECK, A. C. S.; CARRO, Luigi ; WAGNER, Flavio R . Microprocessadores e Plataformas: Cenário Atual e Tendências Futuras. 2008. (Apresentação de Trabalho/Conferência ou palestra).

18.
BECK, A. C. S.; CARRO, Luigi . PhD Forum: Transparent Reconfigurable Architecture for Heterogeneous Applications. In: Design, Automation and Test in Europe. 2008. (Apresentação de Trabalho/Outra).

19.
BECK, A. C. S.; CARRO, Luigi ; WAGNER, Flavio R . Microprocessadores e Plataformas: Cenário Atual e Tendências Futuras. 2008. (Apresentação de Trabalho/Conferência ou palestra).

20.
BECK, A. C. S.; CARRO, Luigi ; WAGNER, Flavio R . Microprocessadores e Plataformas: Cenário Atual e Tendências Futuras. 2008. (Apresentação de Trabalho/Conferência ou palestra).

21.
BECK, A. C. S.. Microprocessadores e Plataformas: Cenário Atual e Tendências Futuras.. 2006. (Apresentação de Trabalho/Conferência ou palestra).

22.
BECK, A. C. S.; GOMES, V. F. ; CARRO, Luigi . Sistemas Embarcados e VHDL. 2006. (Apresentação de Trabalho/Conferência ou palestra).

23.
MATTOS, Julio C B ; BECK, A. C. S. ; BARCELLOS, R. ; Rutzig, M. B. ; GOMES, V. F. . University Booth: SASHIMI: A web-based tool for the design automation of Customized Embedded Systems based on Java. 2006. (Apresentação de Trabalho/Outra).

24.
MATTOS, Julio C B ; BECK, A. C. S. ; Rutzig, M. B. ; BARCELLOS, R. ; GOMES, V. F. . University Booth: A Configurable Platform for Embedded Systems. 2006. (Apresentação de Trabalho/Outra).

25.
BECK, A. C. S.; CARRO, Luigi . PhD Forum: Dynamic Reconfiguration and Binary Translation ?Dataflow Execution with Software Compatibility. 2006. (Apresentação de Trabalho/Outra).

26.
BECK, A. C. S.; MATTOS, Julio C B ; Rutzig, M. B. ; BARCELLOS, R. ; GOMES, V. F. . University Booth: SASHIMI: A Configurable Platform for Embedded Systems. 2005. (Apresentação de Trabalho/Outra).

27.
BECK, A. C. S.; PASIN, Marcelo . Implementação de uma Interface Gráfica e de uma Unidade de Gerenciamento de Memória em um Ambiente Multiplataforma para o Simulador do Processador Hipotético Mancha. 2001. (Apresentação de Trabalho/Conferência ou palestra).

Outras produções bibliográficas
1.
BECK, A. C. S.. Comparação Entre Diferentes Topologias de Comunicação entre SOC 2003 (Relatório de Pesquisa).

2.
BECK, A. C. S.; PASIN, Marcelo . Processador Mancha: Manual do usuário e do programador 2002 (Manual de Utilização).


Produção técnica
Programas de computador sem registro
1.
BECK, A. C. S.. CACO-PS. 2002.

2.
BECK, A. C. S.. Interface Gráfica para o processador hipotético Mancha. 2002.



Bancas



Participação em bancas de trabalhos de conclusão
Mestrado
1.
BECK, A. C. S.; RIBAS, R. P.; QUINN, H.. Participação em banca de Thiago Caberlon Santini. Increasing Embedded Software Radiation Reliability Through Cache Memories. 2015. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

2.
FERREIRA, RICARDO; BECK, A. C. S.; MACIEL, A.. Participação em banca de Thiago Soares Fernandes. Framework para estimar requisitos não-funcionais em aplicações móveis. 2015. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

3.
BECK, A. C. S.; SCHNORR, L. M.; ALVES, M. A. Z.. Participação em banca de Diego Gonçalves Rodrigues. Detecção e proteção de blocos básicos suscetíveis através da análise sistemática de single bit-flip. 2015. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

4.
BECK, A. C. S.; BUTZEN, P.; NAVAUX, P. O. A.. Participação em banca de Werner Nedel. Analise dos Efeitos de Single Event Upsets em GPUs. 2015. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

5.
WAGNER, Flavio R; BECK, A. C. S.; WEHRMEISTER, M. A.. Participação em banca de Rafael Andréas Raffi Lerm. A Model-Driven Design-Space Exploration Tool for the HIPAO2 Methodology. 2015. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

6.
BECK, A. C. S.; NAVAUX, P. O. A.; ROSE, C. A. F.. Participação em banca de Luís Felipe Garlet Millani. A Performance Evaluation Methodology to Find the Best Parallel Regions to Reduce Energy Consumption. 2015. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

7.
BECK, A. C. S.; WAGNER, Flavio R; FERREIRA, RICARDO. Participação em banca de Paulo Cesar Santos da Silva Junior. Sistemas Multiprocessados em Chip - Reconfigurabilidade e Heterogeneidade, Economia e Compatibilidade Binária. 2014. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

8.
BECK, A. C. S.; ARAUJO, G. C. S.; BAMPI, S.. Participação em banca de Francis Birck Moreira. Profiling and Reducing Micro-architecture Bottlenecks at the Hardware Level. 2014. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

9.
BECK, A. C. S.; NAZAR, G. L.; AZAMBUJA, J. R. F.. Participação em banca de Filipe de Aguiar Geissler. Metodologia de Injeção de Falhas Baseada em Emulação de Processadores. 2014. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

10.
BECK, A. C. S.; WAGNER, Flavio R; ARAUJO, G. C. S.. Participação em banca de Eduardo Henrique Molina da Cruz. Dynamic Detection of the Communication Pattern in Shared Memory Environments for Thread Mapping. 2012. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

11.
BECK, A. C. S.; PORTO, I. E. S. J.; WEBER, T. S.. Participação em banca de Eduardo Chielle. Teste e Confiabilidade de Sistemas Integrados de Hardware e Software. 2012. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

12.
FORHLICH, A. A. M.; Beck, Antonio C. S.; WAGNER, Flavio R. Participação em banca de Tomas Garcia Moreira. Geração Automática de Código VHDL a Partir de Modelos UML para Sistemas Embarcados de Sistema Real. 2012. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

13.
LISBOA, C. A. L.; Rutzig, M. B.; BECK, A. C. S.. Participação em banca de Fabio Pires Itturriet. Exploração Adaptativa de Paralelismo sob Restrições Físicas e de Tempo Real em Sistemas Embarcados Tolerantes a Falhas. 2012. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

14.
DUARTE, L. M.; WEHRMEISTER, M. A.; BECK, A. C. S.. Participação em banca de Ulisses Brisolara Corrêa. Aplicações de Métricas de Software na Predição de Características Físicas de Software Embarcados. 2011. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

15.
BECK, A. C. S.; KASTENSMIDT, F. G. L.; SAWICK, S.. Participação em banca de Felipe de Andrade Pinto. Posicionamento Visando Redução do Comprimento das Conexões. 2011. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Teses de doutorado
1.
BECK, ANTONIO C.S.; BARRIQUELLO, C. H.; FARRET, F. A.. Participação em banca de Diogo Ribeiro Vargas. Co-Projeto de Perspectiva Completa para Conversores CC-CC com Controlador Digital. 2017. Tese (Doutorado em PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA) - Universidade Federal de Santa Maria.

2.
BECK, A. C. S.; REORDA, M. S.; GUERTIN, S. M.. Participação em banca de Eduardo Chielle. Selective Software-Implemented Hardware Fault Tolerance Techiniques to Delet Soft Errors in Processors with Reduced Overhead. 2016. Tese (Doutorado em PGMICRO) - Universidade Federal do Rio Grande do Sul.

3.
BECK, A. C. S.; AZEVEDO, R. J.; RICHLING, J.; MOLLER, S.. Participação em banca de Matthias Diener. Automatic Task and Data Mapping in Shared Memory Architectures. 2015. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

4.
BECK, A. C. S.; KASTENSMIDT, F. G. L.; BALEN, T. R.; REORDA, M. S.. Participação em banca de Gabriel Luca Nazar. Fine-Grained Error Detection Techniques for Fast Repair of FPGAs. 2013. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

5.
PAGLIARI, C.; ROESLER, V.; BECK, A. C. S.. Participação em banca de Bruno Zatt. Energy-Efficient Algorithms and Architectures for Multiview Video Coding. 2012. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

6.
CAMPOS, A.; PRADO, R. N.; MARTINS, J. B. S.; ROCHA NETO, J. S.; BECK, A. C. S.. Participação em banca de Carlos Henrique Barriquello. Alocação de canais para roteamento geográfico em redes de sensores e atuadores sem fio empregando a teoria dos jogos. 2012. Tese (Doutorado em PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA) - Universidade Federal de Santa Maria.

7.
CAMPOS, A.; PRADO, R. N.; MARTINS, J. B. S.; ROCHA NETO, J. S.; BECK, A. C. S.. Participação em banca de Gustavo Weber Denardin. Roteamento Geográfico para Redes de Sensores e Atuadores sem Fio em Redes Urbanas de Comunicação. 2012. Tese (Doutorado em PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA) - Universidade Federal de Santa Maria.

Qualificações de Doutorado
1.
MARTINS, J. B. S.; MARCHESAN, T. B.; COSTA, M. A. D.; BECK, A. C. S.. Participação em banca de Victor Paula Oberto. Análise e Desenvolvimento de uma Fonte de Alimentação Monolítica Aplicada a Iluminação de Estado Sólido. 2016. Exame de qualificação (Doutorando em PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA) - Universidade Federal de Santa Maria.

2.
BECK, A. C. S.; KASTENSMIDT, F. G. L.; ALVES, M. A. Z.. Participação em banca de Daniel Alfonso Gonçalves de Oliveira. Hardening Strategies for HPC Applications. 2016. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

3.
BARRIQUELLO, C. H.; DENARDIN, G. W.; BECK, A. C. S.; MARCHESAN, T. B.. Participação em banca de Diogo Ribeiro Vargas. Estudo do Impacto da Utilização de Sistema Operacional de Tempo Real em Sistemas de Iluminação Distribuídos. 2015. Exame de qualificação (Doutorando em PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA) - Universidade Federal de Santa Maria.

4.
BECK, A. C. S.; NAZAR, G. L.; REORDA, M. S.. Participação em banca de Eduardo Chielle. Selective Software-Implemented Hardware Fault Tolerance Techniques to Detect Soft Errors in Processors with Reduced Overhead. 2015. Exame de qualificação (Doutorando em PGMICRO) - Universidade Federal do Rio Grande do Sul.

5.
BECK, A. C. S.; SCHNORR, L. M.; CARISSIMI, A. S.. Participação em banca de Rafael Keller Tesser. Processamento Paralelo e Distribuído: Programação Paralela/Balanceamento de Carga. 2014. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

6.
SCHNORR, L. M.; BECK, A. C. S.; CARISSIMI, A. S.. Participação em banca de Victor Eduardo Martínez Abaunza. Processamento Paralelo e Distribuído: Clusters e Grids/Escalonamento de Jobs. 2014. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

7.
BECK, A. C. S.; SCHNORR, L. M.; GONCALVES, R. A. L.. Participação em banca de Eduardo Henrique Molina da Cruz. Improving Memory Locality Using the Memory Management Unit. 2014. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

8.
RITT, M. R. P.; SCHNORR, L. M.; BECK, A. C. S.. Participação em banca de Matthias Diener. Arquiteturas paralelas/Comunicação em memória compartilhada. 2013. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

9.
SUSIN, A. A.; BECK, A. C. S.; SILVA, I. S.; WAGNER, Flavio R. Participação em banca de Gustavo Girão Barreto da Silva. Resource-Aware Clustering Design for NoC-based MPSoCs. 2013. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

10.
Navaux, Philippe O. A.; RIBAS, R. P.; BECK, A. C. S.. Participação em banca de Felipe Martin Sampaio. Linha de pesquisa: Arquitetura e Projeto de Sistemas Computacionais. 2013. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

11.
BECK, A. C. S.; GASPARY, L. P.; ROCHOL, J.. Participação em banca de Eduardo Costa da Motta. Redes para Sistemas Embarcados/Redes de Sensores. 2012. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

12.
MARTINS, J. B. S.; OLIVEIRA, L. L.; BECK, A. C. S.. Participação em banca de Carlos Henrique Barriquello. Otimização em Redes de Sensores e Atuadores sem Fio Empregando a Teoria dos Jogos. 2011. Exame de qualificação (Doutorando em PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA) - Universidade Federal de Santa Maria.

Trabalhos de conclusão de curso de graduação
1.
BAMPI, S.; JOHANN, M.; BECK, A. C. S.. Participação em banca de Felipe Salerno Prado.Scheduling Mechanisms for DRAM Memory Controllers. 2017. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

2.
CASTRO, B.; BECK, A. C. S.; MENDOZA, M.. Participação em banca de Rennê Silva da Silva.Using Software Optimization Techniques and Exploiting Hardware Capabilities to Speed-Up BLSTM Neural Network on CPUs. 2017. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

3.
NAZAR, G. L.; BECK, A. C. S.; MOREIRA, A. F.. Participação em banca de Thales Baierle Taborda.Implementação de Acelerador com Arquitetura Multi-Núcleos ACQuA. 2017. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

4.
NAZAR, G. L.; LISBOA, C. A. L.; BECK, A. C. S.. Participação em banca de Marina Silva Miranda.A Study On The Acceleration of Search Heuristics in Programmable Logic. 2016. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

5.
BECK, A. C. S.; DIENER, M.; FREITAS, E. P.. Participação em banca de Guilherme Grunewald de Magalhães.Como Linguagens de Programação e Paradigmas Afetam Desempenho e Consumo Energético em Aplicações Paralelas. 2016. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

6.
Navaux, Philippe O. A.; BECK, A. C. S.; CARISSIMI, A. Participação em banca de João Paulo Tarasconi Ruschel.Parallel Implementations of the Cholesky Decomposition on CPUs and GPUs. 2016. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal do Rio Grande do Sul.

7.
BECK, A. C. S.; NAZAR, G. L.; COTA, Erika. Participação em banca de José Roberto Leiva Hércules.Análise de Impacto da Máquina Virtual ART em Sistemas Android. 2016. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal do Rio Grande do Sul.

8.
OLIVEIRA NETO, M. M.; NETTO, J. C.; BECK, A. C. S.. Participação em banca de Guilherme Henrique Neumann.Combined 3D Printing and Part Assembly Manufacturing. 2016. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal do Rio Grande do Sul.

9.
BECK, A. C. S.; NAZAR, G. L.; PEREIRA, M. M.. Participação em banca de Kleber Porto dos Santos.Análise de eficiência, cobertura de erros e custos da técnica de TMR Heterogêneo em um processador VLIW. 2016. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

10.
FREITAS, E. P.; CARISSIMI, A; BECK, A. C. S.. Participação em banca de Igor Alexandre Dutra e Silva.Sensor Tensão-corrente Inteligente com Monitoramento e Controle on-line por Smartphone. 2016. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

11.
BECK, A. C. S.; WEBER, T. S.; COTA, Erika. Participação em banca de Norton Lima Barbieri.Um Framework para Desenvolvimento de Sistemas Embarcados Voltado à Aviônicos. 2015. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

12.
KASTENSMIDT, F. G. L.; BALEN, T. R.; BECK, A. C. S.. Participação em banca de Augusto Wankler Hoppe.Study of configurable MCU architectures for analogic applications. 2015. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

13.
FREITAS, E. P.; PRESTES, E.; BECK, A. C. S.. Participação em banca de Carlos Eduardo Tussi Leite.Plataforma de Controle para Múltiplos Veículos Aéreos Não Tripulados (VANTs). 2015. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal do Rio Grande do Sul.

14.
BECK, A. C. S.; NAZAR, G. L.; RECH, P.. Participação em banca de Lucas Gilberto Kern.Estudo da Eficiência Energética de Processadores Gráficos em Dispositivos Móveis. 2015. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal do Rio Grande do Sul.

15.
RIBAS, R. P.; BECK, A. C. S.; BAMPI, S.. Participação em banca de Álan Ferreira Dias.High Level Synthesis of a Min-Sum C LDPC Decoder. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

16.
RIBAS, R. P.; BECK, A. C. S.; KASTENSMIDT, F. G. L.. Participação em banca de Arthur Kalsing.Automatic Generation of Register Side-Effect Test in Embedded Software. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

17.
BECK, A. C. S.; NAZAR, G. L.; RECH, P.. Participação em banca de Jeckson Dellagostin Souza.Evaluation of Heterogeneous CReAMS. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

18.
BECK, A. C. S.; NAZAR, G. L.; ALVES, M. A. Z.. Participação em banca de Marcelo Brandalero.A Reconfigurable Array for Superscalar Processors. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

19.
BECK, A. C. S.; SCHNORR, L. M.; ALVES, M. A. Z.. Participação em banca de Cássio Chaves Mello.Impacto da Hierarquia de Memória no Desempenho e Consumo Energético de Aplicações Paralelas em Sistemas Embarcados e de Propósitos Gerais. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

20.
CARRO, Luigi; RECH, P.; BECK, A. C. S.. Participação em banca de Tiago Trevisan Jost.RefreeMIPS - A CGRA-based MIPS Architecture. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

21.
CARRO, Luigi; RECH, P.; BECK, A. C. S.. Participação em banca de Caroline Zingano de Aguiar.QorIQ Processor Study for AFDX I/O. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

22.
RIBAS, R. P.; KASTENSMIDT, F. G. L.; BECK, A. C. S.. Participação em banca de Peterson Wilges.Verificador Temporal de Propriedades em Tempo de Execução, Implementado em VHDL. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

23.
CECHIN, S. L.; BECK, A. C. S.; NETTO, J. C.. Participação em banca de Bruna Roberta Seewald da Silva.Sistema de Automação Residencial de Baixo Custo para Redes sem Fio. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

24.
COTA, Erika; BECK, A. C. S.; WEBER, T. S.. Participação em banca de Lucas Lemos Rosa.Teste de Software de Controle para Sistemas Embarcados. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

25.
CARRO, Luigi; KASTENSMIDT, F. G. L.; BECK, A. C. S.. Participação em banca de Felipe Augusto Chies.Validation and Evaluation of the ASAM -Automatic Architecture Synthesis and Application Mapping - Flow. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

26.
KASTENSMIDT, F. G. L.; RIBAS, R. P.; BECK, A. C. S.. Participação em banca de Luigi Vaz Ferreira.Detecting Transient Faults in the Configurable Reconfigurable Core Architecture Without False Error Signals. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

27.
BECK, A. C. S.; COTA, Erika; SCHNORR, L. M.. Participação em banca de Anderson Luiz Sartor.AndroProf: A Profiling tool for the Android Platform. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

28.
WAGNER, Flavio R; COTA, Erika; BECK, A. C. S.. Participação em banca de Thiago Caberlon Santini.Implementação de uma Rede em Chip com Suporte a Clusters Dinâmicos e Multicast. 2012. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

29.
COTA, Erika; BECK, A. C. S.; GEYER, C.. Participação em banca de Guilherme James de Angelis Fachini.Modular and Generic WCET Static Analysis with LLVM Framework. 2011. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal do Rio Grande do Sul.

30.
LISBOA, C. A. L.; BECK, A. C. S.; CARRO, Luigi. Participação em banca de Matheus Vogel Pinto.Implementação do Protocolo CAN utilizando Simulink para Geração Automática de VHDL. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

31.
Rutzig, M. B.; BECK, A. C. S.; CARRO, Luigi. Participação em banca de Diego Garziera Volpato.Exploração de Diferentes Níveis de Paralelismo Visando a Redução da Área de Processadores Embarcados. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

32.
REIS, André; BECK, A. C. S.; JOHANN, M.. Participação em banca de Alberto dos Santos Carvalho Junior.Otimização de Interconexões através de AIGs. 2010. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul.

33.
TEODOROWITSCH, R.; BECK, A. C. S.. Participação em banca de Eduardo Gomes de Vargas.Projeto de Sistema de Automação Residencial Utilizando a Tecnologia Zigbee (Trabalho de Conclusão de Curso I). 2009. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

34.
BECK, A. C. S.; SCHLEMER, E.. Participação em banca de Rodrigo Barcellos dos Passos.Automação Residencial Remota e Interativa Através de um Cliente WEB (Trabalho de Conclusão de Curso I). 2009. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

35.
SCHLEMER, E.; BECK, A. C. S.; VARGAS, T. B.. Participação em banca de Carla Liliane Machado Barbosa.Sistema para Gerência do Firewall IPTables ((Trabalho de Conclusão de Curso II). 2009. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

36.
BECK, A. C. S.; SCHLEMER, E.; COSTA, L. R. P.. Participação em banca de Alexandre Tomazini da Silva.Análise e Implementação de um Previsor de Desvios Baseado em Redes Neurais (Trabalho de Conclusão de Curso II). 2009. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

37.
MORAES, S. M. W.; BECK, A. C. S.; VARGAS, T. B.. Participação em banca de Leandro Coelho Robaima.Reconhecimento de Voz Através de Redes Neurais (Trabalho de Conclusão de Curso II). 2009. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

38.
SCHLEMER, E.; BECK, A. C. S.. Participação em banca de Fernanda Cristina de Souza Giusti.GateControl: Controle de Acesso a Rede (Trabalho de Conclusão de Curso I). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

39.
SCHLEMER, E.; MATTOS, Julio C B; BECK, A. C. S.. Participação em banca de Anderson Silva Zielke.Projeto de Filtros Digitais Reconfiguráveis (Trabalho de Conclusão de Curso II). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

40.
MATTOS, Julio C B; SCHLEMER, E.; BECK, A. C. S.. Participação em banca de Eliano Rodrigo de Oliveira Almança.Implementação de um Núcleo do Microcontrolador ATmega64 com Características DSP. (Trabalho de Conclusão de Curso II). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

41.
MATTOS, Julio C B; SCHLEMER, E.; BECK, A. C. S.. Participação em banca de Wagner Lima Lopes.Sistema de Telemetria e Automação Remota Utilizando a Rede GSM/GPRS. (Trabalho de Conclusão de Curso II). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

42.
SCHLEMER, E.; BECK, A. C. S.. Participação em banca de Fernando da Silveira Rocha.Ferramenta para Gerenciamento e Monitoração de Swithes. (Trabalho de Conclusão de Curso I). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

43.
BECK, A. C. S.; SCHLEMER, E.. Participação em banca de Daniela dos Santos Mendes.Um Sistema Multiplataforma com Middleware Integrado Aplicado à Automação Residencial. (Trabalho de Conclusão de Curso I). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

44.
SCHLEMER, E.; BECK, A. C. S.. Participação em banca de Carla Liliane Machado Barbosa.Sistema para Gerência do Firewall Iptables. (Trabalho de Conclusão de Curso I). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

45.
BECK, A. C. S.; SCHLEMER, E.; SILVA, I. C. S.. Participação em banca de Rodrigo Lenz.Sistema de Diagnóstico de Injeções Eletronica Multiplataforma Baseado em OBD-II. (Trabalho de Conclusão de Curso I). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

46.
SCHLEMER, E.; TEODOROWITSCH, R.; BECK, A. C. S.. Participação em banca de Patrícia dos Santos Vargas.Ferramenta para Ensino de Firewall. (Trabalho de Conclusão de Curso I). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

47.
MORAES, S. M. W.; BECK, A. C. S.; VARGAS, T. B.. Participação em banca de Fernando Rodrigues Ferreira.Mecanismo de Orientação de robôs baseado em Reconhecimento de Padrões. (Trabalho de Conclusão de Curso II). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

48.
SCHLEMER, E.; VARGAS, T. B.; BECK, A. C. S.. Participação em banca de André Costa Gonçalves.Sistema de controle de acesso com autenticação via rede GPRS. (Trabalho de Conclusão de Curso II). 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Luterana do Brasil.

49.
BECK, A. C. S.; CHARAO, A. S.; PASIN, Marcelo. Participação em banca de Mateus Beck Rutzig.Exploração de Alternativas Arquiteturais de Memória Cache em Sistemas Embarcados Baseados em Java. 2005. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Santa Maria.



Participação em bancas de comissões julgadoras
Concurso público
1.
BARRIQUELLO, C. H.; DORN, M.; BECK, A. C. S.. Arquitetura de Sistemas de Computação. 2013. Universidade Federal de Santa Maria.

2.
SILVA, A. T.; WEHRMEISTER, M. A.; Beck, Antonio C. S.. Concurso Público 01/2012 - Arquitetura e Organização de Computadores. 2012. Universidade do Estado de Santa Catarina.

Outras participações
1.
BECK, A. C. S.. Comissão Julgadora do XXII Salão de Iniciação Científica Universidade Federal do Rio Grande do Sul. 2010. Universidade Federal do Rio Grande do Sul.

2.
BECK, A. C. S.. Comissão Julgadora do XX Salão de Iniciação Científica Universidade Federal do Rio Grande do Sul. 2008. Universidade Federal do Rio Grande do Sul.

3.
BECK, A. C. S.. Comissão Julgadora do XIII Seminário Interno de Trabalhos de Conclusão de Curso em Computação da Universidade Luterana do Brasil. 2008. Universidade Luterana do Brasil.



Eventos



Participação em eventos, congressos, exposições e feiras
1.
Intel IOT Embedded Summit. 2015. (Encontro).

2.
SBESC - Brazilian Symposium on Computing Systems Engineering... 2015. (Simpósio).

3.
DATE - Design Automation and Test in Europe. 2014. (Congresso).

4.
HPCA - The International Symposium on High-Performance Computer Architecture. 2014. (Congresso).

5.
SBESC - Brazilian Symposium on Computing Systems Engineering... 2014. (Simpósio).

6.
CSBC - Congresso da Sociedade Brasileira de Computação. 2013. (Simpósio).

7.
IDF - Intel Developer Forum. 2013. (Simpósio).

8.
ISCAS - IEEE International Symposium on Circuits and Systems. A Run-Time Adaptive Multiprocessor System. 2013. (Congresso).

9.
ISVLSI - IEEE Computer Society Annual Symposium on VLSI. 2013. (Congresso).

10.
SBESC - Brazilian Symposium on Computing Systems Engineering... 2013. (Simpósio).

11.
IDF - Intel Developer Forum. 2012. (Simpósio).

12.
LICIA - Laboratoire International en Calcul Intensif et Informatique Ambiante.Towards a Multiple-ISA Embedded System. 2012. (Encontro).

13.
SBCCI - Symposium on Integrated Circuits and System Design. 2012. (Congresso).

14.
4th HiPEAC Workshop on Reconfigurable Computing. A Dynamically Reconfigurable Architecture with a Two-Level Binary Translation Mechanism. 2011. (Congresso).

15.
MICRO - IEEE/ACM International Symposium on Microarchitecture. 2011. (Congresso).

16.
The International Conference on Engineering of Reconfigurable Systems and Algorithms. A Transparent and Adaptable Multiple-ISA Embedded System. 2011. (Congresso).

17.
ESWEEK - Embedded Systems Week. Adaptability: the Key for Future Embedded Systems. 2009. (Congresso).

18.
SBCCI - Simpósio Brasileiro de Circuitos Integrados. 2009. (Simpósio).

19.
XXIV Seminário Regional de Microeletrônica (SIM). 2009. (Simpósio).

20.
Design, Automation and Test in Europe. Transparent Reconfigurable Acceleration for Heterogeneous Embedded Applications. 2008. (Congresso).

21.
Grand Challenges in Computer Science Research in Latin America Workshop - CharLA' 08.New Technologies and their Role in Software Development and Deployment. 2008. (Encontro).

22.
Stamatis Symposium "Future of Computing". 2007. (Simpósio).

23.
Escola Regional de Microeletrônica (EMICRO).Reconfigurable Architectures. 2006. (Encontro).

24.
SBCCI - SIMPÓSIO BRASILEIRO DE CIRCUITOS INTEGRADOS. Cache performance impacts for Stack Machines in Embedded Systems. 2006. (Congresso).

25.
VLSI-SOC 2006 - IFIP 15th International Conference on Very Large Scale Integration. Automatic Dataflow Execution with Reconfiguration and Dynamic Instruction Merging. 2006. (Congresso).

26.
Design Automation Conference (DAC). Dynamic Reconfiguration with Binary Translation: Breaking the ILP barrier with Software Compatibility. 2005. (Congresso).

27.
Iberchip. Evaluation of Java Processor Cores for Single-Chip Multiprocessors. 2005. (Congresso).

28.
LATW - Latin American Test Workshop. Fast and Efficient Test Generation for Embedded Stack Processors. 2005. (Congresso).

29.
SBCCI 2005 - Simpósio Brasileiro de Circuitos Integrados. Exploiting Java Through Binary Translation for Low Power Embedded Reconfigurable Systems. 2005. (Congresso).

30.
VLSI-SOC 2005 - IFIP 13TH International Conference on Very Large Scale Integration. Advantages of Java Machines in the Dynamic ILP Exploitation for Low-Power Embedded Systems. 2005. (Congresso).

31.
VLSI-SOC 2005 - IFIP 13TH International Conference on Very Large Scale Integration. Exploiting Java Through Binary Translation for Low Power Embedded Reconfigurable Systems. 2005. (Congresso).

32.
SBCCI 2004 - Simpósio Brasileiro de Circuitos Integrados. A VLIW Low Power Java Processor for Embedded Applications. 2004. (Congresso).

33.
4o Fórum Internacional de Software Livre. 2003. (Encontro).

34.
SBCCI - Simpósio Brasileiro de Circuitos Integrados.SBCCI 2003 - Simpósio Brasileiro de Circuitos Integrados. 2003. (Simpósio).

35.
XVIII SIM - Seminário Regional de Microeletrônica.XVIII SIM - Seminário Regional de Microeletrônica. 2003. (Seminário).

36.
ERAD 2002 - Escola Regional de Alto Desempenho. 2002. (Encontro).

37.
SBCCI - Simpósio Brasileiro de Circuitos Integrados. 2002. (Simpósio).

38.
XVII SIM - Seminário Regional de Microeletrônica. 2002. (Seminário).

39.
Simpósio Brasileiro de Redes de Computadores. 2001. (Simpósio).

40.
V Ciclo de Palestras em Informática. 2001. (Congresso).

41.
1o Fórum Internacional de Software Livre. 2000. (Encontro).

42.
Encontro de Grupos PET da Região Sul. 1999. (Encontro).

43.
II Semana Acadêmica do Curso de Informática/UFSM. 1999. (Outra).

44.
Seminário de Desenvolvimento de Lideres. 1999. (Seminário).

45.
I Semana Acadêmica do Curso de Informática/UFSM. 1998. (Outra).

46.
Minicursos na Área de Informática. 1998. (Oficina).


Organização de eventos, congressos, exposições e feiras
1.
BECK, A. C. S.. TPC - LASCAS 2010/2011/2014/2015/2016/2017 (The IEEE Latin American Symposium on Circuits and Systems). 2017. (Congresso).

2.
BECK, A. C. S.. TPC - SBCCI 2017. 2017. (Congresso).

3.
BECK, A. C. S.. TPC - ARC 2018 (International Symposium on Applied Reconfigurable Computing). 2017. (Congresso).

4.
BECK, A. C. S.. TPC - SBESC 2012/2013/2014/2015/2016 - (The Brazilian Symposium on Computing Systems Engineering). 2016. (Congresso).

5.
BECK, A. C. S.. Tutorial Chair - SBESC 2016. 2016. (Congresso).

6.
BECK, A. C. S.. Program co-Chair - ARC 2017. 2016. (Congresso).

7.
BECK, A. C. S.. Track co-Chair (Embedded Systems) - SBCCI 2016. 2016. (Congresso).

8.
BECK, A. C. S.. Program Chair - SBESC 2017. 2016. (Congresso).

9.
BECK, A. C. S.. TPC - PRIME-LA 2017 (Conference on PhD Research in Microelectronics and Electronics in Latin America). 2016. (Congresso).

10.
BECK, ANTONIO C.. Publicity co-chair - HIPEAC 2015 (High-Performance Embedded Architectures and Compilers). 2015. (Congresso).

11.
BECK, A. C. S.. TPC - EUC 2015 (IEEE International Conference on Embedded and Ubiquitous Computing). 2015. (Congresso).

12.
BECK, A. C. S.. TPC - FEEC 2015 (Fórum de Educação em Engenharia de Computação). 2015. (Congresso).

13.
BECK, ANTONIO C.. Finance co-chair - INDIN 2014 (IEEE International Conference Industrial Informatics). 2014. (Congresso).

14.
BECK, A. C. S.. TPC - SPL 2012/2014 (Southern Programmable Logic Conference). 2014. (Congresso).

15.
BECK, A. C. S.. TPC - SEUS 2014 (Workshop on Software Technologies for Future Embedded and Ubiquitous Systems). 2014. (Congresso).

16.
BECK, A. C. S.. PhD Forum Co-Chair - ISVLSI 2013 (IEEE Computer Society Annual Symposium on VLSI). 2013. (Congresso).

17.
BECK, A. C. S.. TPC - SIM 2010/2011/2012 (Simpósio Sul de Microeletrônica). 2012. (Congresso).

18.
BECK, A. C. S.. Finance Chair - MICRO 2011 (IEEE/ACM International Symposium on Microarchitecture). 2011. (Congresso).

19.
BECK, A. C. S.. TPC - Ibechip Workshop 2010. 2010. (Congresso).

20.
BECK, A. C. S.. Membro do Comitê Organizador - SIM 2006 (Seminário Regional de Microeletrônica). 2006. (Congresso).



Orientações



Orientações e supervisões em andamento
Dissertação de mestrado
1.
Pedro Henrique Exenberger Becker. A Definir. Início: 2018. Dissertação (Mestrado profissional em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul. (Orientador).

2.
Augusto Gosmann Erichsen. Diverse TMR with Single ISA. Início: 2017. Dissertação (Mestrado profissional em Microeletrônica) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. (Orientador).

3.
Charles Cardoso de Oliveira. Transparent and Automatic Tuning (Threads and DVFS) in Multicore Processors. Início: 2017. Dissertação (Mestrado profissional em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. (Orientador).

4.
Thiago Souto. Shared Accelerators in Heterogeneous Multicores. Início: 2017. Dissertação (Mestrado profissional em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul. (Orientador).

5.
Douglas Cardoso. Impacto de proteção de SW em Processadores Superescalares. Início: 2017. Dissertação (Mestrado profissional em Microeletrônica) - Universidade Federal do Rio Grande do Sul. (Orientador).

6.
Romulo da Rosa Correa. Shared Coarse-Grained Reconfigurable Accelerator. Início: 2017. Dissertação (Mestrado profissional em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul. (Orientador).

Tese de doutorado
1.
Janaína Schwarzrock. Otimização Dinâmica de EDP em Arquiteturas Multicore Heterogêneas. Início: 2018. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul. (Orientador).

2.
Paulo Cesar Santos. Arquiteturas PIM. Início: 2017. Tese (Doutorado em PGMICRO) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. (Orientador).

3.
Jeckson Dellagostin Souza. Partial ISA Multicores. Início: 2016. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. (Orientador).

4.
Marcelo Brandalero. Transparent Reconfigurable System for x86 processors. Início: 2015. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. (Orientador).

5.
Rafael Billig Tonetto. Tolerância a Falhas Adaptativa em Processadores Superescalares. Início: 2014. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul. (Coorientador).


Orientações e supervisões concluídas
Dissertação de mestrado
1.
Guilherme Meneguzzi Malfatti. Técnicas de Agrupamento de Dados para Computação Aproximativa. 2017. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, . Orientador: Antonio Carlos Schneider Beck Filho.

2.
Rafael Billig Tonetto. A Platform to Evaluate the Fault Sensitivity of Superscalar Processors. 2017. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, . Orientador: Antonio Carlos Schneider Beck Filho.

3.
Juan Sebastian Piedrahita Giraldo. Adaptable VLIW Microprocessor for Energy Efficiency. 2016. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Antonio Carlos Schneider Beck Filho.

4.
Jeckson Dellagostin Souza. A Reconfigurable Heterogeneous Multicore System with Homogeneous ISA. 2015. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Antonio Carlos Schneider Beck Filho.

5.
Fernanda Mathias Capella. Arquitetura Reconfigurável Multi-ISA. 2014. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, . Coorientador: Antonio Carlos Schneider Beck Filho.

6.
Arthur Francisco Lorenzon. Avaliação do Desempenho e do Consumo Energético de Diferentes Interfaces de Programação Paralela em Sistemas Embarcados e de Propósito Geral.. 2014. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Orientador: Antonio Carlos Schneider Beck Filho.

7.
Jair Fajardo Junior. Sistema de Tradução Binária de Dois Níveis para Execução Multi-ISA. 2011. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Antonio Carlos Schneider Beck Filho.

Tese de doutorado
1.
Arthur Francisco Lorenzon. Aurora: Seamless Optimization of OpenMP Applications. 2014. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Orientador: Antonio Carlos Schneider Beck Filho.

2.
Anderson Luiz Sartor. Adaptive and Polymorphic VLIW Processor to Dynamically Balance Performance, Energy Consumption, and Fault Tolerance. 2014. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Orientador: Antonio Carlos Schneider Beck Filho.

Trabalho de conclusão de curso de graduação
1.
Kleber Porto. Análise de eficiência, cobertura de erros e custos da técnica de TMR Heterogêneo em um processador VLIW. 2016. Trabalho de Conclusão de Curso. (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

2.
Roberto Leiva. Análise de Impacto da Máquina Virtual ART em Sistemas Android. 2016. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

3.
Guilherme Grunewald de Magalhães. Como Linguagens de Programação e Paradigmas Afetam Desempenho e Consumo Energético em Aplicações Paralelas. 2016. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

4.
Lucas Gilberto Kern. studo da Eficiência Energética de Processadores Gráficos em Dispositivos Móveis. 2015. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

5.
Cássio Mello. Impacto da Hierarquia de Memória no Desempenho e Consumo Energético de Aplicações Paralelas em Sistemas Embarcados e de Propósitos Gerais. 2014. Trabalho de Conclusão de Curso. (Graduação em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

6.
Marcelo Brandalero. A Reconfigurable Array for Superscalar Processors. 2014. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

7.
Jeckson Souza. Evaluation of Heterogeneous CReAMS. 2014. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

8.
Luis Felipe Garlet Millani. Análise de Correlação Entre Métricas de Qualidade de Software e Métricas Físicas. 2013. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

9.
Anderson Luiz Sartor. AndroProf: A Profiling tool for the Android Platform. 2013. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

10.
Alexandre Tomazini da Silva. Análise e Implementação de um Previsor de Desvios Baseado em Redes Neurais. 2009. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Luterana do Brasil. Orientador: Antonio Carlos Schneider Beck Filho.

11.
Rodrigo Lenz. Sistema de Diagnóstico de Injeções Eletrônicas Multiplataforma baseado em OBD-II. 2008. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Luterana do Brasil. Orientador: Antonio Carlos Schneider Beck Filho.

12.
Mateus Beck Rutzig. Exploração de Alternativas Arquiteturais de Memória Cache em Sistemas Embarcados Baseados em Java. 2005. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Santa Maria. Orientador: Antonio Carlos Schneider Beck Filho.

Iniciação científica
1.
Pedro Henrique Exenberger Becker. Function Reuse on a Multi-Core VLIW Soft-Core Processor. 2016. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

2.
Leonardo Almeida da Silveira. Function Reuse e Computação Aproximativa. 2016. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Antonio Carlos Schneider Beck Filho.

3.
João Victor Cachola. Busca de melhores configurações no CREAMs heterogêneo. 2015. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Antonio Carlos Schneider Beck Filho.

4.
Felipe Salerno Prado. Implementação de processadores Superescalares. 2015. Iniciação Científica. (Graduando em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

5.
Marcelo Brandalero. Sistema binário de dois níveis para processadore x86. 2014. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Antonio Carlos Schneider Beck Filho.

6.
João Pedro Duro Reis. Melhorias em Ferramenta de Simulação para Android. 2014. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

7.
Jeckson Souza. Arquitetura reconfigurável transparente para Multicore. 2014. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Antonio Carlos Schneider Beck Filho.

8.
Lucas Gilberto Kern. Avaliação de métricas de software em Sistemas Embarcados. 2014. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

9.
Anderson Luiz Sartor. Estudo do impacto do uso de interpretação, JIT e compilação nativa na execução em ambientes Android. 2013. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

10.
Alister Machado dos Reis. Configuração e Instalação de Sistemas Operacionais em Ambientes de Prototipação. 2013. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

11.
Fabio Malet Portela. Construção de Benchmarks para Sistemas Android. 2013. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Antonio Carlos Schneider Beck Filho.

12.
Rafael Sebastião Miranda. Implementação do MIPS VHDL. 2010. Iniciação Científica. (Graduando em Engenharia de Controle e Automação) - Universidade Federal de Santa Maria, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Antonio Carlos Schneider Beck Filho.



Inovação



Projetos de pesquisa


Educação e Popularização de C & T



Apresentações de Trabalho
1.
BECK, A. C. S.; CARRO, Luigi ; WAGNER, Flavio R . Microprocessadores e Plataformas: Cenário Atual e Tendências Futuras. 2008. (Apresentação de Trabalho/Conferência ou palestra).

2.
BECK, A. C. S.; CARRO, Luigi ; WAGNER, Flavio R . Microprocessadores e Plataformas: Cenário Atual e Tendências Futuras. 2008. (Apresentação de Trabalho/Conferência ou palestra).

3.
CARRO, Luigi ; BECK, A. C. S. . Adaptability ? The key for future embedded systems. 2010. (Apresentação de Trabalho/Conferência ou palestra).

4.
BECK, ANTONIO CARLOS S.; CARRO, Luigi . Adaptability ? The key for future embedded systems. 2010. (Apresentação de Trabalho/Conferência ou palestra).

5.
BECK, A. C. S.. Plataformas da Nova Geração de Sistemas Embarcados. 2011. (Apresentação de Trabalho/Conferência ou palestra).

6.
BECK, A. C. S.. A Mágica dos Processadores Atuais nos PCs, Smartphones e Videogames. 2011. (Apresentação de Trabalho/Conferência ou palestra).

7.
BECK, A. C. S.. Processadores ARM e SoCs para Sistemas Embarcados. 2012. (Apresentação de Trabalho/Conferência ou palestra).

8.
BECK, A. C. S.. Desvendando o Iphone. 2012. (Apresentação de Trabalho/Conferência ou palestra).

9.
BECK, A. C. S.; LISBOA, C. A. L. ; CARRO, Luigi . Sistemas Embarcados Adaptáveis. 2013. (Apresentação de Trabalho/Conferência ou palestra).

10.
BECK, ANTONIO C.S.; CARRO, Luigi . Sistemas Embarcados Adaptáveis. 2013. (Apresentação de Trabalho/Conferência ou palestra).

11.
BECK, A. C. S.; RUTZIG, MATEUS . Sistemas Embarcados. 2013. (Apresentação de Trabalho/Conferência ou palestra).

12.
BECK, A. C. S.. Adaptive Embedded Systems. 2015. (Apresentação de Trabalho/Conferência ou palestra).

13.
BECK, A. C. S.. Desvendando as Plataformas de Hardware para Sistemas Embarcados. 2015. (Apresentação de Trabalho/Conferência ou palestra).




Página gerada pelo Sistema Currículo Lattes em 20/10/2018 às 24:04:42