Andre Aziz Camilo de Araujo

  • Endereço para acessar este CV: http://lattes.cnpq.br/8447900618616965
  • Última atualização do currículo em 05/12/2018


Atualmente é professor Adjunto na Universidade Federal Rural de Pernambuco. Doutor e mestre em Ciência da Computação e Graduado em Engenharia da Computação, ambos pela Universidade Federal de Pernambuco (2014, 2009 e 2006), possui experiência na área de Ciência da Computação, com ênfase em Desenvolvimento de Sistemas, Microeletrônica, Nanotecnologia aplicada à Eletrônica, Processos de Desenvolvimento e Ferramentas EDA, atuando principalmente nas seguintes áreas: desenvolvimento de dispositivos de microeletrônica, ip-cores, system-on-chip, sistemas eletrônicos embarcados de tempo real e automação de sistemas eletrônicos. Atuou como coordenador de redes do Núcleo de Tecnologia da Informação da UFRPE e atualmente faz a gestão do Ambiente Virtual de Aprendizagem e contribui na implantação de uma cloud privada para suporte ao Sistema Eletrônico de Informações. (Texto informado pelo autor)


Identificação


Nome
Andre Aziz Camilo de Araujo
Nome em citações bibliográficas
AZIZ, Andre;AZIZ, ANDRÉ

Endereço


Endereço Profissional
Universidade Federal Rural de Pernambuco.
Rua Dom Manoel de Medeiros, s/n
Dois Irmãos
52171900 - Recife, PE - Brasil
Telefone: (81) 33206491
URL da Homepage: http://www.deinfo.ufrpe.br


Formação acadêmica/titulação


2009 - 2014
Doutorado em Ciências da Computação.
Universidade Federal de Pernambuco, UFPE, Brasil.
Título: Hardware OS: Escalonamento de Tarefas entre Hardware e Software em uma Plataforma Multiprocessada, Ano de obtenção: 2014.
Orientador: Edna Natividade da Silva Barros.
Palavras-chave: FPGA; Reconfiguração; Processador.
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Metodologia e Técnicas da Computação.
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas Embarcados.
2007 - 2009
Mestrado em Ciências da Computação.
Universidade Federal de Pernambuco, UFPE, Brasil.
Título: Uma Abordagem para Análise e Geração de Interfaces baseado em UML 2.0,Ano de Obtenção: 2009.
Orientador: Edna Natividade da Silva Barros.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: Brazil IP; UFPE; ipProcess; SystemC; Análise e Projeto; UML 2.0.
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas Embarcados.
Grande Área: Outros / Área: Microeletrônica.
Setores de atividade: Fabricação de Material Eletrônico e de Aparelhos e Equipamentos de Comunicação; Desenvolvimento de Programas (Software) e Prestação de Serviços em Informática; Fabricação de Equipamentos de Informática e Máquinas Para Escritório.
2005
Graduação em andamento em Ciência da Computação.
Universidade Federal de Pernambuco, UFPE, Brasil.
2002 - 2006
Graduação em Engenharia da Computação.
Universidade Federal de Pernambuco, UFPE, Brasil.
Título: Revisão da Disciplina de Análise & Projeto do ipPROCESS.
Orientador: Edna Natividade da Silva Barros.




Formação Complementar


2008 - 2008
Advanced English. (Carga horária: 140h).
Serviço Nacional de Aprendizagem Comercial - PE (PE), SENAC, Brasil.
2008 - 2008
Upper Intermediate English. (Carga horária: 140h).
Serviço Nacional de Aprendizagem Comercial - PE (PE), SENAC, Brasil.
2007 - 2007
Verificação de Circuitos Integrados ? ASSURA. (Carga horária: 24h).
Cadence Design Systems, Inc., CDN, Estados Unidos.
2007 - 2007
Simulação e Co-simulação ? Incisive Simulation. (Carga horária: 24h).
Cadence Design Systems, Inc., CDN, Estados Unidos.
2007 - 2007
SystemVerilog Incisive Plan-to-Closure Methodology. (Carga horária: 16h).
Cadence Design Systems, Inc., CDN, Estados Unidos.
2007 - 2007
Extração de Parasitas ? ASSURA RCX. (Carga horária: 16h).
Cadence Design Systems, Inc., CDN, Estados Unidos.
2007 - 2007
Low Power Implementation. (Carga horária: 16h).
Cadence Design Systems, Inc., CDN, Estados Unidos.
2007 - 2007
Encounter Test ATPG and Diagnostics. (Carga horária: 24h).
Cadence Design Systems, Inc., CDN, Estados Unidos.
2007 - 2007
Encounter Test JumStart to ATPG 6.2.1. (Carga horária: 24h).
Cadence Design Systems, Inc., CDN, Estados Unidos.
2007 - 2007
Pre Intermediate English. (Carga horária: 170h).
Serviço Nacional de Aprendizagem Comercial - PE (PE), SENAC, Brasil.
2007 - 2007
Intermediate English. (Carga horária: 170h).
Serviço Nacional de Aprendizagem Comercial - PE (PE), SENAC, Brasil.
2006 - 2006
Processamento de Vídeo. (Carga horária: 40h).
Universidade Federal de Campina Grande, UFCG, Brasil.
2006 - 2006
Elementary English. (Carga horária: 170h).
Serviço Nacional de Aprendizagem Comercial - PE (PE), SENAC, Brasil.
2005 - 2005
DFT - Design for Testability. (Carga horária: 24h).
Universidade Estadual de Campinas, UNICAMP, Brasil.
2005 - 2005
Planejamento e Gerenciamento de Projetos (RUP). (Carga horária: 20h).
Qualiti Assessoria e Consultoria S/A, QUALITI, Brasil.
2005 - 2005
Prototipação com FPGAs no Ambiente Altera. (Carga horária: 16h).
Universidade Estadual de Campinas, UNICAMP, Brasil.
2005 - 2005
Gerência de Configuração. (Carga horária: 20h).
Qualiti Assessoria e Consultoria S/A, QUALITI, Brasil.
2005 - 2005
Síntese de Alto Nível com a Ferramenta da Forte. (Carga horária: 16h).
Universidade Estadual de Campinas, UNICAMP, Brasil.
2004 - 2004
Inglês Pré-Intermediário 1. (Carga horária: 60h).
Yázigi Internexus, YÁZIGI, Brasil.
1999 - 2000
Atualização e manutenção de microcomputadores. (Carga horária: 80h).
SENAI - Departamento Regional de Pernambuco, SENAI/DR/PE, Brasil.


Atuação Profissional



Universidade Federal Rural de Pernambuco, UFRPE, Brasil.
Vínculo institucional

2010 - Atual
Vínculo: Servidor Público, Enquadramento Funcional: Professor Assistente I, Carga horária: 40, Regime: Dedicação exclusiva.


Centro de Estudos e Sistemas Avançados do Recife, CESAR, Brasil.
Vínculo institucional

2006 - 2006
Vínculo: Estagiário, Enquadramento Funcional: Engenheiro de Microeletrônica, Carga horária: 20
Outras informações
Atividades de implementação e prototipação dos dispositivos microeletrônicos dos codificadores DVBS - 2b e DVBC.

Atividades

3/2006 - 10/2006
Estágios , CESAR, .

Estágio realizado
Desenvolvimento dos dispositivos microeletrônicos do DVB-S, DVB-S2 e DVB-C em parceria com a TecSys e Centro de Informática da UFPE.

Universidade Federal de Pernambuco, UFPE, Brasil.
Vínculo institucional

2005 - 2006
Vínculo: Monitoria, Enquadramento Funcional: Monitor Oficial de Projeto de Co-desenvolvime, Carga horária: 12
Outras informações
Monitor responsável pela avaliação dos projetos da equipe de engenharia da computação. Esses projetos incluiam sistemas microeletrônicos, sistemas de software, sistemas de comunicação através de redes de computadores e sistemas de comunicação sem-fio.

Vínculo institucional

2005 - 2005
Vínculo: Monitoria, Enquadramento Funcional: Monitor Voluntário de Sinais e Sistemas, Carga horária: 12
Outras informações
Monitoria na área de processamento de sinais através do projeto de sistemas (digitais e analógicos).

Vínculo institucional

2003 - 2004
Vínculo: Monitoria, Enquadramento Funcional: Monitor Oficial de Infra-estrutura de Hardwar, Carga horária: 12
Outras informações
Monitor da disciplina cujo o objetivo principal é o projeto de um dispositivo microeletrônico do MIPS. Responsável pela avaliação e correção dos projetos da disciplina. Total de 672 horas.


Instituto Nacional de Tecnologia Nordeste/MCT, INT/NORDESTE, Brasil.
Vínculo institucional

2006 - 2010
Vínculo: Engenheiro Bolsista, Enquadramento Funcional: Engenheiro de Microeletrônica e Sistemas, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Desenvolvedor há mais de 2 anos de sistemas de microeletrônica com tecnologias de low-power. Dentre os trabalhos realizados inclui o estudo e desenvolvimento de aplicações que utilzam nanotecnologia aplicados à eletrônica. Utilização de dispositivos microeletrônicos em aplicações de tempo real, segurança e alto risco.

Atividades

01/2009 - Atual
Serviços técnicos especializados , Centro de Tecnologias Estratégicas do Nordeste, .

Serviço realizado
Engenharia de plataformas microeletrônicas para controle automático de trânsito em vias públicas..
08/2008 - Atual
Serviços técnicos especializados , Centro de Tecnologias Estratégicas do Nordeste, .

Serviço realizado
Engenharia de um sistema microeletrônica de segurança contra acessos não autorizados..
11/2007 - 12/2008
Serviços técnicos especializados , LINCS, .

Serviço realizado
Engenheiro de Sistemas do Projeto de Microeletrônica CAIP - Controle Automático de Iluminação Pública.
01/2008 - 06/2008
Serviços técnicos especializados , Centro de Tecnologias Estratégicas do Nordeste, .

Serviço realizado
Engenheiro de Requisitos no projeto de microeletrônica Controle Automático de Iluminação Pública. Definição de escopo, visão, requisitos e casos de uso..
09/2007 - 06/2008
Direção e administração, LINCS, .

Cargo ou função
Gerente de Projetos de Microeletrônica - Codificador de TV-Digital DVB-C.
06/2007 - 06/2008
Serviços técnicos especializados , Centro de Tecnologias Estratégicas do Nordeste, .

Serviço realizado
Engenheiro do projeto de microeletrônica de TV Digital DVB-C (segunda fase), trabalhando também na parte de distribuição e protipação de circuitos microeletrônicos do projeto..
11/2007 - 05/2008
Treinamentos ministrados , Centro de Tecnologias Estratégicas do Nordeste, .

Treinamentos ministrados
Instrutor de treinamentos sobre o ipPROCESS - Processo de Desenvolvimento de Dispositivos de Microeletrônica. (Visão Geral, Análise e Projeto, Implementação e Prototipação) para familiarização da equipe com o processo implantado
01/2008 - 04/2008
Serviços técnicos especializados , Centro de Tecnologias Estratégicas do Nordeste, .

Serviço realizado
Porte do sistema operacional FreeRTOS para o dispositivo microeletrônico 8051 no projeto de microeletrônica Controle Automático de Iluminação Pública.
11/2007 - 03/2008
Serviços técnicos especializados , Centro de Tecnologias Estratégicas do Nordeste, .

Serviço realizado
Estruturação de toda área de Análise & Projeto de Sistemas Microeletrônicos, definindo ambiente de trabalho, treinamentos, métricas e atividades referentes à área.

Brazil Ip, BRAZILIP, Brasil.
Vínculo institucional

2003 - 2006
Vínculo: Bolsista, Enquadramento Funcional: Engenheiro de Microeletrônica, Carga horária: 20, Regime: Dedicação exclusiva.
Outras informações
Engeheiro responsável pelo projeto do dispositivo de microeletrônica 8051, desde sua concepção passando por etapas de implementação, verificação, prototipação em plataforma microeletrônica e layout do dispositivo microeletrônico final. Além disso, ficou sob sua responsabilidade o desenvolvimento de um processo para projetos de dispositivos microeletrônicos - ipPROCESS.

Atividades

09/2008 - 09/2008
Treinamentos ministrados , Fenix, .

Treinamentos ministrados
Instrutor de treinamentos sobre o ipPROCESS - Processo de Desenvolvimento de Dispositivos de Microeletrônica. (Visão Geral e Requisitos) para familiarização da equipe com o processo de desenvolvimento adotado pelo grupo.
8/2003 - 9/2006
Pesquisa e desenvolvimento , Fenix, .

1/2006 - 1/2006
Treinamentos ministrados , Fenix, .

Treinamentos ministrados
Curso Introdutório Base do ipPROCESS - Processo de Desenvolvimento de Dispositivos de Microeletrônica.


Linhas de pesquisa


1.
Desenvolvimento de Sistemas Microeletrônicos Embarcados
2.
Ferramentas EDA para síntese, simulação e verificação de dispositivos microeletrônicos (ISE, Altera e FPGA Compiler II)
3.
Desenvolvimento de dispositivos microeletrônicos em SystemC / Verilog


Projetos de pesquisa


2004 - 2006
Elaboração e Aplicação do Processo de Desenvolvimento de Dispositivos de Microeletrônica - ipPROCESS
Descrição: Refinamento e aplicação do processo em mais módulos de hardware com o objetivo de validá-lo. Estudo de caso rodado com os projetos LCD e USB. Projeto sob a coordenção da professora Edna Barros e sob a responsabilidade dos alunos André Aziz e Francielle Santos..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) / Doutorado: (1) .
Integrantes: Andre Aziz Camilo de Araujo - Coordenador / Francielle Silva dos Santos - Integrante / Edna Natividade da Silva Barros - Integrante.


Projetos de desenvolvimento


2007 - 2008
Desenvolvimento do codificador microeletrônico de TV-Digital DVB-C, DVB-S e DVB-S2. Atuando na pesquisa de novos estruturas de filtros e modulatores.
Descrição: Desenvolvimento de moduladores do padrão europeu de TV digital, em suas versões cabo (DVBC) e satélite (DVBS2) Participação na segunda fase do projeto..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (3) .
Integrantes: Andre Aziz Camilo de Araujo - Coordenador / Bruno Otavio Prado - Integrante / George Inácio M. da Fonseca - Integrante / Rodrigo Pimentel - Integrante / Rodrigo Camarotti - Integrante.
2007 - 2008
Implantação do processo ipPROCESS - Processo de Desenvolvimento de Dipositivos Microeletrônicos - no laboratório LINCS-CETENE
Descrição: Planejamento da implantação, organização e hierarquia de cargos, organização do espaço físico, avaliação técnica dos colaboradores do laboratório, realização de treinamentos e acompanhamento das áreas..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (7) / Mestrado acadêmico: (3) .
Integrantes: Andre Aziz Camilo de Araujo - Integrante / Francielle Silva dos Santos - Coordenador / Millena Almeida - Integrante.
2006 - 2007
Desenvolvimento do dispositivo de microeletrônica de decodificação de vídeo digital no formato MPEG-4/H.264 High Profile.
Descrição: Projeto para desenvolvimento do decodificador de vídeo MPEG-4/H.264 High Profile. Fase de requisitos..
Situação: Desativado; Natureza: Desenvolvimento.
Alunos envolvidos: Mestrado acadêmico: (2) Doutorado: (1) .
Integrantes: Andre Aziz Camilo de Araujo - Integrante / Bruno Otavio Prado - Integrante / Edna Natividade da Silva Barros - Coordenador.
2006 - 2006
Layout do dispositivo microeletrônico 8051 utilizando ferramentas EDA
Descrição: Desenvolvimento do Layout do microcontrolador 8051..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (4) / Doutorado: (1) .
Integrantes: Andre Aziz Camilo de Araujo - Integrante / Vitor Schwambach Costa - Integrante / Patricia Freire Araujo Lira - Integrante / Bruno Otavio Prado - Integrante / Edna Natividade da Silva Barros - Coordenador.
2005 - 2006
Gerência do Projeto do dispositivo microeletrônico Controlador de LCD
Descrição: Gerenciamento do projeto do controlador de LCD com o objetivo de treinar novas equipes de desenvolvimento. Participação da primeira fase do projeto, com prototipação em FPGA. Projeto sob a coordenção da professora Edna Barros e sob a responsabilidade dos alunos André Aziz e Francielle Santos..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (4) .
Integrantes: Andre Aziz Camilo de Araujo - Coordenador / Francielle Silva dos Santos - Integrante / Rebeka Gomes - Integrante / Danielle Santos - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.Número de orientações: 2
2003 - 2006
Desenvolvimento do dispositivo microeletrônico 8051 em FPGA (plataforma para rápida prototipação e teste de dispositivos microeletrônicos)
Descrição: Desenvolver uma Metodologia para Desenvolvimento de Hardware utilizando um Estudo de Caso do IP do 0851. Realização das atividades: Desenvolvimento da CPU do 8051; Desenvolvimento de scripts de simulação e síntese de IP-cores em SystemC..
Situação: Concluído; Natureza: Desenvolvimento.
Alunos envolvidos: Graduação: (12) / Especialização: (0) / Mestrado acadêmico: (1) / Mestrado profissional: (0) / Doutorado: (1) .
Integrantes: Andre Aziz Camilo de Araujo - Integrante / Vitor Schwambach Costa - Integrante / Patricia Freire Araujo Lira - Integrante / Bruno Otavio Prado - Integrante / João Fernando Bione da Silva - Integrante / Marilia Souto Maior Lima - Coordenador / Tiago Sampaio Lins - Integrante / Diogo José Costa Alves - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa / Pontifícia Universidade Católica do Rio Grande do Sul - Cooperação / Universidade Estadual de Campinas - Cooperação / Universidade de São Paulo - Cooperação.


Áreas de atuação


1.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas Embarcados/Especialidade: Desenvolvimento de Sistemas Metodologias e Ferramentas.
2.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Infra Estrutura de Hardware/Especialidade: Organização de Computadores.
3.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Infra Estrutura de Hardware/Especialidade: Otimizacao de Hardware.
4.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Infra Estrutura de Hardware/Especialidade: Qualidade de Hardware.
5.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Infra Estrutura de Hardware/Especialidade: Processo de Desenvolvimento de Hardware.
6.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Infra Estrutura de Hardware/Especialidade: Computação Multi Processada.


Idiomas


Inglês
Compreende Razoavelmente, Fala Razoavelmente, Lê Bem, Escreve Razoavelmente.


Prêmios e títulos


2009
Primeiro Lugar Concurso Professor DE UFRPE - DOU 193, seção 3, pág 62, 08/10/2009, Universidade Federal Rural de Pernambuco.
2005
2ª Olimpiada Universitária Altera - 2° Lugar, Altera/PI-Componentes.


Produções



Produção bibliográfica
Artigos completos publicados em periódicos

1.
PRADO, B.2012PRADO, B. ; BARROS, E. N. S. ; FIGUEREDO, T. ; AZIZ, Andre . HdSC: A Fast and Preemptive Modeling for on Host HdS Development. JICS. Journal of Integrated Circuits and Systems (Ed. Português), v. 7, p. 61-71, 2012.

Trabalhos completos publicados em anais de congressos
1.
AZIZ, ANDRÉ; CIRENO, MARIA ; BARROS, EDNA ; PRADO, BRUNO . Balanced Prefetching Aggressiveness Controller for NoC-based Multiprocessor. In: the 27th Symposium, 2014, Aracaju. Proceedings of the 27th Symposium on Integrated Circuits and Systems Design - SBCCI '14, 2014. p. 1-7.

2.
AZIZ, Andre; SANTOS, F. S. ; SANTOS, D. ; ALMEIDA, Millena ; BARROS, E. N. S. . An UML-driven Interface Generation Approach for SoC Design with Synthesizable SystemC Code Generation. In: IP Based Eletronic System Conference & Exhibition, 2008, Grenoble. IP Based Eletronic System Conference & Exhibition Proceedigns, 2008. p. 31-36.

3.
SANTOS, F. S. ; AZIZ, Andre ; SANTOS, D. ; ALMEIDA, Millena ; BARROS, E. N. S. . ipPROCESS: A Usage of an IP-core Development Process to Achieve Time-to-Market and Quality Assurance in a Multi Project Environment. In: IP Based Eletronic System Conference & Exhibition, 2008, Grenoble. IP Based Eletronic System Conference & Exhibition Proceedings, 2008. p. 227-232.

4.
LIMA, Marilia Souto Maior ; AZIZ, Andre ; ALVES, Diogo José Costa ; LIRA, Patricia Freire Araujo ; COSTA, Vitor Schwambach ; BARROS, E. N. S. . ipPROCESS: Using a Process to Teach IP-core Development. In: Microeletronic Systems Education, 2005, Anaheim, California. 2005 iEE International Conference on Microeletronic Systems Education. Los Alamitos, Clifornia: IEEE Computer Society Conference Publishing Services, 2005. v. unico.

Resumos expandidos publicados em anais de congressos
1.
CARDOSO, THIAGO ; BARROS, EDNA ; PRADO, BRUNO ; AZIZ, Andre . Communication software synthesis from UML-ESL models. In: 2012 25th Symposium on Integrated Circuits and Systems Design (SBCCI), 2012, Brasilia. 2012 25th Symposium on Integrated Circuits and Systems Design (SBCCI), 2012. p. 1.

2.
PRADO, BRUNO ; BARROS, EDNA ; FIGUEIREDO, THIAGO ; AZIZ, ANDRÉ . HdSC. In: the 24th symposium, 2011, João Pessoa. Proceedings of the 24th symposium on Integrated circuits and systems design - SBCCI '11. New York: ACM Press, 2011. p. 179.


Produção técnica
Programas de computador sem registro
1.
SANTOS, F. S. ; AZIZ, Andre . Sistema de Gestão de Distribuidores da Zeroagua do Brasil. 2007.

Produtos tecnológicos
1.
AZIZ, Andre; COSTA, Vitor Schwambach ; PRADO, Bruno Otavio ; FONSECA, George Inácio M. . Codificador de TV-Digital DVB-C. 2008.

Processos ou técnicas
1.
AZIZ, Andre; BARROS, E. N. S. ; SANTOS, F. S. . Metodologia para Análise e Projeto de IP-cores - ipPROCESS. 2006.


Demais tipos de produção técnica
1.
AZIZ, Andre; SANTOS, F. S. . Curso da Disciplina de Verificação do ipPROCESS. 2007. .

2.
AZIZ, Andre; SANTOS, F. S. . Curso da Disciplina de Prototipação do ipPROCESS. 2007. .

3.
SANTOS, F. S. ; AZIZ, Andre . Curso Introdutório ipPROCESS. 2007. .

4.
AZIZ, Andre; SANTOS, F. S. . Introdução à Disciplina de Análise e Projeto do ipPROCESS. 2007. .

5.
SANTOS, F. S. ; AZIZ, Andre . Curso da Disciplina de Requisitos do ipPROCESS. 2007. (Curso de curta duração ministrado/Extensão).

6.
SANTOS, F. S. ; AZIZ, Andre . Curso da Disciplina de Implementação do ipPROCESS. 2007. .



Eventos



Participação em eventos, congressos, exposições e feiras
1.
SBCCI 2005 - 18h Symposium on Integrated Circuits and Systems Design. 2005. (Simpósio).

2.
SBMICRO 2005 - 20h Symposium on Microeletronics Technology and Devices. 2005. (Simpósio).

3.
SFORUM 2005 ? 5h Student Forum on Microeletronics 2005.. 2005. (Simpósio).



Orientações



Orientações e supervisões concluídas
Monografia de conclusão de curso de aperfeiçoamento/especialização
1.
Cristiane Maria Queiroz Ramos. A importância e o nível de satisfação do público da moda center Santa Cruz quanto ao uso do sistema de som como ferramenta de difusão de informações. 2011. Monografia. (Aperfeiçoamento/Especialização em Formação Continuada em Mídias na Educação) - Universidade Aberta do Brasil. Orientador: Andre Aziz Camilo de Araujo.

Iniciação científica
1.
Rebeka Gomes de Oliveira. Desenvolvimento de um controlador de display de LCD em FPGA. 2006. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal de Pernambuco, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Andre Aziz Camilo de Araujo.

2.
Daniele Patrícia Santos. Desenvolvimento de um controlador de display de LCD em FPGA. 2006. Iniciação Científica. (Graduando em Engenharia da Computação) - Universidade Federal de Pernambuco, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Andre Aziz Camilo de Araujo.




Página gerada pelo Sistema Currículo Lattes em 21/01/2019 às 6:37:00