Mauro Lopes de Freitas

  • Endereço para acessar este CV: http://lattes.cnpq.br/4744791260160713
  • Última atualização do currículo em 03/07/2018


Engenheiro da Computação formado pela Universidade Federal do Amazonas (UFAM), realizou especialização pelo Programa CI-Brasil no Centro de Treinamento 1 em Porto Alegre (Fases I, II e III), atuando como projetista de circuitos integrados digitais durante período de 2 anos. Especializou-se em Sistemas de Vídeo - LCD, TFT, Plasma pela UFAM. Trabalhou no Instituto de Pesquisas Eldorado em Campinas como Projetista de Hardware. É mestre em Engenharia Elétrica pela UFAM em parceria com a COPPE/UFRJ. Possui interesse em Processamento Digital de Sinais, Equalização e Processos Randômicos não-Gaussianos. Atualmente é doutorando em telecomunicações no Institut de Recherche en Composants logiciels et matériels pour l?Information et la Communication Avancée (IRCICA) e vinculado à Université de Lille 1, França. (Texto informado pelo autor)


Identificação


Nome
Mauro Lopes de Freitas
Nome em citações bibliográficas
FREITAS, M. L.;FREITAS, MAURO;Mauro de Freitas;MAURO DE FREITAS, NULL;de Freitas, Mauro;DE FREITAS, MAURO L.

Endereço


Endereço Profissional
Universidade Federal do Amazonas, Faculdade de Tecnologia.
Avenida Rodrigo Otávio
Japiim
69077000 - Manaus, AM - Brasil
Telefone: (92) 33054695
URL da Homepage: http://www.ceteli.ufam.edu.br/


Formação acadêmica/titulação


2014 - 2018
Doutorado em Spécialité Micro et nano technologies, acoustique et télécommunications.
Université Lille 1 - Sciences et Technologies, USTL, França.
Título: Wireless Communication in Dynamic Interference, Ano de obtenção: 2018.
Orientador: Laurent Clavier.
Coorientador: Malcolm Egan.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: Non-Gaussian processes; alpha stable; Information theory; Wireless communication; Capacity planning.
Grande área: Engenharias
Grande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações.
2012 - 2014
Mestrado em Engenharia Elétrica.
Universidade Federal do Amazonas, UFAM, Brasil.
Título: Equalização Adaptativa Utilizando Seleção de Dados em Transceptores em Bloco com Redundância Reduzida,Ano de Obtenção: 2014.
Orientador: Eddie Batista de Lima Filho.
Coorientador: Wallace Alves Martins.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: Transceptores multicanais; redundância reduzida; Set-membership affine projection; equalização adaptativa.
Grande área: Engenharias
Grande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações / Especialidade: Sistemas de Telecomunicações.
Setores de atividade: Telecomunicações.
2010 - 2010
Especialização em Sistemas de Vídeo e Tecnologias LCD, TFT e Plasma. (Carga Horária: 500h).
Universidade Federal do Amazonas, UFAM, Brasil.
Título: Padrões de vídeo utilizados em sistemas de vídeo e televisores.
Orientador: Waldir Sabino da Silva Júnior.
2005 - 2009
Graduação em Engenharia da Computação.
Universidade Federal do Amazonas, UFAM, Brasil.
Título: Algoritmo de Auto-Foco para Imagens de Baciloscopia Obtidas com Microscópio de Campo Claro: Uma Contribuição ao Desenvolvimento de Métodos Automáticos de Diagnóstico da Tuberculose..
Orientador: Marly Guimarães Fernandes Costa.
2002 - 2004
Ensino Médio (2º grau).
Fundação Nokia de Ensino, FNE, Brasil.
1994 - 2001
Ensino Fundamental (1º grau).
Centro Educacional Lato Sensu, CELS, Brasil.




Formação Complementar


2009 - 2010
Projetista de Circuitos Integrados.. (Carga horária: 1460h).
Programa CI-Brasil - Centro de Treinamento 1, CIBRASIL, Brasil.
2008 - 2008
Instrumentalização de equipamentos Agilent. (Carga horária: 8h).
Centro de Pesquisa e Desenvolvimento de Tecnologia Eletrônica e da Informaç, CETELI, Brasil.
2003 - 2003
Montagem e Manutenção de Computadores. (Carga horária: 40h).
Megatech Informática, MEGATECH, Brasil.


Atuação Profissional



Instituto de Pesquisas Eldorado - Brasília, ELDORADO, Brasil.
Vínculo institucional

2010 - 2011
Vínculo: Bolsista, Enquadramento Funcional: Projetista de Hardware - Microeletrônica, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Atuou em projeto de microeletronica no design e verificação de um tag RFID (Radio-frequency identification).


Programa CI-Brasil - Centro de Treinamento 1, CIBRASIL, Brasil.
Vínculo institucional

2009 - 2010
Vínculo: Bolsista CI-Brasil nível G, Enquadramento Funcional: Aluno/Projetista de Circuitos Integrados, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Programa Nacional de Formação de Projetista de Circuitos Integrados: O objetivo desta ação de formação de recursos humanos é treinar um conjunto de profissionais especializados e competitivos, com padrão internacional, para atuar nas Design Houses (DH) existentes e nas que vierem a se estabelecer no Brasil. O profissional formado pelo programa é reconhecido como projetista de circuitos integrados de nível internacional, sendo certificado pela empresa CADENCE Design Systems, um dos maiores fornecedores mundiais de ferramentas EDA (Electronic Design Automation) e de soluções em Microeletrônica. O treinamento foi realizado no Centro de Treinamento 1 de Porto Alegre - RS. O CT-1 funciona no Campus do Vale da Universidade Federal do Rio Grande do Sul - UFRGS dentro das dependências do Instituto de Informática sob a coordenação do NSCAD Microeletrônica.


Universidade Federal do Amazonas, UFAM, Brasil.
Vínculo institucional

2005 - 2006
Vínculo: Bolsista, Enquadramento Funcional: Tecnico de manutenção de micros, Carga horária: 4


Sistematic Tecnologia e Sistemas de Informação, SISTEMATIC, Brasil.
Vínculo institucional

2004 - 2005
Vínculo: Colaborador, Enquadramento Funcional: Programador, Carga horária: 40



Projetos de pesquisa


2006 - 2007
Projeto Gerência de Consumo de Energia em Ambientes de Código Aberto
Descrição: O projeto de sistemas embarcados de baixa potência tem despertado muito interesse nos últimos anos. A principal razão por este interesse crescente é função da proliferação de equipamentos portáteis, onde as preocupações com o baixo consumo de energia são fundamentais para que possam ser utilizados por longos períodos sem a necessidade de recarga dos sistemas de alimentação. É bem sabido que a relação entre o consumo de energia e a tensão é quadrática. Dessa forma, ajustes na tensão produzem grande impacto no consumo de energia. Entretanto, a mudança de tensão também afeta (nesse caso linearmente) o tempo de processamento do processador. Atualmente, processadores que permitem a mudança dinâmica da tensão têm sido propostos. O processador ARM disponível na plataforma TI OMAP possui tal característica. Nesse caso, a velocidade do clock e a correspondente voltagem podem ser controladas dinamicamente para o nível mínimo possível ao mesmo tempo em que a restrição de deadline da tarefa continua sendo atingida. Esta é a idéia chave por trás da técnica conhecida como escala dinâmica de voltagem (dynamic voltage scaling - DVS). O objetivo deste projeto é a implementação de um tradutor de um código sem técnica de baixo consumo de energia para outro código que utilize a técnica DVS..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (7) / Mestrado acadêmico: (3) .
Integrantes: Mauro Lopes de Freitas - Coordenador.Financiador(es): Instituto Nokia de Tecnologia - Cooperação / Fundação de apoio institucional Rio Solimões - Bolsa.


Projetos de extensão


2007 - 2009
Programa de Desenvolvimento de competências em microeletrônica e Tv digital.
Situação: Em andamento; Natureza: Extensão.
Alunos envolvidos: Graduação: (4) .
Integrantes: Mauro Lopes de Freitas - Integrante / Waldir Sabino da Silva Júnior - Coordenador.Financiador(es): Fundação de apoio institucional Rio Solimões - Bolsa / ENVISION - Auxílio financeiro.


Projetos de desenvolvimento


2010 - 2010
Digital Picture Frame
Descrição: A digital picture frame is an electronic device that allows a connection from a digital memory device to show pictures on a display without the need to print them or use a computer. Inserting a memory card, the pictures are displayed with print like quality on 640x480 resolution. The project goal is to develop a digital picture frame device that reads bitmap image files format from a USB flash memory, computes them and transfers those images to a VGA output. The user controllability over the system is done through a PS2 keyboard interface.
Situação: Concluído; Natureza: Desenvolvimento.
2010 - 2010
Blackjack Design
Descrição: Blackjack or 21 is the most popular table game offered in gambling establishments. It is a simple card game, played by a single player and a dealer. This project goal is to develop a design of the Blackjack game to exercise the whole IC design flow.
Situação: Concluído; Natureza: Desenvolvimento.


Revisor de periódico


2015 - 2015
Periódico: Revista da Sociedade Brasileira de Telecomunicações
2016 - 2016
Periódico: Journal of Communication and Information Systems (Online)


Áreas de atuação


1.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos/Especialidade: MICROELETRÔNICA.
2.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações/Especialidade: Processamento de Sinais.


Idiomas


Português
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Inglês
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Francês
Compreende Razoavelmente, Fala Razoavelmente, Lê Razoavelmente, Escreve Razoavelmente.


Prêmios e títulos


2003
Medalha de Bronze na Olimpiada Brasileira de Informatica (OBI) - modalidade programação, Unicamp.


Produções



Produção bibliográfica
Artigos completos publicados em periódicos

1.
DE FREITAS, MAURO L.2017 DE FREITAS, MAURO L.; EGAN, MALCOLM ; CLAVIER, LAURENT ; GOUPIL, ALBAN ; PETERS, GARETH W. ; AZZAOUI, NOURDDINE . Capacity Bounds for Additive Symmetric $alpha $ -Stable Noise Channels. IEEE Transactions on Information Theory, v. 63, p. 5115-5123, 2017.

2.
DE FREITAS, MAURO L.2016DE FREITAS, MAURO L.; MARTINS, WALLACE A. ; DE LIMA FILHO, EDDIE B. ; DA SILVA JÚNIOR, WALDIR S. . New Designs for Reduced-Redundancy Transceivers. CIRCUITS SYSTEMS AND SIGNAL PROCESSING, v. 36, p. 2075-2101, 2016.

Textos em jornais de notícias/revistas
1.
FREITAS, M. L.; VALENZUELA, V. E. L. ; GADELHA, M. Y. R. ; S. JUNIOR, W. S. ; CORDEIRO, L. C. ; LUCENA JR, V. F. . A Distributed Extension of the Hybrid PRS System using Video Processing to Command a Robot via Bluetooth. International Journal of Computer Science and Network Security, , v. 12, p. 29 - 35, 25 jul. 2012.

Trabalhos completos publicados em anais de congressos
1.
EGAN, MALCOLM ; CLAVIER, LAURENT ; de Freitas, Mauro ; DORVILLE, LOUIS ; GORCE, JEAN-MARIE ; SAVARD, ANNE . Wireless Communication in Dynamic Interference. In: 2017 IEEE Global Communications Conference (GLOBECOM 2017), 2017, Singapore. GLOBECOM 2017 - 2017 IEEE Global Communications Conference, 2017. p. 1.

2.
EGAN, MALCOLM ; de Freitas, Mauro ; CLAVIER, LAURENT ; GOUPIL, ALBAN ; PETERS, GARETH W. ; AZZAOUI, NOURDDINE . Achievable rates for additive isotropic α-stable noise channels. In: 2016 IEEE International Symposium on Information Theory (ISIT), 2016, Barcelona. 2016 IEEE International Symposium on Information Theory (ISIT). p. 1874.

3.
BRITO, T. B. ; FREITAS, M. L. ; S. JUNIOR, W. S. . Sigma-Delta ADCs Converter a Study Case. In: ICEEE 2014: XII International Conference on Electrical and Electronics Engineering, 2014, Paris. International Journal of Electrical, Computer, Energetic, Electronic and Communication Engineering, 2014. v. 8. p. 1297-1302.

4.
RAMALHO, MIKHAIL ; FREITAS, MAURO ; SOUSA, FELIPE ; MARQUES, HENDRIO ; CORDEIRO, LUCAS ; FISCHER, BERND . SMT-Based Bounded Model Checking of C++ Programs. In: 2013 20th IEEE International Conference and Workshops on Engineering of Computer Based Systems (ECBS), 2013, Scottsdale. 2013 20th IEEE International Conference and Workshops on Engineering of Computer Based Systems (ECBS), 2013. v. 2013. p. 147-156.

5.
WALDIR SILVA, NULL ; EDDIE B. L. FILHO, NULL ; MAURO DE FREITAS, NULL ; MIKHAIL YASHA GADELHA, NULL ; LUCAS CORDEIRO, NULL . Verificação De Propriedades De Filtros Digitais Implementados Com Aritmética De Ponto Fixo. In: XXXI Simpósio Brasileiro de Telecomunicações, 2013, Fortaleza. SBrT 2013, 2013.

Resumos publicados em anais de congressos
1.
FREITAS, M. L.; BRITO, T. B. ; KIMURA JUNIOR, A. ; COSTA, M. G. F ; COSTA FILHO, C. F. F. ; Fujimoto, L.B.M . Reconhecimento automático de peças industriais através do uso de redes neurais. In: XVIII Congresso de Iniciação Científica da UFAM, 2009, Manaus. Reconhecimento automático de peças industriais através do uso de redes neurais, 2009. v. 1.

2.
FREITAS, M. L.; BRITO, T. B. ; KIMURA JUNIOR, A. ; COSTA, M. G. F ; COSTA FILHO, C. F. F. . Algoritmo de Auto-Foco para Imagens de Baciloscopia Obtidas com Microscópio de Campo Claro: Uma Contribuição ao Desenvolvimento de Métodos Automáticos de Diagnostico da Tuberculose. In: XVIII Congresso de Iniciação Científica do Amazonas, 2009, Manaus. Anais do XVIII Congresso de Iniciação Científica da UFAM, 2009. v. 1.



Eventos



Participação em eventos, congressos, exposições e feiras
1.
MSP430 Day. 2008. (Seminário).

2.
I Seminário de Valorização do Profissional do Pólo Industrial de Manaus - PIM.. 2006. (Seminário).

3.
Nanotecnologia e Nanodispositivos. 2006. (Seminário).

4.
II Encontro de Software Livre do Amazonas. 2004. (Encontro).




Página gerada pelo Sistema Currículo Lattes em 18/12/2018 às 14:01:34