Debora da Silva Motta Matos

  • Endereço para acessar este CV: http://lattes.cnpq.br/8152949833507899
  • Última atualização do currículo em 27/10/2018


Professora na Universidade Estadual do Rio Grande do Sul - UERGS, Guaíba, Brasil, desde 2014. Obteve o título de doutorado em Ciência da Computação, pela Universidade Federal do Rio Grande do Sul - UFRGS, em 2013, Porto Alegre, Brasil e o título de mestre também em Ciência da Computação pela mesma universidade, em 2010. Possui graduação em Engenharia em Sistemas Digitais pela UERGS em 2007. Realizou uma colaboração no Politecnico di Milano, Itália, em 2011 e o doutorado sanduíche no CEA-Leti, Grenoble, França em 2012. Suas principais pesquisas são na área de sistemas digitais, arquitetura e organização de computadores, sistemas adaptativos e multiprocessados em chip. (Texto informado pelo autor)


Identificação


Nome
Debora da Silva Motta Matos
Nome em citações bibliográficas
MATOS, Débora;Matos, Debora;Matos, D.;MOTTA, DEBORA

Endereço


Endereço Profissional
Universidade Estadual do Rio Grande do Sul, Engenharia de Computação.
Rua Sete de Setembro, 1156
Centro Histórico
90010191 - Porto Alegre, RS - Brasil
Telefone: (51) 32889009
Ramal: 9009


Formação acadêmica/titulação


2009 - 2013
Doutorado em Computação.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
com período sanduíche em Commissariat à l'Energie Atomique - Grenoble (Orientador: Fabien Clermidy).
Título: Exploring Hierarchy, Adaptability and 3D in NoCs for the Next Generation of MPSoCs, Ano de obtenção: 2014.
Orientador: Altamiro Amadeu Susin.
Coorientador: Luigi Carro.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: networks-on-chip; hierarchical topology; adaptability; three dimensional NoCs; hardware architecture.
Grande área: Ciências Exatas e da Terra
2008 - 2010
Mestrado em Computação.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Título: Interfaces Parametrizáveis para Aplicações Interconectadas por uma Rede-em-Chip,Ano de Obtenção: 2010.
Orientador: Altamiro Amadeu Susin.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: Interfaces de rede; Network-on-chip; System-on-Chip; Decodificação de Vídeo no padrão H.264.
Grande área: Engenharias
2002 - 2007
Graduação em Engenharia em Sistemas Digitais.
Universidade Estadual do Rio Grande do Sul, UERGS, Brasil.
Título: Análise do Algoritmo de Compressão de Voz Speex em Sistemas de RAL.
Orientador: Adriano Petry.
Bolsista do(a): Financiadora de Estudos e Projetos, FINEP, Brasil.




Formação Complementar


2012 - 2012
Língua Francesa. (Carga horária: 40h).
Alliance Française, AF, França.
2011 - 2011
Curso de Francês. (Carga horária: 40h).
Atelier des Mots, ADM, Brasil.
2008 - 2009
Curso de Francês. (Carga horária: 100h).
Só Francês, SF, Brasil.
2007 - 2007
Conceitos Básicos de Tolerância a Falhas. (Carga horária: 16h).
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
2006 - 2006
Espanhol. (Carga horária: 80h).
Centro Cultural Brasil Espanha, CCBE, Brasil.
2003 - 2006
Inglês avançado. (Carga horária: 240h).
World's House, WH, Brasil.
2005 - 2005
Extensão universitária em Curso de C++ para Engenharia. (Carga horária: 30h).
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
2000 - 2002
Curso de Inglês. (Carga horária: 240h).
Instituto Cultural Brasileiro Norte-Americano, ICBNA, Brasil.
1994 - 2000
Técnico em Eletrônica.
Instituto Federal Sul-Rio-Grandense, IFSUL, Brasil.


Atuação Profissional



Universidade Estadual do Rio Grande do Sul, UERGS, Brasil.
Vínculo institucional

2017 - Atual
Vínculo: Servidor Público, Enquadramento Funcional: Coordenadora de Pós-Graduação, Carga horária: 40

Vínculo institucional

2014 - Atual
Vínculo: , Enquadramento Funcional: Professor Adjunto, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Disciplinas ministradas: - Organização de Computadores - Arquitetura de Computadores II - Sistemas Distribuídos - Legislação e Ética - Metodologia Científica


Sociedade Educacional Riograndense, SERG, Brasil.
Vínculo institucional

2014 - 2014
Vínculo: Professor, Enquadramento Funcional: Professor titular, Carga horária: 8
Outras informações
Professor nas disciplinas: - Arquitetura e Organização de Computadores - Introdução à Engenharia


Commissariat à l'Energie Atomique - Grenoble, CEA/GRENOBLE, França.
Vínculo institucional

2012 - 2012
Vínculo: Scholarship, Enquadramento Funcional: Researcher, Carga horária: 40
Outras informações
Pesquisa em redes-em-chip 3D para MPSoCs. Desenvolvimento de algoritmos de roteamento e ferramentas de automatização para MPSoCs de aplicações específicas interconectados por uma NoC. As análises foram desenvolvidas em Systemc e C.


Faculdades Monteiro Lobato, FATO, Brasil.
Vínculo institucional

2011 - 2012
Vínculo: Professor, Enquadramento Funcional: Professor de ensino superior, Carga horária: 3
Outras informações
Disciplina ministrada: Arquitetura e Organização de Computadores


Politecnico di Milano, POLIMI, Itália.
Vínculo institucional

2011 - 2011
Vínculo: Pesquisador, Enquadramento Funcional: Pesquisador


Teracom Telemática, DATACOM, Brasil.
Vínculo institucional

2007 - 2008
Vínculo: Colaborador, Enquadramento Funcional: Projetista de desenvolvimento, Carga horária: 42
Outras informações
Desenvolvimento de projetos na área de telecomunicações utilizando lógica programável (FPGA). Programação em VHDL e utilização de ferramentas de simulação e síntese utilizando o ambiente de desenvolvimento da Xilinix. Validação e verificação das partes projetadas.


National ICT Australia Limited, NICTA, Austrália.
Vínculo institucional

2006 - 2007
Vínculo: Bolsista, Enquadramento Funcional: Bolsista, Carga horária: 40
Outras informações
Uso de técnicas de Statistical Machine Learning para automatização da ferramenta COMET desenvolvida pela empresa VAST, utilizada para simulação e auxílio no desenvolvimento de projetos de hardware. Análise de configurações de hardware para obtenção de projetos com melhor desempenho, menor custo e menor consumo de potência. Estudo de técnicas de Statiscal Machine Learning para o projeto. Universidade: Australian National University ? Canberra ? Austrália. Professor Orientador: Tibério Caetano.


Financiadora de Estudos e Projetos / FINEP, FINEP, Brasil.
Vínculo institucional

2006 - 2006
Vínculo: Bolsista, Enquadramento Funcional: Bolsista, Carga horária: 20
Outras informações
Desenvolvimento de um sistema de reconhecimento de voz implementado em FPGA. Estudo dos algoritmos utilizados, programação em VHDL, C e C++. Análise e implementação do projeto em VHDL.


Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul, FAPERGS, Brasil.
Vínculo institucional

2005 - 2006
Vínculo: Bolsista, Enquadramento Funcional: Bolsista, Carga horária: 20


Actia do Brasil Indústria e Comércio, ADB, Brasil.
Vínculo institucional

1999 - 2005
Vínculo: Colaborador, Enquadramento Funcional: Tecnica em Eletrônica, Carga horária: 40
Outras informações
Homologação de componentes eletrônicos através de análise de documentação técnica e testes em bancada. Homologação de alternativas de itens. Análise técnica de possibilidade de redução de custos na compra de componentes eletrônicos. Desenvolvimento de fabricantes e fornecedores de itens eletrônicos. Busca e análise de novas tecnologias de componentes eletrônicos para implementação em projetos. Desenvolvimento e análise das alternativas de substituição de componentes eletrônicos e de itens obsoletos. Contato com distribuidores, fabricantes e fornecedores de componentes eletrônicos, nacionais e internacionais. Realização de diagramas esquemáticos, montagem e testes de cabos e placas em bancada e verificação de seu funcionamento. Criação de estruturas de produtos. Acompanhamento de projetos eletrônicos. Criação de documentação técnica dos produtos, como desenhos e relatórios técnicos.

Atividades

05/1999 - 04/2005
Serviços técnicos especializados , Actia do Brasil Ind. e Com. Ltda., .

Serviço realizado
Homologação de componentes eletrônicos através de análise de documentação técnica e testes em bancada. Realização de diagramas esquemáticos; montagem e testes de cabos e placas em bancada e verificação de seu funcionamento..


Projetos de pesquisa


2018 - Atual
2º Olimpíada Nacional de Aplicativos: Desenvolvimento Sustentável
Descrição: Este projeto trata-se de uma olimpíada nacional de aplicativos para soluções que promovam o desenvolvimento da sustentabilidade. O projeto tem como objetivo estimular o desenvolvimento de tecnologias, ideias e soluções com potencial de transformação social e ambiental. Esta olimpíada é destinada a alunos e professores do ensino médio e pretende fomentar no ambiente escolar a reflexão e o debate sobre desenvolvimento sustentável e os principais problemas ambientais. Além disso, busca o uso da tecnologia como ferramenta para o desenvolvimento social e ambiental, estimulando o desenvolvimento da criatividade e inovação na Educação Básica com ênfase no Ensino Médio. Pretende-se, com o projeto, estimular a troca de conhecimentos entre alunos de ensino médio e estudantes universitários por meio da inclusão de estudantes do ensino superior nas equipes participantes das olimpíadas..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (5) / Mestrado profissional: (1) .
Integrantes: Debora da Silva Motta Matos - Integrante / Adriane Parraga - Integrante / Clódis Andrades Filho - Integrante / Erli Scheider Costa - Coordenador / Carla Gonçalves Dellagnese - Integrante / Daiane de Carvalho M. Miranda - Integrante / Maurício Farias da Silva - Integrante / Ernane Ervino Pfüller - Integrante / Fabiana Souto Luz - Integrante / Francine de Oliveira Maciel - Integrante / Daniela Mueller de Lara - Integrante / Cláudia Cândida Silva - Integrante / Armgard Lutz - Integrante / Alvaro Deangelles Pereira Florentino - Integrante / Alexandre Guimarães Derivi - Integrante / Bruna Govoni - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro / Estado do Rio Grande do Sul - Bolsa.
2018 - Atual
Concurso de Vídeos da UERGS Ciência, Câmera e (Transform)ação
Descrição: O concurso de vídeos é um projeto de divulgação científica que tem como objetivos 1) divulgar os projetos selecionados para a comunidade em geral, 2) promover a pesquisa regional; 3) destacar a importância da pesquisa para o desenvolvimento sustentável, 4) estimular a prática e a divulgação da ciência, 5) buscar formas criativas de apresentar o tema para a comunidade utilizando diferentes meios de divulgação e 6) aproximar a comunidade acadêmica e o público em geral..
Situação: Em andamento; Natureza: Pesquisa.
2018 - Atual
BLOODFRIEND: Um Aplicativo Baseado em Sistemas de Recomendação para Doação de Sangue
Descrição: O uso de sistemas de recomendação permite que determinadas informações sejam apresentadas aos usuários de acordo com suas necessidades, perfil, conhecimentos, etc. A utilização de sistemas de recomendação já é uma realidade em muitos sites de comércio eletrônico. O uso de técnicas de recomendação visa a minimização da quantidade de informação apresentada aos usuários de dispositivos móveis, apresentando informações mais contextualizadas e pontuais, como o caso da doação de sangue. As técnicas de recomendação aplicadas se mostram favoráveis à apresentação de conteúdos mais adaptados ao nível de interesse pertinentes à cada usuário, sendo apresentadas doadores de sangue compatíveis e que estejam na mesma localização. A recomendação se dará por meio de desenvolvimento de um aplicativo móvel para doação de sangue na cidade de Porto Alegre, onde os usuários doares de sangue podem se cadastrar, bem como pessoas que estejam precisando de doação de sangue, porém, somente serão recomendados pelo sistema proposto os doadores compatíveis à necessidade de cada usuário..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) .
Integrantes: Debora da Silva Motta Matos - Integrante / Adriane Parraga - Integrante / Margrit Krug - Integrante / Fabrícia Damando - Coordenador / Carolina Lechner Sant´ana - Integrante / Vinícius Eduardo Santos Lara - Integrante.
2017 - Atual
Implementação de Mídias Digitais para Divulgação e Acesso a Dados Gerados no Processamento de Imagens Aplicado à Agricultura de Precisão em Veículos Autônomos Não-Tripulado
Descrição: O presente projeto tem como objetivo desenvolver e auxiliar na obtenção de recursos de mídia digital necessários para a distribuição de imagens e dados obtidos a partir de Veículos Autônomos Não-Tripulados (VANTs) para a agricultura de precisão. Imagens são um exemplo de fonte de informações utilizadas nesta área. Os sistemas atuais de inspeção de regiões agrícolas baseado em VANTS tipicamente realizam a captura de imagens a partir de câmeras acopladas aos veículos que realizam varreduras pré-definidas sobre uma área de interesse. O projeto proposto neste documento contribuirá com a proposta maior através do desenvolvimento de páginas de internet onde serão dispostas informações referentes ao projeto, com atualizações constantes do mesmo de forma a ser, em um primeiro momento, uma ferramenta de uso dos envolvidos no projeto, e posteriormente, como meio de divulgação dos estudos para pesquisadores da área..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (1) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Adriane Parraga - Integrante / João Fragoso - Integrante / Fabrícia Damando - Integrante / Victor Diehl - Integrante.Financiador(es): Estado do Rio Grande do Sul - Bolsa.
2017 - Atual
Processamento de Imagens geradas a partir de VANTs para soluções na Agricultura
Descrição: A agricultura de precisão consiste na aplicação de técnicas geoespaciais e sensores para identificar variações no campo e lidar com tais variações, usando estratégias alternativas. Imagens são um exemplo de fonte informações utilizadas nesta área. Os sistemas atuais de inspeção de regiões agrícolas baseado em Veículos Autônomos Não-Tripulados (VANTs), tipicamente realizam a captura de imagens a partir de câmeras acopladas aos veículos que realizam varreduras pré-definidas sobre uma área de interesse. As centenas de imagens são armazenadas e é necessário processá-las para que sejam proveitosas para a agricultura, como por exemplo, dar apoio à aplicação de pesticidas ou irrigação a taxas variáveis. A presente proposta de pesquisa visa o estudo de algoritmos e plataforma de processamento de imagens que possam extrair informações relevantes ao agricultor e assim monitorar e acompanhar a agricultura de forma mais eficiente. Serão realizadas inspeções em uma fazenda onde se realiza estudos de variabilidade em culturas agrícolas. Em paralelo serão implementados, em linguagens de alto nível, algoritmos de extração de informação a partir das imagens para estudar a complexidade dos mesmos, além do estudo e aplicação de índices de vegetação baseados em informações espectrais. Os resultados deste estudo serão divulgados através de artigos publicados em anais de congresso e/ou revistas. A equipe de trabalho deste estudo é multidisciplinar, incluindo pesquisadores da área de engenharia agronômica, engenharia elétrica, engenharia da computação e sensoriamento remoto. Este é um projeto aprovado nos editais internos da UERGS e trata-se de um subprojeto de um projeto maior que teve aprovação em edital externo (FAPERGS)..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (5) / Mestrado acadêmico: (1) .
Integrantes: Debora da Silva Motta Matos - Integrante / Adriane Parraga - Integrante / Celso Costa - Integrante / Dionísio Doering - Coordenador.Financiador(es): Estado do Rio Grande do Sul - Bolsa.
2017 - Atual
Exploração de Estratégias com Diferentes Granularidades de Paralelismo em Arquiteturas de Processadores
Descrição: Durante algum tempo, inúmeras técnicas de paralelismo em arquiteturas de processadores foram propostas por pesquisadores, como por exemplo, os processadores VLIW e superescalar. Nos últimos anos a aposta têm sido os sistemas multiprocessados. O aumento no número dos elementos de processamento em um mesmo chip foi uma das mudanças de paradigma apontadas pelos dispositivos tecnológicos da atualidade, os chamados MPSoCs (do inglês,Multiprocessors System-on-Chip). Neste modelo, vários núcleos de processamento estão presentes em um mesmo chip para executar uma ou mais aplicações. Neste projeto, tem-se como propósito estudar as diferentes técnicas de paralelismo de processadores implementadas em hardware, para isso, pretende-se utilizar técnicas ILP e compará-las com um sistema multicore simples..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (1) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Celso Costa - Integrante / Miguel Cafruni - Integrante.Financiador(es): Estado do Rio Grande do Sul - Bolsa.
2016 - 2016
Exploração de Estratégias de Adaptabilidade para Tolerar Falhas em NoCs para Chips 3D
Descrição: O aumento no número dos elementos de processamento foi uma das apostas para atender essa exigência de desempenho dos sistemas, os chamados MPSoCs (Multiprocessors Systems-on-Chip). No entanto, neste novo contexto, um outro problema precisou ser tratado: a interconexão de tais elementos utilizando uma rede-em-chip (Networks-on-Chip - NoC) tolerante a falhas. Inúmeros estudos têm sido realizados ao longo dos anos tratando de diferentes soluções de NoCs. Um método tolerante a falhas pode garantir o funcionamento do circuito mesmo na ocorrência de um ou mais defeito nas interconexões. O objetivo desta proposta é aliar as principais vantagens de diferentes técnicas de interconexão para prover uma arquitetura de NoCs implementada em 3 dimensões tolerante a falhas..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (1) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Celso Costa - Integrante / Max Prass - Integrante.Financiador(es): Governo do Estado do Rio Grande do Sul - Bolsa.
2015 - Atual
Circuitos Integrados em 3 Dimensões Interconectados por uma NoC Tolerante a Falhas
Descrição: O objetivo desta proposta é aliar as principais vantagens de diferentes técnicas de interconexão para prover uma arquitetura de rede em chip implementada em 3 dimensões e tolerante a falhas. Dentre algumas destas estratégias, estão as soluções de adaptabilidade em NoCs, algoritmos de roteamento tolerante a falhas, remapeamento de tarefas, implementação de algoritmos de correção de erros, dentre outras..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (1) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Celso Costa - Integrante.Financiador(es): Estado do Rio Grande do Sul - Bolsa.
2015 - Atual
Programa de Tutoria para Redução da Evasão e Aumento do Desempenho Acadêmico
Descrição: Esse projeto tem como objetivo analisar a eficácia de tutorias por meio das quais tem-se por meta qualificar o ensino dos alunos ingressantes no curso de Engenharia de Computação a fim de reduzir o porcentual de evasão e conhecer as suas dificuldades, demandas e necessidades. Tutorias foram realizadas nos anos de 2015 e 2016 e mostraram-se relevantes frente o retorno dos alunos sobre suas dificuldades enfrentadas no início do curso. Desta forma, permite aos docentes tomarem algumas ações possíveis para que diminuam as evasões no curso por motivos que poderiam ser mais facilmente revertidos. Com um acompanhamento semanal dos alunos ingressantes por parte dos tutores e com o curso de matemática preparatória, um outro projeto complementar a este, esse programa tem conseguido reduzir os níveis de evasão e aprimorar o desempenho dos alunos. Espera-se que ações vinculadas ao projeto propiciem também aumentar a motivação dos alunos ao prover um ambiente acolhedor dentro da universidade. Espera-se que o aluno assuma compromisso com o curso e com seus estudos, trazendo benefícios para sua formação e para a universidade..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (40) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Adriane Parraga - Integrante / Letícia Guimarães - Integrante / Celso Costa - Integrante / Fabrícia Damando - Integrante.Financiador(es): Governo do Estado do Rio Grande do Sul - Bolsa.
2014 - Atual
Interconexões para MPSoCs visando Integração em 3 Dimensões para Alto Desempenho e Baixo Consumo de Energia
Descrição: Análise de topologias de NoCs para circuitos em 3 dimensões. Estudos das restrições dessa nova tecnologia e implementação e verificação de topogias que atendam requisitos de desempenho e potência para MPSoCs complexos..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (1) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Adriane Parraga - Integrante / Letícia Guimarães - Integrante / Celso Costa - Integrante / João Fragoso - Integrante.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.
2014 - Atual
Concepção e Desenvolvimento de um Nanokernel Paralelo para Sistemas Embarcados e de Tempo real
Descrição: Concepção e Desenvolvimento de um Nanokernel Paralelo para Sistemas Embarcados e de Tempo real.
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) .
Integrantes: Debora da Silva Motta Matos - Integrante / Celso Costa - Coordenador / João Fragoso - Integrante / Margrit Krug - Integrante.Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Bolsa / Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.
2011 - 2011
HIPEAC
Descrição: Desenvolvimento de uma metodologia para a obtenção de uma topologia para aplicações específicas. A ferramenta foi desenvolvida para a obtenção de um mapeamento para a rede em chip hierárquica ASHiNoC. A partir da ferramenta são obtidos resultados de latência ideal, máxima frequência de operação dos clusters e da NoC, consumo de potência e área da topologia definida. A ferramenta considera parâmetros de floorplanning e utiliza algoritmos genéticos para a obtenção do melhor mapeamento..
Situação: Concluído; Natureza: Pesquisa.
2009 - 2013
NAMITEC
Descrição: Desenvolvimento de aplicações de redes de sensores sem fio com SoC baseado em Redes em Chip e desenvolvimento de SoC para RSSF..
Situação: Concluído; Natureza: Pesquisa.
2006 - 2007
VAST
Descrição: Uso de técnicas de Statistical Machine Learning para automatização da ferramenta COMET. Análise de configurações de hardware para obtenção de projetos com melhor desempenho..
Situação: Desativado; Natureza: Pesquisa.


Projetos de extensão


2017 - Atual
Programa de Tutoria para Redução da Evasão e Aumento do Desempenho Acadêmico
Descrição: A proposição desse projeto de extensão tem como objetivo aumentar a qualidade de ensino dos alunos ingressantes no curso de Engenharia de Computação a fim de reduziro porcentual de evasão e conhecer as suas dificuldades, demandas e necessidades. Este projeto de tutoria já foi realizado nos anos de 2015 e 2016 e foi bastante relevante o retorno dos alunos sobre as dificuldades enfrentadas no início do curso. Desta forma, permite aos docentes tomarem algumas ações possíveis para que os mesmos não evadam o curso por motivos que poderiam ser mais facilmente revertidos. Com um acompanhamento semanal dos alunos ingressantes por parte dos tutores e com o curso de matemática preparatória, um outro projeto que complementa o objetivo deste, esse programa tem conseguido reduzir os níveis de evasão e aprimorar o desempenho dos alunos. Esse projeto propõe-se também aumentar a motivação dos alunos, sua motivação e proporcionar um ambiente acolhedor dentro da universidade. Dessa forma, o aluno cria um comprometimento com o curso e com o estudo, trazendo benefícios para sua formação e para a universidade..
Situação: Em andamento; Natureza: Extensão.
Alunos envolvidos: Graduação: (40) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Adriane Parraga - Integrante / Letícia Guimarães - Integrante / Celso Costa - Integrante / Fabrícia Damando - Integrante.
2016 - 2016
Programa de Tutoria para Redução da Evasão e Aumento do Desempenho Acadêmico
Descrição: Projeto para aproximar os alunos da universidade, conhecê-los melhor, fazer com que se sintam acolhidos, motivados e representados dentro da mesma. A proposição desse projeto de extensão tem como objetivo aumentar a qualidade de ensino dos alunos ingressantes no curso de Engenharia de Computação a fim de reduzir o porcentual de evasão e conhecer as suas dificuldades, demandas e necessidades. Esse projeto permitiu aos docentes tomarem algumas ações possíveis para que os mesmos não evadam o curso por motivos que poderiam ser facilmente revertidos. Com um acompanhamento semanal com os alunos por parte dos tutores, esse programa visa reduzir substancialmente os níveis de evasão e aprimorar o desempenho dos alunos, ao mesmo tempo em que se pretende aumentar a sua motivação e proporcionar um ambiente acolhedor dentro da universidade. Dessa forma,o aluno cria um comprometimento com o curso e com o estudo, trazendo benefícios para sua formação e para a universidade..
Situação: Concluído; Natureza: Extensão.
Alunos envolvidos: Graduação: (40) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Adriane Parraga - Integrante / Letícia Guimarães - Integrante / Celso Costa - Integrante / João Fragoso - Integrante / Margrit Krug - Integrante / Ivan Muller - Integrante / Dionísio Doering - Integrante / Roberto Baldino - Integrante.
2015 - Atual
Curso de Extensão de Matemática Preparatória para Ciências Exatas e Engenharias
Descrição: O curso tem o objetivo de ajudar os alunos do Curso de Engenharia de computação assim como estudantes do ensino médio da comunidade em geral na revisão de pontos importantes na área da matemática, visando potencializar o ingresso e a permanência destes em qualquer curso de Ciências Exatas e Engenharias..
Situação: Em andamento; Natureza: Extensão.
Alunos envolvidos: Graduação: (40) .
Integrantes: Debora da Silva Motta Matos - Integrante / Adriane Parraga - Integrante / Letícia Guimarães - Coordenador.
2015 - Atual
Programa de tutoria para redução da evasão e aumento do desempenho acadêmico
Descrição: O projeto pretende aproximar os alunos da universidade, conhecê-los melhor, fazer com que se sintam acolhidos, motivados e representados dentro da mesma. A proposição desse projeto de extensão tem como objetivo aumentar a qualidade de ensino dos alunos ingressantes no curso de Engenharia de Computação a fim de reduzir o porcentual de evasão e conhecer as suas dificuldades, demandas e necessidades. Este projeto de tutoria já foi realizado no ano de 2015 e foi bastante relevante o retorno dos alunos sobre suas dificuldades no início do curso. Desta forma, permite aos docentes tomarem algumas ações possíveis para que os mesmos não evadam o curso por motivos que poderiam ser facilmente revertidos. Com um acompanhamento semanal com os alunos por parte dos tutores, esse programa visa reduzir substancialmente os níveis de evasão e aprimorar o desempenho dos alunos, ao mesmo tempo em que se pretende aumentar a sua motivação e proporcionar um ambiente acolhedor dentro da universidade. Dessa forma, o aluno cria um comprometimento com o curso e com o estudo, trazendo benefícios para sua formação e para a universidade..
Situação: Em andamento; Natureza: Extensão.
Alunos envolvidos: Graduação: (40) .
Integrantes: Debora da Silva Motta Matos - Coordenador / Adriane Parraga - Integrante / Letícia Guimarães - Integrante / Celso Costa - Integrante / João Fragoso - Integrante / Ivan Muller - Integrante / Dionísio Doering - Integrante.


Projetos de desenvolvimento


2006 - 2007
SISLOC
Descrição: Desenvolvimento de um sistema de reconhecimento de locutor implementado em FPGA. Estudo dos algoritmos de RAL e tratamento do sinal vocal. Programação em VHDL e C. Análise e implementação do projeto em VHDL..
Situação: Concluído; Natureza: Desenvolvimento.


Revisor de periódico


2010 - Atual
Periódico: Microprocessors and Microsystems Journal
2012 - Atual
Periódico: IEEE Transactions on Computers (Print)


Revisor de projeto de fomento


2017 - Atual
Agência de fomento: Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul


Áreas de atuação


1.
Grande área: Engenharias / Área: Engenharia Elétrica.
2.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações/Especialidade: Sistemas de Telecomunicações.
3.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação.
4.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação.


Idiomas


Inglês
Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Bem.
Espanhol
Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Razoavelmente.
Francês
Compreende Razoavelmente, Fala Razoavelmente, Lê Bem, Escreve Razoavelmente.


Produções



Produção bibliográfica
Artigos completos publicados em periódicos

1.
1MATOS, Débora;Matos, Debora;Matos, D.;MOTTA, DEBORA2011 MATOS, Débora; Concatto, Caroline ; KREUTZ, Márcio ; Kastensmidt, Fernanda ; CARRO, L. ; Susin, Altamiro . Reconfigurable Routers for Low Power and High Performance. IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, v. 19, p. 2045-2057, 2011.

2.
2MATOS, Débora2011 MATOS, Débora; CONCATTO, Caroline ; KOLOGESKI, Anelise ; CARRO, Luigi ; KREUTZ, Marcio ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . A NOC closed-loop performance monitor and adapter. Microprocessors and Microsystems, v. s, p. s, 2011.

3.
3MATOS, Débora;Matos, Debora;Matos, D.;MOTTA, DEBORA2010MATOS, Débora; CONCATTO, C. ; Kologeski, Anelise ; Carro, Luigi ; Kastensmidt, Fernanda ; Susin, Altamiro ; Kreutz, Marcio . Monitor-adapter coupling for NOC performance tuning. Monitor-adapter coupling for NOC performance tuning, v. 1, p. 193-199, 2010.

Capítulos de livros publicados
1.
Matos, Debora; CONCATTO, C. ; CARRO, L. . Reconfigurable Intercommunication Infrastructure: NoCs. In: Beck, Antonio Carlos Schneider; Lang Lisbôa, Carlos Arthur; Carro, Luigi. (Org.). Adaptable Embedded Systems. 1ed.: Springer, 2012, v. 1, p. 119-161.

2.
WONG, Stephan ; CARRO, Luigi ; RUTZIG, Mateus ; MATOS, Débora ; GIORGI, Roberto ; PUZOVIC, Nikola ; CINTRA, Marcelo ; Stefanos Kaxiras ; DESOLI, Giuseppe ; GAI, Paolo ; MCKEE, Sally ; ZAKS, Ayal . ERA: Embedded Reconfigurable Architecture. In: João M. P. Cardoso; Michael Hübner. (Org.). Reconfigurable Computing: From FPGAs to Hardware/Software Codesign. 1sted.Berlin: Springer, 2011, v. 1, p. 239-259.

Trabalhos completos publicados em anais de congressos
1.
SEVERO, RENATO ; MACIEL DA COSTA, CELSO ; PARRAGA, ADRIANE ; MOTTA, DEBORA ; MULLER, IVAN ; VARGAS, FABIAN . Design and test of the RT-NKE task scheduling algorithm for multicore architectures. In: 2018 IEEE 19th LatinAmerican Test Symposium (LATS), 2018, Sao Paulo. 2018 IEEE 19th Latin-American Test Symposium (LATS), 2018. p. 1.

2.
CATALDO, RODRIGO ; KOROL, GUILHERME ; FERNANDES, RAMON ; Matos, Debora ; MARCON, CESAR . Architectural exploration of Last-Level Caches targeting homogeneous multicore systems. In: 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016, Belo Horizonte. 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016. p. 1.

3.
CATALDO, R. C. ; KOROL, G. S. ; FERNANDES, R. C. ; SANCHEZ, G. F. ; MATOS, Débora ; MARCON, C. A. M. . Evaluation of Emerging TSV-enabled Main Memories on the PARSEC Benchmark. In: International Conference on Electronics, Circuits, and Systems (ICECS), 2016, Monte Carlo. International Conference on Electronics, Circuits, and Systems (ICECS), 2016.

4.
PRASS, M. ; MATOS, Débora ; Costa, C. . Smalloc - Um Alocador Dinâmico de Memória para Sistemas Embarcados de Tempo Real. In: IV Competição Intel de Sistemas Embarcados (SBESC 2016), 2016, João Pessoa. IV Competição Intel de Sistemas Embarcados (SBESC 2016, 2016.

5.
Costa, C. ; MULLER, I. ; MATOS, Débora ; Krug, M. ; MURLIKY, L. ; FRACALOSSI, A. ; DEBOM, G. ; MATIAS JR., R. . RT-NKE Um Nanokernel de Tempo Real Educacional. In: VI Brazilian Symposium on Computing Systems Engineering, 2016, João Pessoa. VI Brazilian Symposium on Computing Systems Engineering, 2016.

6.
HENGLES, A. C. V. ; Guimarães, L. ; MATOS, Débora . TUTORIA COMO FERRAMENTA DE ESTUDO DA EVASÃO E PERMANÊNCIA DOS DISCENTES EM VULNERABILIDADE SOCIOCULTURAL. In: VI Conferencia Latinoamericana sobre el Abandono en la Educación Superior (VI-CLABES), 2016, Quito. VI Conferencia Latinoamericana sobre el Abandono en la Educación Superior, 2016. v. 1. p. 636-645.

7.
Matos, D.; KREUTZ, Marcio ; PRASS, M. ; CARRO, L. ; SUSIN, Altamiro . Performance Evaluation of Hierarchical NoC Topologies for Stacked 3D ICs. In: ISCAS, 2015, Lisboa. IEEE International Symposium on Circuits and Systems (ISCAS), 2015.

8.
Matos, Debora; KREUTZ, Marcio ; REINBRECHT, Cezar ; CARRO, Luigi ; SUSIN, Altamiro . Adaptive multiple switching strategy toward an ideal NoC. In: 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014, Melbourne VIC. 2014 IEEE International Symposium on Circuits and Systems (ISCAS). p. 1014.

9.
MATOS, Débora; REINBRECHT, Cezar ; KREUTZ, M. ; PALERMO, Gianluca ; CARRO, L. ; SUSIN, Altamiro . Hierarchical and Multiple Switching NoC with Floorplan based Adaptability. In: Applied Reconfigurable Computing - ARC, 2013, Los Angeles. Reconfigurable Computing: Architectures, Tools and Applications, 2013. v. 7806. p. 179-184.

10.
MATOS, Débora; REINBRECHT, Cezar ; MOTTA, Tiago. ; SUSIN, Altamiro . A Power-Efficient Hierarchical Network-on-Chip Topology for Stacked 3D ICs. In: IFIP/IEEE International Conference on Very Large Scale Integration (VLSI-SoC), 2013, Istambul. IFIP/IEEE International Conference on Very Large Scale Integration (VLSI-SoC), 2013.

11.
SANTOS, P. C. ; NAZAR, G. ; FAKHAR, A. ; WONG, Stephan ; MATOS, Débora ; CARRO, L. . A Fully Dynamic Reconfigurable NoC-based MPSoC: The Advantages of a Multi-Level Reconfiguration. In: Workshop on Design Tools and Architectures for Multi-Core Embedded Computing Platforms, 2013, Berlin. Workshop on Design Tools and Architectures for Multi-Core Embedded Computing Platforms, 2013.

12.
FRANTZ, F. ; MATOS, Débora ; LABRAK, L ; CLERMIDY, F. ; O?CONNOR, I. ; CARRO, L. ; SUSIN, Altamiro . MoNICA: Performance- and Thermal-Aware Floorplan for Heterogeneous 3D NoC-based MPSoCs. In: Workshop on 3D Integration Applications, Techonology, Architecture, Design, Automation and Test, 2013, Grenoble. 3D Integration Applications, Techonology, Architecture, 2013.

13.
Matos, Debora; REINBRECHT, Cezar ; PALERMO, Gianluca ; MARTINELLI, Jonathan ; SUSIN, Altamiro ; SILVANO, Cristina ; CARRO, Luigi . Floorplan-aware hierarchical NoC topology with GALS interfaces. In: 2012 IEEE International Symposium on Circuits and Systems ISCAS 2012, 2012, Seoul. 2012 IEEE International Symposium on Circuits and Systems, 2012.

14.
REINBRECHT, C. ; Matos, D. ; CARRO, L. ; SUSIN, A. ; KREUTZ, M. . MINoC: Providing configurable high throughput interconnection for MPSoCs. In: 2012 IEEE 3rd Latin American Symposium on Circuits and Systems (LASCAS), 2012, Playa del Carmen. 2012 IEEE 3rd Latin American Symposium on Circuits and Systems (LASCAS), 2012.

15.
STERPONE, L. ; CARRO, Luigi ; MATOS, Débora ; WONG, Stephan ; FAKHAR, A. . A New Reconfigurable Clock-Gating Technique for Low Power SRAM-based FPGAs. In: Design, Automation & Test in Europe (DATE), 2011, Grenoble. Design, Automation & Test in Europe - DATE, 2011. p. 1-6.

16.
Matos, Debora; PALERMO, Gianluca ; ZACCARIA, Vittorio ; REINBRECHT, Cezar ; SUSIN, Altamiro ; SILVANO, Cristina ; CARRO, Luigi . Floorplanning-aware design space exploration for application-specific hierarchical networks on-chip. In: the 4th International Workshop, 2011, Porto Alegre. Proceedings of the 4th International Workshop on Network on Chip Architectures - NoCArc '11. New York: ACM Press. p. 31.

17.
MATOS, Débora; CARRO, Luigi ; SUSIN, Altamiro . Associating packets of heterogeneous cores using a synchronizer wrapper for NoCs. In: IEEE International Symposium on Circuits and Systems - ISCAS, 2010, Paris. IEEE International Symposium on Circuits and Systems, 2010.

18.
MATOS, Débora; CONCATTO, Caroline ; KOLOGESKI, Anelise ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . Monitor-Adapter Coupling for NOC Performance Tuning. In: International Conference on Embedded Computer Systems: Architectures, MOdeling and Simulation - SAMOS, 2010, Samos. SAMOS X: International Conference on Embedded Computer Systems: Architectures, MOdeling and Simulation, 2010.

19.
MATOS, Débora; COSTA, Miklécio ; CARRO, Luigi ; SUSIN, Altamiro . Network Interface to Synchronize Multiple Packets on NoC-based Systems-on-Chip. In: Very Large Scale Integration System-on-Chip (VLSI-SoC), 2010, Madri. Very Large Scale Integration System-on-Chip (VLSI-SoC), 2010.

20.
MATOS, Débora; CONCATTO, Caroline ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . The Need for Reconfigurable Routers in Networks-on-Chip. In: Applied Reconfigurable Computing, 2009, Karlsruhe, Alemanha. 5th international workshop, ARC 2009.. Berlin: Springer, 2009. v. 1. p. 275-280.

21.
CONCATTO, Caroline ; MATOS, Débora ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . NoC Power Optimization Using a Reconfigurable Router. In: IEEE Computer Society Annual Symposium on VLSI - ISVLSI, 2009, Tampa. IEEE Computer Society Annual Symposium on VLSI, 2009.

22.
ROSA, Leandro Zanetti Paiva da ; MATOS, Débora ; PORTO, Marcelo Schiavon ; AGOSTINI, L. V. ; SUSIN, Altamiro ; BAMPI, Sergio . Arquitetura de Alto Desempenho para o Algoritmo de Estimação de Movimento SDS-DIC com Múltiplos Quadros de Referência. In: XV Workshop Iberchip, 2009, Buenos Aires. XV Workshop Iberchip, 2009. v. 2. p. 567-572.

23.
CONCATTO, Caroline ; MATOS, Débora ; CARRO, Luigi ; COTA, Erika ; KASTENSMIDT, Fernanda ; KREUTZ, Marcio ; SUSIN, Altamiro . Fault Tolerant Mechanism to Improve Yield in NoCs Using a Reconfigurable Router. In: Integrated Circuits and Systems Design - SBCCI, 2009, Natal. ACM 22st Symposium on Integrated Circuits and System Design, 2009.

24.
MATOS, Débora; CONCATTO, Caroline ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . Highly Efficient Reconfigurable Routers in NoCs. In: 17th IFIP/IEEE International Conference on Very Large Scale Integration - VLSI-SoC., 2009, Florianópolis. 17th IFIP/IEEE International Conference on Very Large Scale Integration, 2009.

25.
MATOS, Débora; CONCATTO, Caroline ; KOLOGESKI, Anelise ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . Adaptive Router Architecture Based on Traffic Behavior Observability. In: Network on Chip Architectures - NoCARC, 2009, New York. Second International Workshop on Network on Chip Architectures, 2009.

Resumos expandidos publicados em anais de congressos
1.
KOLOGESKI, Anelise ; CONCATTO, Caroline ; MATOS, Débora ; MOTTA, Tiago. ; KASTENSMIDT, Fernanda . Combining Fault Tolerance and Serialization Effort to Improve Yield in 3D Networks-on-Chip. In: IEEE International Conference on Electronics, Circuits, and Systems - ICECS, 2013, Abu Dhabi. IEEE International Conference on Electronics, Circuits, and Systems, 2013.

2.
SANTOS, P. C. ; NAZAR, G. ; FAKHAR, A. ; WONG, Stephan ; MATOS, Débora ; CARRO, L. . A Fully Dynamic Reconfigurable NoC-based MPSoC: The Advantages of a Multi-Level Reconfiguration. In: Workshop on Design Tools and Architectures for Multi-Core Embedded Computing Platforms (DITAM), 2012, Berlin. Workshop on Design Tools and Architectures for Multi-Core Embedded Computing Platforms, 2012.

3.
SANTOS, Paulo Cesar ; MARTINELLI, Jonathan ; REINBRECHT, Cezar ; MATOS, Débora ; SUSIN, Altamiro . Efficient Processing Element Unit for MPSoC NoC-based. In: South Symposium on Microelectronics, 2011, Novo Hamburgo. 26th South Symposium on Microelectronics, 2011. v. 26.

4.
KOLOGESKI, Anelise ; CONCATTO, Caroline ; MATOS, Débora ; KREUTZ, Marcio ; KASTENSMIDT, Fernanda ; CARRO, Luigi ; SUSIN, Altamiro . Adaptive Buffer Size Based on Flow Control Observability for NoC Routers. In: 25th South Symposium on Microelectronics - SIM 2010, 2010, Porto Alegre. 25th South Symposium on Microelectronics, 2010.

5.
MATOS, Débora; ROSA, Leandro Zanetti Paiva da ; BAMPI, Sergio ; SUSIN, Altamiro . High Performance FIR Filter Using ARM Core. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009.

6.
ROSA, Leandro Zanetti Paiva da ; MATOS, Débora ; PORTO, Marcelo Schiavon ; AGOSTINI, L. V. ; SUSIN, Altamiro ; BAMPI, Sergio . SDS-DIC Architecture with Multiple Reference Frames for HDTV Motion Estimation. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009.

7.
MATOS, Débora; TAVARES, R. N. . Mixed CMOS PTL Adders. In: Workshop de Computação e Aplicações - WCOMPA, 2006, Campo Grande. Workshop de Computação e Aplicações, 2006. p. 34-39.

Resumos publicados em anais de congressos
1.
WAGNER, A. R. ; MATOS, Débora ; Guimarães, L. . PROGRAMA DE TUTORIA PARA REDUÇÃO DA EVASÃO E AUMENTO DO DESEMPENHO ACADÊMICO. In: VII SIEPEX-Salão Integrado de Ensino, Pesquisa e Extensão da UERGS, 2017, Tapes. VII SIEPEX-Salão Integrado de Ensino, Pesquisa e Extensão da UERGS, 2017.

2.
MATOS, Débora; CARRO, Luigi ; SUSIN, Altamiro . Hierarchical Interconnection for Low Power Circuits in Future Technologies. In: PhD-Forum - VLSI-SoC, 2011, Hong Kong. Very Large Scale Integration - VLSI-SoC, 2011.

Apresentações de Trabalho
1.
SEVERO, R. ; Costa, C. ; Parraga, A. ; Matos, Debora ; MULLER, I. ; VARGAS, F. . Design and test of the RT-NKE task scheduling algorithm for multicore architectures. 2018. (Apresentação de Trabalho/Conferência ou palestra).

2.
MATOS, Débora. A Importância da UERGS no Desenvolvimento do Estado. 2017. (Apresentação de Trabalho/Conferência ou palestra).

3.
MATOS, Débora; Parraga, A. ; Guimarães, L. . Mulheres das Ciências e dos Números. 2017. (Apresentação de Trabalho/Conferência ou palestra).

4.
MATOS, Débora; REINBRECHT, Cezar ; KREUTZ, M. ; PALERMO, Gianluca ; CARRO, L. ; SUSIN, Altamiro . Hierarchical and Multiple Switching NoC with Floorplan Based Adaptability. 2013. (Apresentação de Trabalho/Conferência ou palestra).

5.
MATOS, Débora. Hierarchical Interconnection for Low Power Circuits in Future Technologies. 2011. (Apresentação de Trabalho/Seminário).

6.
MATOS, Débora; REINBRECHT, Cezar ; PALERMO, Gianluca ; ZACCARIA, Vittorio ; SILVANO, Cristina ; CARRO, Luigi ; SUSIN, Altamiro . Floorplanning-aware design space exploration for application-specific hierarchical networks on-chip. 2011. (Apresentação de Trabalho/Simpósio).

7.
MATOS, Débora; CARRO, Luigi ; SUSIN, Altamiro . Associating Packets of Heterogeneous Cores Using a Synchronizer Wrapper for NoCs. 2010. (Apresentação de Trabalho/Simpósio).

8.
MATOS, Débora; CONCATTO, Caroline ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . 17th IFIP International Conference on Very Large Scale Integration - VLSI-SoC. 2009. (Apresentação de Trabalho/Conferência ou palestra).

9.
MATOS, Débora; TAVARES, R. N. . Mixed CMOS PTL Adders. 2006. (Apresentação de Trabalho/Congresso).

10.
MATOS, Débora; TAVARES, R. N. . Geração Automática de Circuitos Elétricos ? GACE. 2005. (Apresentação de Trabalho/Seminário).

11.
MATOS, Débora; TAVARES, R. N. . Combinação da tecnologia PTL com CMOS em circuitos digitais. 2005. (Apresentação de Trabalho/Seminário).

Outras produções bibliográficas
1.
MATOS, Débora; REINBRECHT, Cezar ; CARRO, Luigi ; SUSIN, Altamiro . HiCIT ? A Low Power Hierarchical Interconnect Solution 2011 (Diagnostic Services in Network-on-Chips - DSNoC).

2.
KOLOGESKI, Anelise ; MATOS, Débora ; CONCATTO, Caroline ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . Run Time Adaptive Mechanism for Sustaining Performance with Fault Tolerance in NOCs 2010 (Diagnostic Services in Network-on-Chips - DSNoC).

3.
CONCATTO, Caroline ; MATOS, Débora ; CARRO, Luigi ; COTA, Erika ; KASTENSMIDT, Fernanda ; SUSIN, Altamiro . Improving Reliability in NoCs with a Reconfigurable Router 2009 (Diagnostic Services in Network-on-Chips - DSNoC).


Demais tipos de produção técnica
1.
MATOS, Débora. Circuitos Digitais e Arquiteturas. 2017. .

2.
MATOS, Débora. Circuitos Digitais e Arquiteturas. 2017. (Curso de curta duração ministrado/Extensão).

3.
MATOS, Débora. Escrita Científica de Artigos Científicos de Alto Impacto com enfoque na área da Computação. 2016. (Curso de curta duração ministrado/Extensão).

4.
MATOS, Débora; PRASS, M. . Circuitos Integrados em 3 Dimensões Interconectados por uma NoC Tolerante a Falhas. 2016. (Relatório de pesquisa).



Bancas



Participação em bancas de trabalhos de conclusão
Mestrado
1.
MATOS, Débora; RECH, P.; BALEN, T. R.. Participação em banca de Israel da Costa Lopes. Convolutional Neural Network Reliability on an APSoC platform - a traffic sign recognition case study. 2017. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

2.
MATOS, Débora; AMORY, A. M.; AZAMBUJA, J.. Participação em banca de Ádria Barros de Oliveira. Applying Dual-Core Lockstep in Embedded Processors to Mitigate Radiation-induced Soft Errors. 2017. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

3.
MATOS, Débora; AMORY, A. M.; MARCON, C. A. M.. Participação em banca de Marcelo Melo Linck. Increasing Memory Access Efficieny Through a Two-Level Memory Controller. 2017. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Teses de doutorado
1.
SUSIN, A.; MATOS, Débora; ROSA, V. S.. Participação em banca de Bruno Boessio Vizzotto. Efficient Algorithms for Process and Communication of Multiview Videos: Contributions in Rate Control and Thread Management for 3D-Videos. 2017. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

Qualificações de Doutorado
1.
MATOS, Débora; MARCON, C. A. M.; AMORY, A. M.. Participação em banca de Jean Carlo HamerskiI. Support to Run-Time Adaptation by a Publish-Subscribe Based Middleware for MPSoC Archictectures. 2017. Exame de qualificação (Doutorando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

2.
MORAES, F. G.; MARCON, C. A. M.; MATOS, Débora. Participação em banca de Marcelo Ruaro. Integrated Communication and Computation Runtime QoS Management for Large Scale MPSoCS. 2015. Exame de qualificação (Doutorando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Monografias de cursos de aperfeiçoamento/especialização
1.
MATOS, Débora; Fragoso, J.. Participação em banca de Roberto Bartzen Acosta. Estudo de um Sistema Embarcado com Processamento Paralelo e Transformada Wavelet Discreta para Controle de Presença. 2017. Monografia (Aperfeiçoamento/Especialização em Especialização em Sistemas Embarcados) - Universidade Estadual do Rio Grande do Sul.

2.
Parraga, A.; Fragoso, J.; MATOS, Débora; Doering, D.. Participação em banca de Augusto Lenz. Integer Neural Network Hardware Implementation. 2016. Monografia (Aperfeiçoamento/Especialização em Especialização em Sistemas Embarcados) - Universidade Estadual do Rio Grande do Sul.

3.
Costa, C.; MATOS, Débora; MULLER, I.. Participação em banca de Renato Severo. Implementação de um Algoritmo de Escalonamento Particionado para arquiteturas Multicore no RT-NKE. 2016. Monografia (Aperfeiçoamento/Especialização em Especialização em Sistemas Embarcados) - Universidade Estadual do Rio Grande do Sul.

Trabalhos de conclusão de curso de graduação
1.
MATOS, Débora; DAMANDO, Fabrícia.; Costa, C.. Participação em banca de Guilherme Isaias Debom Machado.Analisador de Pior Caso de Execução para Sistemas de Tempo Real em Processador MIPS. 2017. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul.

2.
KREUTZ, Marcio; PEREIRA, M. M.; MATOS, Débora. Participação em banca de Jefferson Igor Duarte Silva.An AI based Tool for Networks-on-Chip Design Space Exploration. 2017. Trabalho de Conclusão de Curso (Graduação em Sistemas e Computação) - Universidade Federal do Rio Grande do Norte.

3.
MATOS, Débora; Guimarães, L.. Participação em banca de Israel da Costa Loipes.Implementação de uma Rede Neural Feedfoward em FPGA para Processamento de Imagem de Baixo Nível. 2016. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul.

4.
Matos, D.; Doering, D.. Participação em banca de Elaine de Almeida Motta.Projeto de um carregador fotovoltaico portátil para dispositivos móveis. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul.

5.
Matos, D.; MULLER, I.. Participação em banca de Eduardo Spieler de Oliveira.Estudo e implementação de Redes Neurais na classificação de sons pulmonares. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul.




Eventos



Participação em eventos, congressos, exposições e feiras
1.
19th IEEE Latin-American Test Symposium. Design and test of the RT-NKE task scheduling algorithm for multicore architectures. 2018. (Congresso).

2.
Fórum de Pró-Reitores de Pesquisa e Pós-Graduação. 2017. (Outra).

3.
IEEE International Symposium on Circuits and Systems (ISCAS). Performance Evaluation of Hierarchical NoC Topologies for Stacked 3D ICs. 2015. (Congresso).

4.
International Symposium on Applied Reconfigurable Computing.Hierarchical and Multiple Switching NoC with Floorplan based Adaptability. 2013. (Simpósio).

5.
Annual IEEE/ACM International Symposium on Microarchitecture. 2011. (Simpósio).

6.
International Workshop on Network on Chip Architectures.Floorplanning-Aware Design Space Exploration for Application-Specific Hierarchical Networks on-Chip. 2011. (Outra).

7.
Very Large Scale Integration System-on-Chip (VLSI-SoC). Hierarchical Interconnection for Low Power Circuits in Future Technologies. 2011. (Congresso).

8.
International Symposium on Circuits and Systems - ISCAS.Associating Packets of Heterogeneous Cores Using a Synchronizer Wrapper for NoCs. 2010. (Simpósio).

9.
17th IFIP International Conference on Very Large Scale Integration - VLSI-SoC. Highly Efficient Reconfigurable Routers in NoCs. 2009. (Congresso).

10.
21st Symposium on Integrated Circuits and System Design. 2008. (Simpósio).

11.
XXVI Congresso da Sociedade Brasileira de Computação. Mixed CMOS PTL Adders. 2006. (Congresso).


Organização de eventos, congressos, exposições e feiras
1.
MATOS, Débora; Parraga, A. ; ANDRADES FILHO, C. ; FURTADO, A. F. ; GOVONI, Bruna. ; KREUTZ, R. ; COSTA, E. S. ; GHERKE, L. . Semana Nacional da Ciência e Tecnologia: A matemática está em Tudo!. 2017. (Congresso).

2.
COSTA, E. S. ; ANDRADES FILHO, C. ; MATOS, Débora . 3° Jornada de Pós-Graduação da Universidade Estadual do Rio Grande do Sul. 2017. (Congresso).

3.
MATOS, Débora; SILVA, M. C. A. ; FERREIRA, F. S. . Semana Acadêmica do curso de Engenharia de Computação. 2015. (Outro).

4.
CARRO, L. ; NAZAR, G. ; MATOS, Débora ; CONCATTO, C. . Advanced School on Microarchitecture. 2011. (Outro).



Orientações



Orientações e supervisões em andamento
Trabalho de conclusão de curso de graduação
1.
Max Jeison Prass. Smalloc: Um allocador Dinâmico de Memória para Sistemas Embarcados e de Tempo Real. Início: 2017. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul. (Orientador).

2.
Miguel Cafruni. Exploração de Paralelismo em Processador MIPS-based. Início: 2017. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul, Universidade Estadual do Rio Grande do Sul. (Orientador).


Orientações e supervisões concluídas
Dissertação de mestrado
1.
Rodrigo Cadore Cataldo. Design and Exploration of 3D MPSoC with On-chip Cache Support. 2016. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Coorientador: Debora da Silva Motta Matos.

Monografia de conclusão de curso de aperfeiçoamento/especialização
1.
Leonardo Bordignon Ceolin. Módulo Inteligente para Geração de Sinais de Redução de Velocidade em Elevadores. 2016. Monografia. (Aperfeiçoamento/Especialização em Especialização em Sistemas Embarcados) - Universidade Estadual do Rio Grande do Sul. Orientador: Debora da Silva Motta Matos.

2.
Giovani Bissani Pedroso. Resource-aware Design for FPGA-based NoC. 2016. Monografia. (Aperfeiçoamento/Especialização em Especialização em Sistemas Embarcados) - Universidade Estadual do Rio Grande do Sul. Orientador: Debora da Silva Motta Matos.

Trabalho de conclusão de curso de graduação
1.
Miguel Cafruni. Explorando paralelismo em arquiteturas RISC. 2018. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul, Estado do Rio Grande do Sul. Orientador: Debora da Silva Motta Matos.

2.
Max Jeison Prass. SMALLOC - Alocador Dinâmico de Memória para Sistemas Embarcados e de Tempo Real. 2018. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul. Orientador: Debora da Silva Motta Matos.

3.
Paulo Cesar Santos da Silva Junior. Sistema Multiprocessado Utilizando Rede Intrachip. 2011. Trabalho de Conclusão de Curso. (Graduação em Engenharia em Sistemas Digitais) - Universidade Estadual do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Debora da Silva Motta Matos.

Iniciação científica
1.
Lincoln Vinicius Schreiber. Processamento de Imagens geradas a partir de VANTs para soluções na Agricultura. 2017. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Debora da Silva Motta Matos.

2.
Maurício Farias da Silva. Processamento de Imagens aplicado a Agricultura de Precisão em Imagens obtidas de Veículos Autônomos Não-Tripulado. 2017. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul, Universidade Estadual do Rio Grande do Sul. Orientador: Debora da Silva Motta Matos.

3.
Victor Antonio Diehl. Processamento de Imagens obtidas por VANTS. 2017. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul, Universidade Estadual do Rio Grande do Sul. Orientador: Debora da Silva Motta Matos.

4.
Max Jeison Prass. Exploração de Estratégias de Adaptabilidade para Tolerar Falhas em NoCs para Chips 3D. 2016. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Debora da Silva Motta Matos.

5.
Max Jeison Prass. Circuitos Integrados em 3 Dimensões Interconectados por uma NoC Tolerante a Falhas. 2015. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Debora da Silva Motta Matos.

6.
Max Jeison Prass. Interconexões para MPSoCs visando Integração em 3 Dimensões para Alto Desempenho e Baixo Consumo de Energia. 2014. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Estadual do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Debora da Silva Motta Matos.

7.
Tiago da Silva Motta. Análise de energia em NoCs 3D hierárquicas. 2012. Iniciação Científica. (Graduando em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Debora da Silva Motta Matos.

8.
Jonathan Ribeiro Martinelli. Implementação e Análise de Redes-em-Chip Heterogêneas. 2010. Iniciação Científica. (Graduando em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Debora da Silva Motta Matos.

9.
Rafael Leites Luchese. Análise de Interfaces de Redes para NoCs. 2010. Iniciação Científica. (Graduando em Engenharia da Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Debora da Silva Motta Matos.

10.
Paulo Cesar Santos da Silva Junior. Implementação de um MPSoC utilizando Redes-em-Chip. 2009. Iniciação Científica - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Debora da Silva Motta Matos.



Inovação



Projetos de pesquisa

Projeto de extensão


Educação e Popularização de C & T



Apresentações de Trabalho
1.
MATOS, Débora. A Importância da UERGS no Desenvolvimento do Estado. 2017. (Apresentação de Trabalho/Conferência ou palestra).

2.
MATOS, Débora; Parraga, A. ; Guimarães, L. . Mulheres das Ciências e dos Números. 2017. (Apresentação de Trabalho/Conferência ou palestra).


Cursos de curta duração ministrados
1.
MATOS, Débora. Circuitos Digitais e Arquiteturas. 2017. .


Organização de eventos, congressos, exposições e feiras
1.
COSTA, E. S. ; ANDRADES FILHO, C. ; MATOS, Débora . 3° Jornada de Pós-Graduação da Universidade Estadual do Rio Grande do Sul. 2017. (Congresso).



Outras informações relevantes


Revisões de artigos submetidos aos Simpósios:

- DATE 2009/ 2010/ 2012/ 2013
- DAC
- Symposium on Integrated Circuits and Systems Design - SBCCI 2009.
- International Conference on Field Programmable Logic and Applications - FPL 2013
- International Symposium on Systems, Architectures, Modeling, and Simulation - SAMOS 2009
- Reconfigurable Architectures Workshop - RAW 2009
- IFIP/IEEE International Conference on Very Large Scale Integration - VLSI-SoC

Revisões de periódicos:
- Transacation on Computers
- Microprocessors and Microsystems - Journal - Elsevier

Colaboração na formação do curso Tecnólogo em Análise e Desenvolvimento de Sistemas - FATO Monteiro Lobato durante a fase de aprovação do curso perante o MEC.



Página gerada pelo Sistema Currículo Lattes em 14/12/2018 às 4:34:09