Guilherme Ribeiro Corrêa

  • Endereço para acessar este CV: http://lattes.cnpq.br/1389878856201800
  • Última atualização do currículo em 06/12/2018


Guilherme Corrêa é professor na Universidade Federal de Pelotas (UFPel), lotado no Centro de Desenvolvimento Tecnológico (CDTec), onde atua nos cursos de Ciência da Computação, Engenharia de Computação e no Programa de Pós-Graduação em Computação (PPGC). É doutor (2015) em Engenharia Electrotécnica e de Computadores pela Universidade de Coimbra (Portugal), mestre (2010) em Ciência da Computação pela Universidade Federal do Rio Grande do Sul, bacharel (2008) em Ciência da Computação pela Universidade Federal de Pelotas e técnico (2004) em Sistemas de Telecomunicações pelo Centro Federal de Educação Tecnológica de Pelotas. Atuou, de 2008 a 2015, como pesquisador do Instituto de Telecomunicações (Portugal). Durante o ano 2015, foi bolsista de pós-doutorado no Programa de Pós-Graduação em Computação da Universidade Federal de Pelotas. Suas atividades de pesquisa se concentram nos seguintes temas: algoritmos e técnicas de codificação de imagem e vídeo, transcodificação de vídeo, transporte e entrega de multimídia em redes e projeto de sistemas digitais. (Texto informado pelo autor)


Identificação


Nome
Guilherme Ribeiro Corrêa
Nome em citações bibliográficas
CORRÊA, Guilherme;CORREA, Guilherme;CORRÊA, G.;CORREA, G.;Correa, Guilherme;CORREA, Guilherme R.;CORREA, G. R.;CORREA, Guilherme Ribeiro

Endereço


Endereço Profissional
Universidade Federal de Pelotas, Centro de Desenvolvimento Tecnológico.
Rua Gomes Carneiro, 1
Centro
96010900 - Pelotas, RS - Brasil
Telefone: (53) 39211327


Formação acadêmica/titulação


2010 - 2015
Doutorado em Engenharia Eletrotécnica e de Computadores.
Universidade de Coimbra, UC, Portugal, UC, Portugal.
Título: Computational Complexity Reduction and Scaling for High Efficiency Video Encoders, Ano de obtenção: 2015.
Orientador: Prof. Dr. Luis Alberto da Silva Cruz.
Coorientador: Prof. Dr. Luciano Volcan Agostini.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: Codificação de Vídeo; High Efficiency Video Coding; Complexidade Computacional.
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Codificação de Imagem e Vídeo.
Grande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações / Especialidade: Sistemas de Telecomunicações.
2009 - 2010
Mestrado em Computação.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Título: Estudo e Desenvolvimento de Heurísticas e Arquiteturas de Hardware para Decisão Rápida do Modo de Codificação de Bloco para o Padrão H.264/AVC,Ano de Obtenção: 2010.
Orientador: Prof. Dr. Sergio Bampi.
Coorientador: Prof. Dr. Luciano Volcan Agostini.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: Arquiteturas de Sistemas Computacionais; Codificação de Vídeo; H.264/AVC.
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Codificação de Imagem e Vídeo.
2005 - 2008
Graduação em Bacharelado em Ciência da Computação.
Universidade Federal de Pelotas, UFPEL, Brasil.
com período sanduíche em Universidade de Coimbra (Orientador: Prof. Dr. Luis Alberto da Silva Cruz).
Título: Filtro Redutor do Efeito de Bloco Intercamadas para o Padrão H.264/SVC Realizado com Dispositivo FPGA.
Orientador: Prof. Dr. Luciano Volcan Agostini.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
2003 - 2004
Curso técnico/profissionalizante em Telecomunicações.
Centro Federal de Educação Tecnológica de Pelotas, CEFET/RS, Brasil.


Pós-doutorado


2015 - 2015
Pós-Doutorado.
Universidade Federal de Pelotas, UFPEL, Brasil.
Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil.
Grande área: Ciências Exatas e da Terra
Grande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações / Especialidade: Sistemas de Telecomunicações.


Formação Complementar


2017 - 2017
Curso de Formação de Professores Ingressantes. (Carga horária: 40h).
Universidade Federal de Pelotas, UFPEL, Brasil.
2011 - 2011
Embedded Linux on MicroBlaze Processor. (Carga horária: 20h).
Universidade do Porto, UP, Portugal.
2010 - 2010
Curso Avançado da Escola de Microeletrônica. (Carga horária: 30h).
Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.
2009 - 2009
Curso Avançado da Escola de Microeletrônica. (Carga horária: 30h).
Universidade Federal de Pelotas, UFPEL, Brasil.
2008 - 2008
Curso Avançado da Escola de Microeletrônica. (Carga horária: 30h).
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
2006 - 2008
Extensão universitária em Língua Alemã. (Carga horária: 250h).
Universidade Federal de Pelotas, UFPEL, Brasil.
2006 - 2008
Língua Inglesa. (Carga horária: 300h).
British House English School, BH, Brasil.
2007 - 2007
Curso Avançado da Escola de Microeletrônica. (Carga horária: 30h).
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
2006 - 2006
Curso Básico da Escola de Microeletrônica (EMICRO). (Carga horária: 30h).
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
2003 - 2005
Extensão universitária em Língua Inglesa. (Carga horária: 280h).
Universidade Federal de Pelotas, UFPEL, Brasil.
2003 - 2003
Astrofísica Geral. (Carga horária: 120h).
Observatório Nacional, ON, Brasil.


Atuação Profissional



Universidade Federal de Pelotas, UFPEL, Brasil.
Vínculo institucional

2016 - Atual
Vínculo: Servidor Público, Enquadramento Funcional: Professor Adjunto-A, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Professor lotado no Centro de Desenvolvimento Tecnológico (CDTec), atuando nos cursos de Bacharelado em Ciência da Computação, Engenharia de Computação e no Programa de Pós-Graduação em Computação (PPGC).

Vínculo institucional

2015 - 2016
Vínculo: Bolsista, Enquadramento Funcional: Bolsista de Pós-Doutorado, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Bolsista de pós-doutorado da CAPES, atuando no Programa de Pós-Graduação em Computação (PPGC) e no Grupo de Arquiteturas e Circuitos Integrados (GACI) em projeto coordenado pelo Prof. Luciano Volcan Agostini.

Vínculo institucional

2005 - 2009
Vínculo: Bolsista, Enquadramento Funcional: Bolsista de Iniciação Científica, Carga horária: 12
Outras informações
Bolsista de Iniciação Científica do CNPq atuando no Grupo de Arquiteturas e Circuitos Integrados (GACI), sob orientação dos professores José Luís Almada Güntzel e Luciano Volcan Agostini.

Vínculo institucional

2008 - 2008
Vínculo: Bolsista, Enquadramento Funcional: Bolsista de Monitoria, Carga horária: 12
Outras informações
Bolsista de monitoria no Departamento de Informática, sob orientação da Prof. Simone André da Costa Cavalheiro.

Atividades

05/2016 - Atual
Ensino, COMPUTAÇÃO, Nível: Pós-Graduação

Disciplinas ministradas
- Princípios de Codificação de Vídeo
- Qualidade em Sistemas de Vídeo Digital
- Processamendo Digital de Imagens
02/2015 - Atual
Pesquisa e desenvolvimento , Unidades e Cursos de Graduação, Centro de Desenvolvimento Tecnológico (CDTec).

02/2015 - Atual
Ensino, Ciência da Computação, Nível: Graduação

Disciplinas ministradas
- Arquitetura e Organização de Computadores I
- Introdução à Ciência da Computação
- Programação de Computadores
- Qualidade em Sistemas de Vídeo Digital
- Redes de Computadores
- Redes Multimídia
- Laboratório de Computação
02/2015 - Atual
Ensino, Engenharia de Computação, Nível: Graduação

Disciplinas ministradas
- Arquitetura e Organização de Computadores I
- Programação de Computadores
- Qualidade em Sistemas de Vídeo Digital
- Redes de Computadores
- Redes Multimídia
- Introdução à Engenharia de Computação
08/2005 - 02/2009
Pesquisa e desenvolvimento , Instituto de Física e Matemática, Departamento de Informática.

06/2008 - 09/2008
Outras atividades técnico-científicas , Departamento de Informática, Departamento de Informática.

Atividade realizada
Monitoria nas disciplinas: Teoria da Computação, Linguagens Formais, Análise de Algoritmos e Semântica Formal.

Universidade de Coimbra, UC, Portugal.
Vínculo institucional

2011 - 2012
Vínculo: Prestação de Serviços, Enquadramento Funcional: Adjunto de Ensino, Carga horária: 10

Atividades

02/2012 - 06/2012
Ensino, Engenharia Eletrotécnica e de Computadores, Nível: Graduação

Disciplinas ministradas
01000340 - Sistemas de Microprocessadores
09/2011 - 02/2012
Ensino, Engenharia Eletrotécnica e de Computadores, Nível: Graduação

Disciplinas ministradas
01000312 - Programação de Computadores

Instituto de Telecomunicações, IT, Portugal.
Vínculo institucional

2012 - 2015
Vínculo: Bolsista, Enquadramento Funcional: Pesquisador Colaborador, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Bolsista de doutorado do Programa Ciência sem Fronteiras (CNPq) em atividade de pesquisa no laboratório de Processamento de Imagens do Instituto de Telecomunicações (IT - polo de Coimbra, Portugal) sob orientação do Prof. Dr. Luís A. da Silva Cruz.

Vínculo institucional

2010 - 2012
Vínculo: Bolsista, Enquadramento Funcional: Pesquisador Assistente, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Bolsista do laboratório de Processamento de Imagens do Instituto de Telecomunicações (IT - polo de Coimbra, Portugal) sob orientação do Prof. Dr. Luís Alberto da Silva Cruz.

Vínculo institucional

2008 - 2009
Vínculo: Bolsista, Enquadramento Funcional: Pesquisador Visitante, Carga horária: 40, Regime: Dedicação exclusiva.
Outras informações
Bolsista do Programa de Bolsas Luso-Brasileiras Santander Universidades em atividade de intercâmbio no laboratório de Processamento de Imagens do Instituto de Telecomunicações (IT - polo de Coimbra, Portugal) sob orientação do Prof. Dr. Luís A. da Silva Cruz.

Atividades

10/2010 - 01/2015
Pesquisa e desenvolvimento , Instituto de Telecomunicações - Coimbra, .

09/2008 - 02/2009
Pesquisa e desenvolvimento , Instituto de Telecomunicações - Coimbra, .

Linhas de pesquisa
Redes e Multimídia


Linhas de pesquisa


1.
Multimídia e Processamento de Sinais
2.
Sistemas Digitais e Embarcados
3.
Processamento, Análise e Codificação de Informação Audiovisual
4.
Redes e Multimídia


Projetos de pesquisa


2018 - Atual
Turismo em sítios de memória: riscos e desafios
Descrição: Este projeto visa dar continuidade ao trabalho de pesquisa iniciado em 2014 sobre a gênese, recepção e público dos Museus de memória latino-americanos, que por sua vez foi um desdobramento de projeto apresentado em 2011 sobre museus e comunidades. No atual projeto buscar-se-á investigar os impactos da inscrição de museus de memória no cenário urbano como pontos turísticos, e as relações que interpõem no espaço social no qual estão inseridos, tendo como universo de pesquisa museus de memória e memoriais no cenário latinoamericano. A pesquisa tem por objetivo compreender e avaliar os impactos da inscrição de museus de memória no cenário urbano como pontos turísticos, analisando as relações que interpõem no espaço social no qual estão inseridos. Serão analisadas três categoriais de instituições museológicas: Museus implantados em lugares que foram sede de acontecimentos associados à violência; Museus que tematizam a violência, em todas as suas formas e expressões, sem necessariamente estarem associados a um evento histórico em particular; Museus articulados sobre processos específicos de violência do passado e ainda em curso..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) / Doutorado: (2) .
Integrantes: Guilherme Ribeiro Corrêa - Coordenador / Maria Leticia Mazzucchi Ferreira - Integrante / Juliane Conceição Primon Serres - Integrante / Rita Juliana Poloni - Integrante / Eduardo Jordão Knack - Integrante / Darlan De Mamann Marchi - Integrante.
2017 - Atual
Soluções Algorítmicas para Redução e Controle de Complexidade em Codificadores e Transcodificadores de Vídeo Digital
Descrição: Este projeto tem como foco principal o desenvolvimento de soluções para redução de complexidade de codificadores e transcodificadores de vídeo digital. O projeto tem como prioridade a redução de complexidade de codificadores atualmente em fase de desenvolvimento e com perspectiva de finalização em curto prazo, como é o caso do padrão em fase de estudo e definição pelo JVET. Além disso, serão propostas técnicas de redução de complexidade para os transcodificadores que permitam a compatibilidade entre os novos padrões e os padrões que os antecedem. As soluções propostas ao longo do projeto serão focadas em otimizações algorítmicas, baseadas em heurísticas e técnicas de mineração de dados e aprendizado de máquina. Projeto financiado pelo edital ARD-FAPERGS 2017. Projeto financiado pelo edital Universal-CNPq 2018..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (4) / Mestrado acadêmico: (2) / Doutorado: (1) .
Integrantes: Guilherme Ribeiro Corrêa - Coordenador / Daniel Munari Palomino - Integrante / CRUZ, LUIS A. - Integrante / Bruno Zatt - Integrante / Marcelo Porto - Integrante / Luciano Agostini - Integrante.Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro / Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.
2015 - 2016
Estudo e Desenvolvimento de Técnicas para Redução e Controle Dinâmico da Complexidade Computacional de Codificadores de Vídeo de Alta Eficiência
Descrição: Este projeto tem como objeto de estudo o desenvolvimento e a implementação de algoritmos que possibilitem a redução e o controle da complexidade computacional em codificadores de vídeo de alta eficiência. O codificador de vídeo segundo o padrão High Efficiency Video Coding (HEVC) será o principal foco do projeto, embora este também inclua atividades envolvendo o processo de transcoding H.264/AVC para HEVC e o processo de transrating HEVC..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (2) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) .
Integrantes: Guilherme Ribeiro Corrêa - Coordenador / AGOSTINI, LUCIANO - Integrante / CRUZ, LUIS A. - Integrante / Bruno Zatt - Integrante / PORTO, MARCELO - Integrante.Financiador(es): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Auxílio financeiro.
2014 - Atual
Heurísticas, Otimizações Algorítmicas e Projetos Arquiteturais para o Padrão HEVC de Codificação de Vídeos Digitais: Soluções Integradas no Desenvolvimento de Hardware Dedicado para Aplicativos Móveis e Sistemas Embarcados em Geral
Descrição: Este projeto está focado na geração de soluções inovadoras para a compressão de vídeos digitais de acordo com o padrão emergente HEVC - High Efficiency Video Coding. Este padrão é o estado da arte para aplicações que manipulam vídeos digitais. As soluções geradas no escopo deste projeto estarão pautadas por critérios tradicionais como qualidade do vídeo gerado, taxa de compressão e complexidade, mas também irão considerar outros critérios, como o consumo de energia e a facilidade de exploração de paralelismo, cujo objetivo é desenvolver soluções eficientes para a implementação em hardware, em especial, para circuitos integrados direcionados para dispositivos móveis. Neste sentido, serão desenvolvidas novas heurísticas, novos algoritmos otimizados e, também, arquiteturas dedicadas, que serão direcionadas para FPGAs e standard-cells. Então a execução do projeto será capaz de gerar impactos científicos e tecnológicos de grande interesse comercial, com potencial de gerar patentes e publicações relevantes. As ferramentas de codificação do HEVC que serão foco deste projeto serão a predição inter-quadros, as transformadas de tamanho variável e os filtros. Além disso, serão desenvolvidas soluções para o controle dinâmico de complexidade do codificador e para a redução do número de acessos à memória externa. Como resultados esperados da execução deste projeto, além do desenvolvimento de heurísticas, algoritmos e arquiteturas para o HEVC, espera-se a geração de quatro artigos para eventos internacionais ou nacionais qualificados e dois artigos para periódicos qualificados. Também espera-se que seja possível gerar pelo menos duas patentes com os resultados mais inovadores e de maior interesse comercial do projeto. Como resultado mais amplo, pretende-se estreitar os laços de cooperação entre os pesquisadores da UFPel com os pesquisadores da UC (Universidade de Coimbra) e do IPL (Instituto Politécnico de Leiria), ambos em Portugal, do KIT (Karlsruhe Institute of Technology), na Alemanha, e da UFRGS, UFSC e IFSul, contribuindo para a geração de um pólo de desenvolvimento tecnológico em microeletrônica e codificação de vídeo na UFPel. Também se espera que a execução deste projeto possa contribuir com a consolidação do Programa de Pós-Graduação em Computação da UFPel..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (12) / Mestrado acadêmico: (8) / Doutorado: (8) .
Integrantes: Guilherme Ribeiro Corrêa - Integrante / Daniel Munari Palomino - Integrante / ASSUNCAO, PEDRO - Integrante / CRUZ, LUIS A. - Integrante / Bruno Zatt - Integrante / Marcelo Porto - Integrante / Luciano Agostini - Coordenador.Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro / Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Auxílio financeiro / Fundação para a Ciência e a Tecnologia - Auxílio financeiro / Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.


Projetos de ensino


2018 - Atual
Gerenciamento de Redes Aplicado aos Laboratórios dos Cursos de Computação da UFPel
Descrição: Este projeto tem como objetivo geral complementar a formação teórica dos alunos de Redes de Computadores através de atividades práticas nos laboratórios dos cursos da área de Computação da UFPel. Através deste projeto, será criada uma equipe monitores qualificada para integrar o Núcleo de Recursos Computacionais, que serão responsáveis por gerenciar e dar manutenção à infraestrutura de rede de comunicação, dos servidores e dos laboratórios de ensino dos cursos de Ciência da Computação e Engenharia de Computação..
Situação: Em andamento; Em relação a temática: Ensino e aprendizagem, Gestão, Aprendizagem por projetos.
Natureza: Ensino.
Objetivos e metas: Este projeto tem como objetivo geral complementar a formação teórica dos alunos de Redes de Computadores através de atividades práticas nos laboratórios dos cursos da área de Computação da UFPel. Através deste projeto, será criada uma equipe monitores qualificada para integrar o Núcleo de Recursos Computacionais, que serão responsáveis por gerenciar e dar manutenção à infraestrutura de rede de comunicação, dos servidores e dos laboratórios de ensino dos cursos de Ciência da Computação e Engenharia de Computação..
Alunos envolvidos: Graduação: (8) .
Integrantes: Guilherme Ribeiro Corrêa - Coordenador / Tatiana Aires Tavares - Integrante / Rafael Iankowski Soares - Integrante / VILNEI MARINS DE FREITAS DAS NEVES - Integrante / HENRIQUE CALDAS KESSLER - Integrante / RODRIGO DE BRUM ACOSTA - Integrante.Financiador(es): Universidade Federal de Pelotas - Bolsa.


Revisor de periódico


2012 - Atual
Periódico: IEEE Transactions on Multimedia
2013 - Atual
Periódico: IEEE Transactions on Circuits and Systems for Video Technology (Print)
2015 - Atual
Periódico: Signal Processing. Image Communication
2017 - Atual
Periódico: IEEE Access
2017 - Atual
Periódico: IEEE Access
2017 - Atual
Periódico: Journal of Real-Time Image Processing


Áreas de atuação


1.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Arquitetura de Sistemas de Computação.
2.
Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações/Especialidade: Sistemas de Telecomunicações.
3.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Codificação de Imagem e Vídeo.


Idiomas


Português
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Inglês
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Espanhol
Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Pouco.
Alemão
Compreende Pouco, Fala Pouco, Lê Pouco, Escreve Pouco.


Prêmios e títulos


2018
Best Paper Award em 18th Students Forum on Microelectronics (SFORUM 2018), Sociedade Brasileira de Microeletrônica.
2018
Orientador do trabalho premiado com Destaque em Iniciação Científica - Categoria Computação (Paulo Henrik Gonçalves), XXVII Congresso de Iniciação Científica, UFPel.
2016
Concurso Público para Professor Adjunto-A (aprovado em 1º lugar), área de Redes de Computadores e Comunicação de Dados, Universidade Federal de Pelotas (UFPel), Universidade Federal de Pelotas (UFPel).
2015
Aprovação com Distinção e Louvor por Unanimidade no Doutorado em Engenharia Eletrotécnica e de Computadores, Universidade de Coimbra.
2015
Concurso Público para Professor Adjunto-A (aprovado em 1º lugar), área de Engenharia de Software, Universidade Federal do Pampa (Unipampa), Universidade Federal do Pampa (Unipampa).
2014
Best Paper Award em 21st IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2014), IEEE Circuits and Systems Society.
2012
IEEE Signal Processing Society Travel Grant - IEEE International Conference on Image Processing (ICIP 2012), IEEE Signal Processing Society.
2008
Best Paper Award em 8th Students Forum on Microelectronics (SFORUM 2008), Sociedade Brasileira de Microeletrônica.
2006
Prêmio Jovem Pesquisador (3º Lugar, Engenharias) em XV Congresso de Iniciação Científica da UFPel, Universidade Federal de Pelotas.
2004
Prêmio (2º lugar) em Olimpíada de Ciências da Natureza e Tecnologias, Centro Federal de Educação Tecnológica de Pelotas (CEFET-RS).


Produções



Produção bibliográfica
Artigos completos publicados em periódicos

1.
AFONSO, V.2018AFONSO, V. ; CONCEICAO, R. ; SALDANHA, M. ; BRAATZ, L. ; PERLEBERG, M. ; CORREA, G. ; PORTO, M. ; AGOSTINI, L. ; ZATT, B. ; SUSIN, A. . Energy-Aware Motion and Disparity Estimation System for 3D-HEVC with Run-Time Adaptive Memory Hierarchy. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY, p. 1-1, 2018.

2.
6Correa, Guilherme2016Correa, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Fast coding tree structure decision for HEVC based on classification trees. Analog Integrated Circuits and Signal Processing, v. 87, p. 129-139, 2016.

3.
5CORRÊA, Guilherme;CORREA, Guilherme;CORRÊA, G.;CORREA, G.;Correa, Guilherme;CORREA, Guilherme R.;CORREA, G. R.;CORREA, Guilherme Ribeiro2016CORRÊA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, L. V. ; DA SILVA CRUZ, LUIS A. . Complexity scalability for real-time HEVC encoders. Journal of Real-Time Image Processing, v. 12, p. 107-122, 2016.

4.
2CORRÊA, Guilherme;CORREA, Guilherme;CORRÊA, G.;CORREA, G.;Correa, Guilherme;CORREA, Guilherme R.;CORREA, G. R.;CORREA, Guilherme Ribeiro2016 CORRÊA, Guilherme; ASSUNCAO, PEDRO A. ; AGOSTINI, L. V. ; DA SILVA CRUZ, LUIS A. . Pareto-Based Method for High Efficiency Video Coding With Limited Encoding Time. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY, v. 26, p. 1734-1745, 2016.

5.
MONTEIRO, E.2016MONTEIRO, E. ; CORREA, G. ; BAMPI, S. ; CRUZ, L. A. S. . From HD to UHD video: implications for embedded systems implementations of software-based HEVC video encoders. IEEE COMSOC MMTC Communications - Frontiers, v. 11, p. 61-66, 2016.

6.
1CORRÊA, Guilherme;CORREA, Guilherme;CORRÊA, G.;CORREA, G.;Correa, Guilherme;CORREA, Guilherme R.;CORREA, G. R.;CORREA, Guilherme Ribeiro2015 CORRÊA, Guilherme; ASSUNCAO, PEDRO A. ; AGOSTINI, L. V. ; DA SILVA CRUZ, LUIS A. . Fast HEVC Encoding Decisions Using Data Mining. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY, v. 25, p. 660-673, 2015.

7.
7CORRÊA, Guilherme2012CORRÊA, Guilherme; PALOMINO, D. M. ; DINIZ, C. M. ; BAMPI, Sergio ; AGOSTINI, L. V. . Low-Complexity Hierarchical Mode Decision Algorithms Targeting VLSI Architecture Design for the H.264/AVC Video Encoder. VLSI Design, v. 2012, p. 1-20, 2012.

8.
8CORRÊA, Guilherme2012CORRÊA, Guilherme; AGOSTINI, L. V. ; CRUZ, Luís A. . Sample-Level Filtering Order for High-Throughput and Memory-Aware H.264 Deblocking Filter. ISRN Signal Processing, v. 2012, p. 1-6, 2012.

9.
9PALOMINO, D. M.2012PALOMINO, D. M. ; CORRÊA, Guilherme ; DINIZ, C. M. ; BAMPI, Sergio ; AGOSTINI, L. V. ; SUSIN, Altamiro . Algorithm and Hardware Design of a Fast Intra Frame Mode Decision Module for H.264/AVC Encoders. International Journal of Reconfigurable Computing (Print), v. 2012, p. 1-10, 2012.

10.
3CORREA, Guilherme2012 CORREA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Performance and Computational Complexity Assessment of High-Efficiency Video Encoders. IEEE Transactions on Circuits and Systems for Video Technology (Print), v. 22, p. 1899-1909, 2012.

11.
4CORRÊA, Guilherme2011 CORRÊA, Guilherme; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Complexity Control of High Efficiency Video Encoders for Power-Constrained Devices. IEEE Transactions on Consumer Electronics, v. 57, p. 1866-1874, 2011.

12.
10DORNELLES, Robson2008DORNELLES, Robson ; SAMPAIO, Felipe ; PALOMINO, D. M. ; CORRÊA, Guilherme ; NOBLE, Diego ; AGOSTINI, L. V. . Arquitetura de um Módulo T Dedicado à Predição Intra do Padrão de Compressão de Vídeo H.264/AVC para Uso no Sistema Brasileiro de Televisão Digital. Hífen (PUCRS. Impresso), v. 32, p. 75-82, 2008.

Livros publicados/organizados ou edições
1.
Correa, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. DA SILVA . Complexity-Aware High Efficiency Video Coding. 1. ed. Berlim: Springer International Publishing, 2016. v. 1. 225p .

Capítulos de livros publicados
1.
CORREA, G.; GRELLERT, M. ; BAMPI, S. ; CRUZ, L. A. S. . Aplicações de Aprendizado de Máquina na Codificação de Vídeo HEVC. In: Leandro Ciuffo; Valter Roesler. (Org.). Anais do XXIII Simpósio Brasileiro de Sistemas Multimídia e Web: Workshop do CT-Vídeo - O Futuro da Videocolaboração. 1ed.Porto Alegre: SBC, 2017, v. , p. 267-294.

2.
Correa, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Computational Resource Management for Video Coding in Mobile Environments. In: Constandinos X. Mavromoustakis; Evangelos Pallis; George Mastorakis. (Org.). Modeling and Optimization in Science and Technologies. 1ed.Berlim: Springer International Publishing, 2014, v. 3, p. 515-549.

Trabalhos completos publicados em anais de congressos
1.
AFONSO, VLADIMIR ; SUSIN, Altamiro ; PERLEBERG, MURILO ; CONCEICAO, Ruhan ; Correa, Guilherme ; AGOSTINI, LUCIANO ; ZATT, Bruno ; PORTO, MARCELO . Hardware-Friendly Unidirectional Disparity-Search Algorithm for 3D-HEVC. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1-5.

2.
CORREA, Douglas ; Correa, Guilherme ; PALOMINO, DANIEL ; ZATT, Bruno . OTED: Encoding Optimization Technique Targeting Energy-Efficient HEVC Decoding. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1-5.

3.
BUBOLZ, Thiago ; CONCEICAO, Ruhan ; GRELLERT, MATEUS ; ZATT, Bruno ; AGOSTINI, LUCIANO ; Correa, Guilherme . Fast and energy-efficient HEVC transrating based on frame partitioning inheritance. In: 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018, Puerto Vallarta. 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018. p. 1-5.

4.
GRELLERT, MATEUS ; BAMPI, Sergio ; Correa, Guilherme ; ZATT, Bruno ; DA SILVA CRUZ, LUIS A. . Learning-Based Complexity Reduction and Scaling for HEVC Encoders. In: ICASSP 2018 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018, Calgary. 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018. p. 1208-5.

5.
PALAU, R. ; GOEBEL, J. ; CORREA, G. ; PORTO, M. ; AGOSTINI, L. . A Low-Power 8K@60fps HEVC Deblocking Filter Architecture. In: 8th Workshop on Circuits and Systems Design (WCAS), 2018, Bento Gonçalves. Proceedings of the 8th Workshop on Circuits and Systems Design (WCAS), 2018.

6.
STORCH, Iago ; ZATT, B. ; AGOSTINI, L. ; CORREA, G. ; PALOMINO, DANIEL . Memory-Aware Tiles Workload Balance Through Machine-Learnt Complexity Reduction for HEVC. In: 25th IEEE International Conference on Electronics Circuits and Systems, 2018, Bordeaux. Proceedings of the 25th IEEE International Conference on Electronics Circuits and Systems, 2018. p. 1-4.

7.
GONCALVES, PAULO ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO ; Correa, Guilherme . Octagonal-Axis Raster Pattern for Improved Test Zone Search Motion Estimation. In: ICASSP 2018 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018, Calgary. 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018. p. 1763-5.

8.
BORGES, ALEX ; BRAATZ, LUCIANO ; ZATT, Bruno ; PORTO, MARCELO ; CORRÊA, Guilherme . Segmented spline hardware design for high dynamic range video pre-processor. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17, 2017. p. 143-146.

9.
GONCALVES, PAULO ; Correa, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . Multiple early-termination scheme for TZ search algorithm based on data mining and decision trees. In: 2017 IEEE 19th International Workshop on Multimedia Signal Processing (MMSP), 2017, Luton. 2017 IEEE 19th International Workshop on Multimedia Signal Processing (MMSP), 2017. p. 1-6.

10.
SANTOS, CRISTIANO ; CONCEIÇÃO, RUHAN ; AGOSTINI, LUCIANO ; CORRÊA, Guilherme ; ZATT, Bruno ; PORTO, MARCELO . Rate and Complexity-Aware Coding Scheme for Fixed-Camera Videos Based on Region-of-Interest Detection. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17, 2017. p. 409-413.

11.
BUBOLZ, Thiago ; CONCEIÇÃO, RUHAN ; ALMEIDA, HEITOR ; MOREIRA, ÉRICK ; ZATT, Bruno ; TAVARES, TATIANA ; PORTO, MARCELO ; CORRÊA, Guilherme . Video Quality Assessment of Early SKIP/DIS for 3D-HEVC Complexity Reduction. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17, 2017. p. 73-80.

12.
MELO, MATEUS ; GOEBEL, JONES ; FARIAS, DANIEL ; SANTOS, CRISTIANO ; TAVARES, TATIANA ; CORRÊA, Guilherme ; ZATT, Bruno ; PORTO, MARCELO . Objective and Subjective Video Quality Assessment in Mobile Devices for Low-Complexity H.264/AVC Codecs. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17, 2017. p. 429-432.

13.
AVILA, Giovanni ; CONCEICAO, Ruhan ; BUBOLZ, Thiago ; ZATT, Bruno ; PORTO, MARCELO ; AGOSTINI, LUCIANO ; Correa, Guilherme . Complexity reduction of 3D-HEVC based on depth analysis for background and ROI classification. In: 2017 25th European Signal Processing Conference (EUSIPCO), 2017, Kos. 2017 25th European Signal Processing Conference (EUSIPCO), 2017. p. 1031-1034.

14.
CONCEICAO, Ruhan ; AVILA, Giovanni ; Correa, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . Rate-distortion-complexity analysis for prediction unit modes in 3D-HEVC depth coding. In: 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS), 2016, Florianopolis. 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS). p. 287.

15.
CONCEICAO, Ruhan ; AVILA, Giovanni ; Correa, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . Complexity reduction for 3D-HEVC depth map coding based on early Skip and early DIS scheme. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP), 2016. p. 1116-1120.

16.
Correa, Guilherme; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Fast H.264/AVC to HEVC transcoder based on data mining and decision trees. In: 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016, Montréal. 2016 IEEE International Symposium on Circuits and Systems (ISCAS). p. 2539.

17.
Correa, Guilherme; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Encoding time control system for HEVC based on Rate-Distortion-Complexity analysis. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS). p. 1114-1117.

18.
CORREA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. . A Method for Early-Splitting of HEVC Inter Blocks Based on Decision Trees. In: 22nd European Signal Processing Conference, 2014, Lisboa. Proceedings of the 22nd European Signal Processing Conference, 2014.

19.
Correa, Guilherme; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Classification-based early termination for coding tree structure decision in HEVC. In: 2014 21st IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2014, Marseille. 2014 21st IEEE International Conference on Electronics, Circuits and Systems (ICECS). p. 239-242.

20.
Correa, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Four-step algorithm for early termination in HEVC inter-frame prediction based on decision trees. In: 2014 Visual Communications and Image Processing (VCIP), 2014, Valletta. 2014 IEEE Visual Communications and Image Processing Conference. p. 65-68.

21.
CORREA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. DA SILVA . Coding Tree Depth Estimation for Complexity Reduction of HEVC. In: 2013 Data Compression Conference (DCC), 2013, Snowbird. 2013 Data Compression Conference. p. 43-52.

22.
CORREA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Complexity control of HEVC through quadtree depth estimation. In: IEEE EUROCON 2013, 2013, Zagreb. Eurocon 2013. p. 81-86.

23.
CORREA, Guilherme; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Constrained encoding structures for computational complexity scalability in HEVC. In: 2013 Picture Coding Symposium (PCS), 2013, San Jose. 2013 Picture Coding Symposium (PCS). p. 297.

24.
CORREA, Guilherme; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Computational complexity control for HEVC based on coding tree spatio-temporal correlation. In: 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013, Abu Dhabi. 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS). p. 937-940.

25.
CORRÊA, Guilherme; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Adaptive Coding Tree for Complexity Control of High Efficiency Video Encoders. In: Picture Coding Symposium 2012, 2012, Cracóvia. Picture Coding Symposium 2012, 2012. p. 425-428.

26.
CORREA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Motion compensated tree depth limitation for complexity control of HEVC encoding. In: 2012 19th IEEE International Conference on Image Processing (ICIP 2012), 2012, Orlando. 2012 19th IEEE International Conference on Image Processing.

27.
CORREA, Guilherme; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Dynamic tree-depth adjustment for low power HEVC encoders. In: 2012 19th IEEE International Conference on Electronics, Circuits and Systems (ICECS 2012), 2012, Seville. 2012 19th IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2012).

28.
PALOMINO, D. M. ; CORRÊA, Guilherme ; DINIZ, C. M. ; BAMPI, Sergio ; AGOSTINI, L. V. ; SUSIN, Altamiro . Algorithm and Hardware Design of a Fast Intra-Frame Mode Decision Module for H.264/AVC Encoders. In: 24º Simpósio Brasileiro de Concepção de Circuitos Integrados (SBCCI), 2011, João Pessoa. Anais do 24º Simpósio Brasileiro de Concepção de Circuitos Integrados (SBCCI). New York: ACM, 2011. p. 143-148.

29.
CORRÊA, Guilherme; PALOMINO, D. M. ; DINIZ, C. M. ; AGOSTINI, L. V. ; BAMPI, Sergio . SHBS: A Heuristic for Fast Inter Mode Decision of H.264/AVC Standard Targeting VLSI Design. In: 12th IEEE International Conference on Multimedia and Expo, ICME 2011, 2011, Barcelona. Proceedings of the 12th IEEE International Conference on Multimedia and Expo, ICME 2011. Barcelona, 2011.

30.
DINIZ, C. M. ; CORRÊA, Guilherme ; SUSIN, Altamiro ; BAMPI, Sergio . Comparative Analysis of Parallel SAD Calculation Hardware Architectures for H.264/AVC Video Coding. In: 1st IEEE Latin American Symposium on Circuits and Systems, 2010, Foz do Iguaçu. Proc. of the 1st IEEE Latin American Symposium on Circuits and Systems. Foz do Iguaçu, 2010.

31.
POSSER, Gracieli ; CORRÊA, Guilherme ; REIS, R. A. L. ; CARRO, Luigi ; BAMPI, Sergio . A MIPS-based ASIP to Accelerate the Inverse Hadamard Tranform for H.264/AVC Video Coding. In: 1st IEEE Latin American Symposium on Circuits and Systems, 2010, Foz do Iguaçu. Proc. of the 1st IEEE Latin American Symposium on Circuits and Systems. Foz do Iguaçu, 2010.

32.
CORRÊA, Guilherme; PALOMINO, D. M. ; DINIZ, C. M. ; PORTO, Roger E. C. ; AGOSTINI, L. V. . Homogeneity and Distortion-Based Intra Mode Decision Architecture for H.264/AVC. In: IEEE International Conference on Electronics, Circuits and Systems, ICECS 2010, 2010, Atenas. Proceedings of the IEEE International Conference on Electronics, Circuits and Systems, ICECS 2010, 2010.

33.
CORRÊA, Guilherme; AGOSTINI, L. V. ; CRUZ, Luís A. . Filtro Redutor de Efeito de Bloco Entre Camadas do Padrão H.264/AVC Escalável. In: XV Workshop Iberchip, 2009, Buenos Aires. XV Workshop Iberchip, 2009.

34.
CORREA, Guilherme; SILVA, THAISA ; CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Design of an interlayer deblocking filter architecture for H.264/SVC based on a novel sample-level filtering order. In: 2009 IEEE Workshop on Signal Processing Systems (SiPS), 2009, Tampere. 2009 IEEE Workshop on Signal Processing Systems. p. 102-108.

35.
BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Sensitivity Analysis to SETs Considering Timing and Logic Masking. In: 9th IEEE Latin-American Test Workshop, LATW 2008, 2008, Puebla. Proceedings of the 9th IEEE Latin-American Test Workshop, LATW 2008, 2008.

36.
CORRÊA, Guilherme; MESQUITA, Eduardo Macedo ; FRANCK, Helen ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Arquitetura de Somador de Alto Desempenho Baseada no Recálculo Parcial com Carry Invertido. In: XXXIV Conferencia Latinoamericana de Informática, 2008, Santa Fé, Argentina. Proceedings of the XXXIV Conferencia Latinoamericana de Informática, 2008.

37.
PALOMINO, D. M. ; CORRÊA, Guilherme ; DORNELLES, Robson ; SAMPAIO, Felipe ; NOBLE, Diego ; AGOSTINI, L. V. . Implementation and Analysis of Architectures for the 4x4 2-D Forward Hadamard Transform of H.264/AVC. In: XXXIV Conferencia Latinoamericana de Informática, 2008, Santa Fé, Argentina. Proceedings of the XXXIV Conferencia Latinoamericana de Informática, 2008.

38.
MESQUITA, Eduardo Macedo ; CORRÊA, Guilherme ; BRAGA, Matheus Porciuncula ; FRANCK, Helen ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Reducing TMR Resource Overhead in Hardened Carry-Select Adders. In: 8th IEEE Latin-American Test Workshop, 2007, Cuzco, Peru. Proceedings of the 8th IEEE Latin-American Test Workshop, 2007.

Resumos expandidos publicados em anais de congressos
1.
MORAES, C. ; GONCALVES, PAULO ; PORTO, MARCELO ; CORREA, G. . Low-Complexity TZS Algorithm for Embedded Video Encoders. In: 18th Students Forum on Microelectronics, 2018, Bento Gonçalves. Proceedings of the 18th Students Forum on Microelectronics, 2018.

2.
BUBOLZ, Thiago ; GRELLERT, M. ; CONCEIÇÃO, RUHAN ; ZATT, Bruno ; AGOSTINI, LUCIANO ; CORREA, G. . Energy-Aware HEVC Transrating based on Frame Partitioning Inheritance. In: 18th Students Forum on Microelectronics, 2018, Bento Gonçalves. Proceedings of the 18th Students Forum on Microelectronics, 2018.

3.
CORREA, Guilherme; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Maximum Coding Tree Depth Adjustment for Complexity Scalability of HEVC. In: 9th Conference on Telecommunications, 2013, Castelo Branco. Proceedings of the 9th Conference on Telecommunications, 2013. v. 1. p. 289-292.

4.
PALOMINO, D. M. ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; SUSIN, Altamiro . Fast Distortion-Based Heuristic and Hardware Design for the H.264/AVC Intra-Frame Decision. In: 26th South Symposium on Microelectronics, 2011, Novo Hamburgo. 26th South Symposium on Microelectronics, 2011.

5.
CORRÊA, Guilherme; DINIZ, C. M. ; AGOSTINI, L. V. ; BAMPI, Sergio . Adaptive Distortion Metric Architecture for H.264/AVC Video Coding. In: 25th South Symposium on Microelectronics, 2010, Porto Alegre. 25th South Symposium on Microelectronics. Porto Alegre: EDIPUCRS, 2010. p. 49-52.

6.
CORRÊA, Guilherme; AGOSTINI, L. V. ; CRUZ, Luís A. . A Fast FPGA Implementation of the Inter-layer Deblocking Filter for H.264/SVC. In: 7th Conference on Telecommunications, 2009, Santa Maria da Feira. 7th Conference on Telecommunication, 2009.

7.
CORRÊA, Guilherme; SILVA, Thaísa Leal ; CRUZ, Luís A. ; AGOSTINI, L. V. . A Novel Filtering Order for the H.264 Deblocking Filter and Its Hardware Design Targeting the SVC Interlayer Prediction. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics. Pelotas: Editora e Gráfica Universitária, 2009. p. 231-234.

8.
SILVA, Thaísa Leal ; REDIESS, Fabiane Konrad ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; SUSIN, Altamiro ; BAMPI, Sergio . Design, Synthesis and Validation of an Upsampling Architecture for the H.264 Scalable Extension. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics. Pelotas: Editora e Gráfica Universitária, 2009. p. 247-250.

9.
CORRÊA, Guilherme; MESQUITA, Eduardo Macedo ; FRANCK, Helen ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Evaluating Fault-Tolerant Fast Adders Implemented in FPGAs. In: 4th Southern Conference on Programmable Logic, 2008, Bariloche. 4th Southern Conference on Programmable Logic: Designer Forum Proceedings, 2008.

10.
CORRÊA, Guilherme; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. ; CAVALHEIRO, Gerson G. . Aplicação de Técnicas de Processamento Paralelo no Algoritmo Full Search de Estimação de Movimento. In: 8ª Escola Regional de Alto Desempenho (ERAD 2008), 2008, Santa Cruz do Sul. Anais da 8ª Escola Regional de Alto Desempenho. Porto Alegre, 2008. p. 205-208.

11.
BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . A Two-Step SET Sensitivity Estimation Technique. In: 23rd South Symposium on Microelectronics, 2008, Bento Gonçalves, RS. Proceedings / XXIII South Symposium on Microelectronics, 2008. p. 81-84.

12.
CORRÊA, Guilherme; FRANCK, Helen ; MESQUITA, Eduardo Macedo ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Fault-Tolerant Fast Adders Implemented in FPGAs. In: 23rd South Symposium on Microelectronics - SIM2008, 2008, Bento Gonçalves, RS. Proceedings / XXIII South Symposium on Microelectronics, 2008. p. 85-88.

13.
SAMPAIO, Felipe ; DORNELLES, Robson ; PALOMINO, D. M. ; CORRÊA, Guilherme ; NOBLE, Diego ; AGOSTINI, L. V. . Architectural Templates for the 4X4 Transforms of the H.264/AVC Standard targeting the Intra Prediction Coder. In: Students Forum on Microelectronics - SForum 2008, 2008, Gramado. SForum 2008 - Student Forum on Microelectronics, 2008.

14.
CORRÊA, Guilherme; FRANCK, Helen ; MESQUITA, Eduardo Macedo ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Transient Fault-Tolerant Fast Adders Implemented in FPGAs. In: 8th Student Forum on Microelectronics, SFORUM 2008, 2008, Gramado. Proceedings of the 8th Student Forum on Microelectronics, SFORUM 2008, 2008.

15.
VORTMANN, João Alberto ; PETRY, Rafael de Lima ; CORRÊA, Guilherme ; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. ; CAVALHEIRO, Gerson G. . Estimação de Movimento com Multiprogramação Leve. In: WSCAD-SSC 2008 - Workshop em Sistemas Computacionais de Alto Desempenho, 2008, Campo Grande. WSCAD-SSC 2008 - Workshop em Sistemas Computacionais de Alto Desempenho, 2008.

16.
BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; MATEUS, Gustavo ; VICOSA JR., Elvio ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Timing Aware Pre-Analysis of Single Event Transient Propagation. In: 22nd South Symposium on Microelectronics, 2007, Porto Alegre. Proceedings of the 22nd South Symposium on Microelectronics. Porto Alegre: Gráfica Guarani, 2007.

17.
CORRÊA, Guilherme; PETRY, Rafael de Lima ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . A Comparison Between Multiplier Architectures Implemented in Altera FPGAs. In: 21st South Symposium on Microelectronics, 2006, Porto Alegre. Proceedings of the 21st South Symposium on Microelectronics. Porto Alegre: Gráfica Guarani, 2006. p. 25-28.

Resumos publicados em anais de congressos
1.
BORGES, A. ; PORTO, M. ; ZATT, B. ; CORREA, G. . ANÁLISE DE CORRELAÇÃO DAS ESTRUTURAS DE PARTICIONAMENTO NA TRANSCODIFICAÇÃO DE VÍDEOS HEVC PARA AV1. In: XX Encontro de Pós-Graduação da UFPel, 2018, Pelotas. XX Encontro de Pós-Graduação da UFPel, 2018.

2.
GONCALVES, M. ; PORTO, M. ; AGOSTINI, L. ; CORREA, G. . ANÁLISE DA RELAÇÃO ENTRE CARACTERÍSTICAS DE QUADROS INTRA E DECISÕES DE PARTICIONAMENTO DE CUS NO PADRÃO HEVC. In: XX Encontro de Pós-Graduação da UFPel, 2018, Pelotas. XX Encontro de Pós-Graduação da UFPel, 2018.

3.
KESSLER, H. C. ; ACOSTA, R. B. ; MUNOZ, M. ; NEVES, V. M. F. ; CORREA, G. . GERENCIAMENTO DOS LABORATÓRIOS DOS CURSOS DE COMPUTAÇÃO E PLANEJAMENTO DE OFICINA DE MANUTENÇÃO DE COMPUTADORES. In: IV Congresso de Ensino de Graduação da UFPel, 2018, Pelotas. IV Congresso de Ensino de Graduação da UFPel, 2018.

4.
PIT, M. ; CORREA, G. ; PALOMINO, D. M. ; PORTO, M. . EXPLORAÇÃO DE UM ALGORITMO ALTERNATIVO PARA A DECISÃO DE MODO INTRA EM CODIFICADORES DE VÍDEO HEVC. In: II Congresso de Inovação Tecnológica da UFPel, 2018, Pelotas. II Congresso de Inovação Tecnológica da UFPel, 2018.

5.
GONCALVES, P. ; PORTO, M. ; ZATT, B. ; AGOSTINI, L. ; CORREA, G. . PADRÃO DE BUSCA PARA ESTIMAÇÃO DE MOVIMENTO RÁPIDA NO CODIFICADOR DE VÍDEO HEVC. In: XXVII Congresso de Iniciação Científica da UFPel, 2018, Pelotas. XXVII Congresso de Iniciação Científica da UFPel, 2018.

6.
BUBOLZ, Thiago ; CONCEICAO, R. ; GRELLERT, M. ; ZATT, B. ; AGOSTINI, L. ; CORREA, G. . TRANSCODIFICADOR HEVC HOMOGÊNEO DE BAIXO CONSUMO ENERGÉTICO BASEADO EM ÁRVORES DE DECISÃO. In: II Congresso de Inovação Tecnológica da UFPel, 2018, Pelotas. II Congresso de Inovação Tecnológica da UFPel, 2018.

7.
PIT, M. ; CORREA, G. ; PALOMINO, D. M. ; PORTO, M. . ANÁLISE DA DISTRIBUIÇÃO DOS MODOS DE PREDIÇÃO INTRA EM CODIFICADORES DE VÍDEO SEGUNDO O PADRÃO HEVC. In: XXVI Congresso de Iniciação Científica da UFPel, 2017, Pelotas. XXVI Congresso de Iniciação Científica da UFPel, 2017.

8.
SILVA, E. D. ; PORTO, M. ; CORREA, G. . ANÁLISE DA UTILIZAÇÃO DAS FERRAMENTAS PARA CODIFICAÇÃO DE CONTEÚDO DE TELA NO CODIFICADOR DE VÍDEO HEVC-SCC. In: XXVI Congresso de Iniciação Científica da UFPel, 2017, Pelotas. XXVI Congresso de Iniciação Científica da UFPel, 2017.

9.
GONCALVES, P. ; CORREA, G. ; PORTO, M. ; ZATT, B. ; AGOSTINI, L. . ESTIMAÇÃO DE MOVIMENTO RÁPIDA PARA O CODIFICADOR DE VÍDEO HEVC BASEADA EM APRENDIZADO DE MÁQUINA. In: I Congresso de Inovação Tecnológica da UFPel, 2017, Pelotas. I Congresso de Inovação Tecnológica da UFPel, 2017.

10.
BUBOLZ, Thiago ; CONCEIÇÃO, RUHAN ; PORTO, M. ; CORREA, G. . REDUÇÃO DE COMPLEXIDADE NA TRANSCODIFICAÇÃO HOMOGÊNEA NO PADRÃO HEVC PARA ADAPTAÇÃO DE TAXA DE BITS. In: XXVI Congresso de Iniciação Científica da UFPel, 2017, Pelotas. XXVI Congresso de Iniciação Científica da UFPel, 2017.

11.
BORGES, A. ; PORTO, M. ; CORREA, G. . ESTUDO E ANÁLISE PRELIMINAR DE DESEMPENHO DO FUTURO CODIFICADOR DE VÍDEO AOMEDIA VIDEO 1. In: XIX Encontro de Pós-Graduação da UFPel, 2017, Pelotas. XIX Encontro de Pós-Graduação da UFPel, 2017.

12.
SALDANHA, M. ; CORREA, G. ; PORTO, M. ; AGOSTINI, L. . HEURÍSTICA PARA REDUÇÃO DE TEMPO DE EXECUÇÃO DA ESTIMAÇÃO DE MOVIMENTO DOS MAPAS DE PROFUNDIDADE DO 3D-HEVC. In: XIX Encontro de Pós-Graduação da UFPel, 2017, Pelotas. XIX Encontro de Pós-Graduação da UFPel, 2017.

13.
AVILA, Giovanni ; CONCEICAO, Ruhan ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO ; CORRÊA, Guilherme . Análise de Eficiência e Complexidade da Codificação da Profundidade de Vídeos Digitais Segundo o Padrão 3D-HEVC. In: XXIV Congresso de Iniciação Científica da UFPel, 2016, Pelotas. XXIV Congresso de Iniciação Científica da UFPel, 2016.

14.
NOREMBERG, Mateus ; PORTO, MARCELO ; CORRÊA, Guilherme . Redução de Complexidade do Algoritmo Test Zone Search para Estimação de Movimento no Codificador de Vídeo HEVC. In: XXV Congresso de Iniciação Científica da UFPel, 2016, Pelotas. XXV Congresso de Iniciação Científica da UFPel, 2016.

15.
FURLAN, Vinicius ; CORRÊA, Guilherme ; AGOSTINI, LUCIANO . Análise Comparativa entre os Algoritmos C4.5 e C5.0 para Implementação no Codificador de Vídeo HEVC. In: XXV Congresso de Iniciação Científica da UFPel, 2016, Pelotas. XXV Congresso de Iniciação Científica da UFPel, 2016.

16.
CONCEICAO, Ruhan ; AVILA, Giovanni ; CORRÊA, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . Heurística para Redução de Complexidade no Codificador de Mapas de Profundidade do 3D-HEVC. In: XVIII Encontro de Pós-Graduação da UFPel, 2016, Pelotas. XVIII Encontro de Pós-Graduação da UFPel, 2016.

17.
CORREA, Douglas ; AVILA, Giovanni ; STORCH, Iago ; AGOSTINI, LUCIANO ; CORREA, Guilherme . Validação de um Esquema Baseado em Data Mining para Redução de Complexidade Computacional em Codificadores de Vídeo de Alta Eficiência. In: XXIV Congresso de Iniciação Científica da UFPel, 2015, Pelotas. Anais do XXIV Congresso de Iniciação Científica da UFPel, 2015.

18.
RIBEIRO, Eliezer ; CORREA, Guilherme ; AGOSTINI, LUCIANO ; ZATT, Bruno . Estudo e Implementação de Descritores de Imagens para Redução de Complexidade Computacional do Processo de Particionamento de Quadros em Codificadores HEVC. In: XXIV Congresso de Iniciação Científica da UFPel, 2015, Pelotas. Anais do XXIV Congresso de Iniciação Científica da UFPel, 2015.

19.
AVILA, Giovanni ; CONCEICAO, Ruhan ; ZATT, Bruno ; AGOSTINI, LUCIANO ; PORTO, Marcelo Schiavon ; CORREA, Guilherme . Exploração no Espaço de Síntese da Arquitetura da Transformada Discreta dos Cossenos com Dimensão de 8 Pontos do Padrão HEVC. In: XXIV Congresso de Iniciação Científica da UFPel, 2015, Pelotas. Anais do XXIV Congresso de Iniciação Científica da UFPel, 2015.

20.
CONCEICAO, Ruhan ; CORREA, Guilherme ; PORTO, Marcelo Schiavon ; ZATT, Bruno ; AGOSTINI, LUCIANO . Avaliação da Decisão de Modo do Codificador de Vídeo 3D-HEVC. In: XVII Encontro de Pós-Graduação da UFPel, 2015, Pelotas. Anais do XVII Encontro de Pós-Graduação da UFPel, 2015.

21.
PALOMINO, D. M. ; CORRÊA, Guilherme ; AGOSTINI, L. V. . Desenvolvimento de Heuristica Baseada em Homogeneidade e Distorção para a Decisão de Modo de Codificação da Predição Intra do Padrão H.264/AVC. In: XIX Congresso de Iniciação Científica da UFPel, 2010, Pelotas. XIX Congresso de Iniciação Científica da UFPel, 2010.

22.
REDIESS, Fabiane Konrad ; CORRÊA, Guilherme ; AGOSTINI, L. V. . Desenvolvimento de Hardware para o Filtro Redutor de Efeito de Bloco Inter-Camadas do Padrão H.264 Escalável de Compressão de Vídeo com Foco nas Futuras Gerações do Sistema Brasileiro de TV Digital. In: XVII Congresso de Iniciação Científica da UFPel, 2008, Pelotas. XVII Congresso de Iniciação Científica da UFPel, 2008.

23.
CORRÊA, Guilherme; BRAGA, Matheus Porciuncula ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . Análise Automática da Propagação de Single-Event Transients Utilizando os Algoritmos PODEM e SAT. In: XVI Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI Congresso de Iniciação Científica da UFPel, 2007.

24.
CORRÊA, Guilherme; MESQUITA, Eduardo Macedo ; FRANCK, Helen ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . Análise da Proteção de Somadores Tolerantes a Radiação Implementados em FPGAs. In: XVI Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI Congresso de Iniciação Científica da UFPel, 2007.

25.
BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; GÜNTZEL, J. L. A. . Análise da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. In: XVIII Salão de Iniciação Científica da UFRGS, 2006, Porto Alegre. XVIII Salão de Iniciação Científica da UFRGS. Porto Alegre, 2006.

26.
CORRÊA, Guilherme; BRAGA, Matheus Porciuncula ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Análise Automática da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. In: XV Congresso de Iniciação Científica da UFPel, 2006, Pelotas. XV Congresso de Iniciação Científica da UFPel, 2006.

27.
BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Avaliação de Arquiteturas de Somadores Tolerantes à Radiação Implementados em FPGAs. In: XV Congresso de Iniciação Científica da UFPel, 2006, Pelotas. XV Congresso de Iniciação Científica da UFPel, 2006.

Apresentações de Trabalho
1.
CORREA, G.. Redução de Complexidade em Codificadores e Transcodificadores de Vídeo Utilizando Técnicas de Aprendizado de Máquina. 2017. (Apresentação de Trabalho/Conferência ou palestra).

2.
CORRÊA, Guilherme. Redução, Escalonamento e Controle de Complexidade Computacional para Codificadores de Vídeo de Alta Eficiência. 2015. (Apresentação de Trabalho/Conferência ou palestra).

3.
CORREA, Guilherme. Redução, Escalonamento e Controle de Complexidade Computacional para Codificadores de Vídeo de Alta Eficiência. 2015. (Apresentação de Trabalho/Conferência ou palestra).

4.
CORREA, G.; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. . Encoding Time Control System for HEVC Based on Rate-Distortion-Complexity Analysis. 2015. (Apresentação de Trabalho/Congresso).

5.
CORREA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. . Classification-Based Early Termination for Coding Tree Structure Decision in HEVC. 2014. (Apresentação de Trabalho/Congresso).

6.
CORREA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, L. V. ; CRUZ, Luís A. . Maximum Coding Tree Depth Adjustment for Complexity Scalability of HEVC. 2013. (Apresentação de Trabalho/Congresso).

7.
CORREA, Guilherme; ASSUNCAO, P. A. ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Complexity Control of HEVC through Quadtree Depth Estimation. 2013. (Apresentação de Trabalho/Congresso).

8.
CORREA, Guilherme; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Computational Complexity Control For HEVC Based on Coding Tree Spatio-Temporal Correlation. 2013. (Apresentação de Trabalho/Congresso).

9.
CORRÊA, Guilherme; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Adaptive Coding Tree for Complexity Control of High Efficiency Video Encoders. 2012. (Apresentação de Trabalho/Congresso).

10.
CORRÊA, Guilherme; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Motion Compensated Tree Depth Limitation for Complexity Control of HEVC Encoding. 2012. (Apresentação de Trabalho/Congresso).

11.
CORRÊA, Guilherme; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Dynamic Tree-Depth Adjustment for Low Power HEVC Encoders. 2012. (Apresentação de Trabalho/Congresso).

12.
CORRÊA, Guilherme; PALOMINO, D. M. ; DINIZ, C. M. ; AGOSTINI, L. V. ; BAMPI, Sergio . SHBS: A Heuristic for Fast Inter Mode Decision of H.264/AVC Standard Targeting VLSI Design. 2011. (Apresentação de Trabalho/Congresso).

13.
POSSER, Gracieli ; CORRÊA, Guilherme ; REIS, R. A. L. ; CARRO, Luigi ; BAMPI, Sergio . A MIPS-based ASIP to Accelerate the Inverse Hadamard Tranform for H.264/AVC Video Coding. 2010. (Apresentação de Trabalho/Congresso).

14.
CORRÊA, Guilherme; SILVA, Thaísa Leal ; CRUZ, Luís A. ; AGOSTINI, L. V. . A Novel Filtering Order for the H.264 Deblocking Filter and Its Hardware Design Targeting the SVC Interlayer Prediction. 2010. (Apresentação de Trabalho/Congresso).

15.
CORRÊA, Guilherme; DINIZ, C. M. ; AGOSTINI, L. V. ; BAMPI, Sergio . Adaptive Distortion Metric Architecture for H.264/AVC Video Coding. 2009. (Apresentação de Trabalho/Congresso).

16.
CORRÊA, Guilherme; FRANCK, Helen ; MESQUITA, Eduardo Macedo ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Set-Tolerant Fast Adders Implemented in FPGAs. 2008. (Apresentação de Trabalho/Congresso).

17.
CORRÊA, Guilherme; FRANCK, Helen ; MESQUITA, Eduardo Macedo ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Fault-Tolerant Fast Adders Implemented in FPGAs. 2008. (Apresentação de Trabalho/Congresso).

18.
CORRÊA, Guilherme; MESQUITA, Eduardo Macedo ; FRANCK, Helen ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Análise da Proteção de Somadores Tolerantes a Radiação Implementados em FPGAs. 2007. (Apresentação de Trabalho/Congresso).

19.
CORRÊA, Guilherme; BRAGA, Matheus Porciuncula ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . Análise Automática da Propagação de Single-Event Transients Utilizando os Algoritmos PODEM e SAT. 2007. (Apresentação de Trabalho/Congresso).

20.
BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Avaliação de Arquiteturas de Somadores Tolerantes à Radiação Implementados em FPGAs. 2006. (Apresentação de Trabalho/Congresso).

21.
CORRÊA, Guilherme; BRAGA, Matheus Porciuncula ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Análise Automática da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. 2006. (Apresentação de Trabalho/Congresso).

22.
BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; GÜNTZEL, J. L. A. . Análise da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. 2006. (Apresentação de Trabalho/Congresso).

23.
CORRÊA, Guilherme; PETRY, Rafael de Lima ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . A Comparison Between Multiplier Architectures Implemented in Altera FPGAs. 2006. (Apresentação de Trabalho/Congresso).


Produção técnica
Programas de computador sem registro
1.
CORREA, Guilherme. Sistema para Catalogação e Gerenciamento do Acervo Documental do Fundo Ministro Alexandre Cassiano do Nascimento. 2010.



Patentes e registros



Patente

A Confirmação do status de um pedido de patentes poderá ser solicitada à Diretoria de Patentes (DIRPA) por meio de uma Certidão de atos relativos aos processos
1.
 CORREA, G.; AGOSTINI, L. V. . CONJUNTO DE ALGORITMOS DE BAIXA COMPLEXIDADE PARA PARTICIONAMENTO DE CODING UNITS NA CODIFICAÇÃO DE VÍDEOS DIGITAIS SEGUNDO O PADRÃO H.265/HEVC. 2017, Brasil.
Patente: Privilégio de Inovação. Número do registro: BR1020170189570, título: "CONJUNTO DE ALGORITMOS DE BAIXA COMPLEXIDADE PARA PARTICIONAMENTO DE CODING UNITS NA CODIFICAÇÃO DE VÍDEOS DIGITAIS SEGUNDO O PADRÃO H.265/HEVC" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial. Depósito: 04/09/2017


Programa de computador
1.
CONCEICAO, Ruhan ; CORREA, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . HEVC 3D ANALYZER. 2017.
Patente: Programa de Computador. Número do registro: BR512017000933-3, data de registro: 21/07/2017, título: "HEVC 3D ANALYZER" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial.



Bancas



Participação em bancas de trabalhos de conclusão
Mestrado
1.
PALOMINO, D. M.; CORREA, G.; CAMPOS, V. F.. Participação em banca de Mario Roberto de Freitas Saldanha. Redução do Tempo de Codificação de Mapas de Profundidade do 3D-HEVC Usando Árvores de Decisão Estáticas Construídas Através de Data Mining. 2018. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

2.
CORREA, G.; GÜNTZEL, J. L. A.; ROSA JR, L. S.. Participação em banca de Luciano Almeida Braatz. Energy/Quality-Aware Hardware Solutions for the Residual Coding Loop Components of the High Efficiency Video Coding Standard. 2018. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

3.
CORREA, G.; NAZAR, G.. Participação em banca de Anderson Martins. Hierarquia de Memória Configurável para Redução Energética no Codificador de Vídeo HEVC. 2017. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

4.
DINIZ, C.; MARQUES, F. S.; CORREA, G.. Participação em banca de Marcel Moscarelli Corrêa. Exploração no Espaço de Projeto da Predição Intraquadro do Padrão HEVC de Codificação de Vídeos. 2017. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

5.
ROSA, V. S.; ROSA JR, L. S.; CORRÊA, G.. Participação em banca de Fabiane Konrad Rediess. Otimizações Algorítmicas e Desenvolvimento de Hardware para o In-Loop Filter do Padrão HEVC. 2015. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

6.
GÜNTZEL, J. L. A.; MATTOS, J. C. B.; CORRÊA, G.. Participação em banca de Dieison Soares Silveira. Algoritmos e Arquiteturas de Hardware para Compressão de Quadros de Referência em Codificadores de Vídeo Digitais. 2015. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Qualificações de Doutorado
1.
CORRÊA, G.; AZAMBUJA, J. R.; SUSIN, A.. Participação em banca de Fabio Luís Livi Ramos. Efficient High-Throughput and Power-Saving Hardware Architectural Design for the HEVC Entropy Encoder. 2018. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

2.
CORRÊA, G.; MUSSE, S. R.. Participação em banca de Gustavo Freitas Sanchez. Multi-Level Complexity Reduction Scheme in 3D-HEVC Depth Maps Intra-Frame Prediction. 2017. Exame de qualificação (Doutorando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

3.
CORREA, G.; YAMIN, A.. Participação em banca de Rafael Cunha Cardoso. Mapeamento Sistemático de Literatura sobre o Desenvolvimento de Soluções voltadas a Tecnologia Assistiva de Alto Nível. 2017. Exame de qualificação (Doutorando em COMPUTAÇÃO) - Universidade Federal de Pelotas.

4.
SUSIN, A.; CORREA, G.; SANTOS, L. C. V.. Participação em banca de Ismael Seidel. Exploiting SATD Properties to Reduce Energy in Video Coding. 2016. Exame de qualificação (Doutorando em Doutorado em Ciência da Computação) - Universidade Federal de Santa Catarina.

Qualificações de Mestrado
1.
CORREA, G.; WILLRICH, R.. Participação em banca de Luiz Henrique De Lorenzi Cancellier. Exploiting HEVC Robustness to Integer Motion Estimation Pruning. 2018. Exame de qualificação (Mestrando em Ciências da Computação) - Universidade Federal de Santa Catarina.

Trabalhos de conclusão de curso de graduação
1.
CORREA, G.; MATTOS, J. C. B.. Participação em banca de Mateus Santos de Melo.Filtros de Interpolação da etapa de Compensação de Movimento em um decodificador de vídeo segundo o padrão HEVC em MPSoC. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

2.
CORREA, G.; FERREIRA JR., P. R.. Participação em banca de Victor Renan Covalski Junes.Uma Arquitetura Colaborativa para a Detecção de Ataques de Phishing. 2018. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

3.
CORREA, G.; ROSA JR, L. S.; COSTA, V. K.. Participação em banca de Matheus Eduardo Rodrigues Freitag.Controle Social para o Monitoramento em Tempo Real no Transporte Público Urbano. 2018. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

4.
CORREA, G.; ADAMATTI, D. F.. Participação em banca de Renata Zottis Junges.Detecção e Reconhecimento de Sinais de Trânsito em Vídeos Utilizando Processamento Digital de Imagens e Aprendizado de Máquina. 2018. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

5.
CORREA, G.; ARAUJO, R. M.. Participação em banca de Gustavo Fernandes dos Santos.DERIS-B: Decentralized Recoverable Identification System Based on Blockchain. Um Conjunto de Protocolos para Identificação de Pessoas via Blockchain. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

6.
CORREA, G.; SALDANHA, M.. Participação em banca de Douglas Silva Corrêa.Exploração no Projeto de Hierarquia de Memória para Codificação de Vídeo Energeticamente Eficiente no Padrão HEVC. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

7.
CORREA, G.; TAVARES, T. A.. Participação em banca de Fabio Abib Hecktheuer.Detecção de degeneração macular usando técnicas de processamento de imagens. 2018. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

8.
CORREA, G.; YAMIN, A.. Participação em banca de Helena Dufau de Carvalho.Avaliação do uso de esteganografia para reduzir vulnerabilidades em redes de sensores sem fio. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

9.
CORRÊA, G.; COSTA, V. K.; TERRA, V. S. S.. Participação em banca de Natália Toralles Darley.Interação de Usuário com Interfaces Tangíveis: Uma Análise de Experiências Utilizando o Projeto AR Sandbox. 2017. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

10.
CORRÊA, G.; PALOMINO, D. M.; SOARES, R. I.. Participação em banca de Ítalo Dombrowski Machado.Controlador de Energia para o Codificador x265 Utilizando Frentes de Pareto. 2017. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

11.
CORREA, G.; AGUIAR, M. S.; FERREIRA JR., P. R.. Participação em banca de Maurício Estivalet Peske.Usando Redes Neurais Artificiais para identificar o tipo de vestimenta utilizada por uma pessoa e estimar sua resistência térmica. 2017. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

12.
TAVARES, T. A.; CORREA, G.; COSTA, V. K.; MICHELON, F. F.. Participação em banca de Edemar Dias Xavier Junior.Promoção do Conhecimento Histórico Local: Uma Proposta de Interatividade para o Memorial Anglo UFPEL. 2016. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.



Participação em bancas de comissões julgadoras
Concurso público
1.
TAVARES, T. A.; CORREA, G.; CAMARGO, V. V.. Banca para professor substituto na área de Ciência da Computação, Edital 018/2017. 2017. Universidade Federal de Pelotas.

Outras participações
1.
CORRÊA, Guilherme. XXV Congresso de Iniciação Científica da Universidade Federal de Pelotas. 2016. Universidade Federal de Pelotas.

2.
CORRÊA, Guilherme. XVIII Encontro de Pós-Graduação da Universidade Federal de Pelotas. 2016. Universidade Federal de Pelotas.

3.
CORREA, Guilherme. XVII Encontro de Pós-Graduação da Universidade Federal de Pelotas. 2015. Universidade Federal de Pelotas.

4.
CORREA, Guilherme. XXIV Congresso de Iniciação Científica da Universidade Federal de Pelotas. 2015. Universidade Federal de Pelotas.



Eventos



Participação em eventos, congressos, exposições e feiras
1.
Chip in the Pampa 2018. 2018. (Congresso).

2.
2nd IEEE CASS Seasonal School on Digital Processing of Visual Signals and Applications.Redução de Complexidade em Codificadores e Transcodificadores de Vídeo Utilizando Técnicas de Aprendizado de Máquina. 2017. (Outra).

3.
IV Workshop O Futuro da Videocolaboração (CT-Video).Aplicações de Aprendizado de Máquina na Codificação de Vídeo HEVC. 2017. (Seminário).

4.
XXIII Simpósio Brasileiro de Sistemas Multimídia e Web (WebMedia). 2017. (Simpósio).

5.
VI Fórum da Internet no Brasil. 2016. (Congresso).

6.
2015 IEEE International Symposium on Circuits and Systems.Encoding Time Control System for HEVC Based on Rate-Distortion-Complexity Analysis. 2015. (Simpósio).

7.
XVII Encontro de Pós-Graduação da UFPel. 2015. (Congresso).

8.
XXIV Congresso de Iniciação Científica da UFPel. 2015. (Congresso).

9.
2014 IEEE 21st International Conference on Electronics, Circuits, and Systems. Classification-Based Early Termination for Coding Tree Structure Decision in HEVC. 2014. (Congresso).

10.
9th Conference on Telecommunications. Maximum Coding Tree Depth Adjustment for Complexity Scalability of HEVC. 2013. (Congresso).

11.
IEEE International Conference on Computer as a Tool (EUROCON). Complexity Control of HEVC through Quadtree Depth Estimation. 2013. (Congresso).

12.
IEEE International Conference on Electronics, Circuits, and Systems. Computational Complexity Control For HEVC Based on Coding Tree Spatio-Temporal Correlation. 2013. (Congresso).

13.
IEEE International Conference on Electronics, Circutis, and Systems. Dynamic Tree-Depth Adjustment for Low Power HEVC Encoders. 2012. (Congresso).

14.
IEEE International Conference on Image Processing. Motion Compensated Tree Depth Limitation for Complexity Control of HEVC Encoding. 2012. (Congresso).

15.
Picture Coding Symposium 2012.Adaptive Coding Tree for Complexity Control of High Efficiency Video Encoders. 2012. (Simpósio).

16.
12th IEEE International Conference on Multimedia and Expo, ICME 2011. SHBS: A Heuristic for Fast Inter Mode Decision of H.264/AVC Standard Targeting VLSI Design. 2011. (Congresso).

17.
Embedded Linux on the MicroBlaze Processor. 2011. (Oficina).

18.
25th South Symposium on Microelectronics - SIM2010.Adaptive Distortion Metric Architecture for H.264/AVC Video Coding. 2010. (Simpósio).

19.
IEEE Latin American Symposium on Circuits and Systems - LASCAS 2010.A MIPS-based ASIP to Accelerate the Inverse Hadamard Tranform for H.264/AVC Video Coding. 2010. (Simpósio).

20.
Workshop on High Performance Computing. 2010. (Oficina).

21.
24th South Symposium on Microelectronics - SIM2009.A Novel Filtering Order for the H.264 Deblocking Filter and Its Hardware Design Targeting the SVC Interlayer Prediction. 2009. (Simpósio).

22.
23rd South Symposium on Microelectronics - SIM2008.Fault-Tolerant Fast Adders Implemented in FPGAs. 2008. (Simpósio).

23.
Chip in the Pampa - Students Forum on Microelectronics - SForum 2008.Set-Tolerant Fast Adders Implemented in FPGAs. 2008. (Simpósio).

24.
Chip in the Pampa - XXIII SBMICRO. 2008. (Simpósio).

25.
Chip in the Pampa - XXI SBCCI. 2008. (Congresso).

26.
22nd South Symposium on Microelectronics - SIM 2007. 2007. (Simpósio).

27.
XII Semana Acadêmica de Ciência da Computação da UFPel - SACOMP UFPel. 2007. (Outra).

28.
XVI Congresso de Iniciação Científica da UFPel. Análise da Proteção de Somadores Tolerantes a Radiação Implementados em FPGAs. 2007. (Congresso).

29.
21st South Symposium on Microelectronics - SIM 2006.A Comparison Between Multiplier Architectures Implemented in Altera FPGAs. 2006. (Simpósio).

30.
II Semana Acadêmica da Escola de Informática da UCPel - SAEI 2006. 2006. (Outra).

31.
XI Semana Acadêmica de Ciência da Computação - SACOMP UFPel. 2006. (Outra).

32.
X Semana Acadêmica de Ciência da Computação - SACOMP UFPel. 2006. (Outra).

33.
XV Congresso de Iniciação Científica da UFPel. Análise Automática da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. 2006. (Congresso).

34.
4ª Semana Acadêmica de Sistemas de Informação - SASI 2005. 2005. (Seminário).

35.
6º Fórum Internacional do Software Livre - FISL 2005. 2005. (Outra).

36.
I Semana Acadêmica da Escola de Informática da UCPel - SAEI 2005. 2005. (Seminário).

37.
Empreendedorismo - Informação & Pesquisa Tecnológica. 2003. (Simpósio).

38.
I Semana Acadêmica de Tecnologia em Sistemas de Telecomunicações - SATSI 2003. 2003. (Outra).


Organização de eventos, congressos, exposições e feiras
1.
AGOSTINI, LUCIANO ; ZATT, Bruno ; PORTO, M. ; PALOMINO, DANIEL ; CORREA, G. ; ROSA JR, L. S. ; SOARES, R. I. ; VALDUGA, V. ; GÜNTZEL, J. L. A. . Chip in the Pampa 2018. 2018. (Congresso).

2.
CORREA, G.; TAVARES, T. A. . XIV Workshop de Iniciação Científica do Simpósio Brasileiro de Sistemas Multimídia e Web. 2017. (Congresso).

3.
AZAMBUJA, J. R. ; REIS, R. A. L. ; BAMPI, Sergio ; DINIZ, C. ; ZIMPECK, A. ; BRUM, R. ; CORREA, G. . 7th IEEE CASS Rio Grande do Sul Workshop. 2017. (Congresso).

4.
CORRÊA, Guilherme. XVIII Encontro de Pós-Graduação da UFPel. 2016. (Congresso).

5.
CORRÊA, Guilherme. XXV Congresso de Iniciação Científica da UFPel. 2016. (Congresso).

6.
CORREA, Guilherme. XXIV Congresso de Iniciação Científica da UFPel. 2015. (Congresso).

7.
CORREA, Guilherme. XVII Encontro de Pós-Graduação da UFPel. 2015. (Congresso).

8.
CORRÊA, Guilherme. XII Semana Acadêmica de Ciência da Computação da UFPel - SACOMP 2007. 2007. (Outro).



Orientações



Orientações e supervisões em andamento
Dissertação de mestrado
1.
Gustavo de Castro Feijó. a definir. Início: 2018. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Coorientador).

2.
Mateus Mendes Gonçalves. a definir. Início: 2018. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Orientador).

3.
Alex Machado Borges. Soluções para Redução de Complexidade em Codificadores de Vídeo Futuros (título provisório). Início: 2017. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. (Orientador).

Tese de doutorado
1.
Marcel Moscarelli Corrêa. a definir. Início: 2018. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Coorientador).

2.
Isis Duarte Bender. a definir. Início: 2018. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Coorientador).

3.
Narúsci dos Santos Bastos. a definir. Início: 2017. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Coorientador).

4.
Cristiano Flores dos Santos. a definir. Início: 2017. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. (Coorientador).

5.
Roberta de Carvalho Nobre Palau. a definir. Início: 2017. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Coorientador).

Trabalho de conclusão de curso de graduação
1.
Frederico de Olveira Sedrez. Estudo e Análise da Experiência do Usuário WebRTC sob Condições Controladas de Rede. Início: 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas. (Orientador).

2.
Gustavo Barbosa dos Santos. Análise da Experiência do Usuário em Streaming de Vídeo Adaptativo sobre HTTP em Condições de Rede Controladas. Início: 2018. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. (Orientador).

3.
Giovanni d'Ávila de Ávila. Projeto de Transcodificador Braille e Sistema Reprodutor de Livros Digitais para Cegos. Início: 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas. (Orientador).

4.
Eliezer Luz Ribeiro. Transcodificação Rápida para Adaptação de Taxa de Bits em Vídeos HEVC Utilizando Mineração de Dados. Início: 2016. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. (Orientador).

Iniciação científica
1.
Paulo Henrik Ribeiro Gonçalves. Redução de Complexidade do Algoritmo de Estimação de Movimento Test Zone Search (TZS). Início: 2017. Iniciação científica (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. (Orientador).

2.
Cândido Moraes. Investigação de Soluções para Estimação de Movimento de Baixa Complexidade. Início: 2017. Iniciação científica (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. (Orientador).

3.
Thiago Luiz Alves Bubolz. Desenvolvimento de um Transcodificador Homogêneo de Baixa Complexidade para Adaptação de Taxa de Bits em Vídeos HEVC. Início: 2016. Iniciação científica (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. (Orientador).


Orientações e supervisões concluídas
Trabalho de conclusão de curso de graduação
1.
Yan Ballinhas Soares. Redução da Complexidade de Transcodificação H.264/AVC para HEVC Utilizando Aprendizado de Máquina. 2018. Trabalho de Conclusão de Curso. (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Guilherme Ribeiro Corrêa.

2.
Paulo Henrik Gonçalves. Esquema Híbrido para Redução do Esforço Computacional da Estimação de Movimento no Codificador de Vídeo HEVC. 2018. Trabalho de Conclusão de Curso. (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Guilherme Ribeiro Corrêa.

3.
Thiago Luiz Alves Bubolz. Decisões Rápidas de Estruturas de Particionamento na Transcodificação de Vídeo Homogênea no Padrão HEVC. 2018. Trabalho de Conclusão de Curso. (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Guilherme Ribeiro Corrêa.

4.
Eduardo Dias da Silva. Redução da Complexidade do Processo de Codificação de Vídeos de Conteúdo de Tela segundo a Extensão Screen Content Coding (SCC) do Padrão HEVC. 2017. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Guilherme Ribeiro Corrêa.

5.
Mateus Wachholz Noremberg. Redução de Complexidade do Algoritmo Test Zone Search para Estimação de Movimento no Codificador de Vídeo HEVC. 2016. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Guilherme Ribeiro Corrêa.

6.
Pargles Wenz Dall'Oglio. Implementação e Análise de Métodos para Redução de Complexidade Computacional do Codificador HEVC Baseados em Técnicas de Aprendizado de Máquina. 2015. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Guilherme Ribeiro Corrêa.

7.
Daniel Munari Vilchez Palomino. Desenvolvimento e implementação em hardware de heurísticas rápidas para o módulo de decisão de modo do padrão H.264/AVC de codificação de vídeo (co-orientador). 2010. Trabalho de Conclusão de Curso. (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Guilherme Ribeiro Corrêa.

Iniciação científica
1.
Eliezer Luz Ribeiro. Investigação de Soluções para a Realização de Decisões Rápidas de Coding Units na Codificação Segundo o Padrão HEVC. 2015. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Guilherme Ribeiro Corrêa.

2.
Vinicius Signori Furlan. Utilização de Técnicas de Data Mining e Machine Learning para Redução de Complexidade do Codificador HEVC. 2015. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Guilherme Ribeiro Corrêa.

3.
Giovanni d'Ávila de Ávila. Desenvolvimento de Soluções para Redução da Complexidade Computacional na Decisão de Estruturas de Particionamento do Codificador 3D-HEVC. 2015. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Guilherme Ribeiro Corrêa.

4.
Douglas Silva Corrêa. Investigação de Soluções para a Realização de Decisões Rápidas de Prediction Units na Codificação Segundo o Padrão HEVC. 2015. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Orientador: Guilherme Ribeiro Corrêa.



Inovação



Patente
1.
 CORREA, G.; AGOSTINI, L. V. . CONJUNTO DE ALGORITMOS DE BAIXA COMPLEXIDADE PARA PARTICIONAMENTO DE CODING UNITS NA CODIFICAÇÃO DE VÍDEOS DIGITAIS SEGUNDO O PADRÃO H.265/HEVC. 2017, Brasil.
Patente: Privilégio de Inovação. Número do registro: BR1020170189570, título: "CONJUNTO DE ALGORITMOS DE BAIXA COMPLEXIDADE PARA PARTICIONAMENTO DE CODING UNITS NA CODIFICAÇÃO DE VÍDEOS DIGITAIS SEGUNDO O PADRÃO H.265/HEVC" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial. Depósito: 04/09/2017


Programa de computador registrado
1.
CONCEICAO, Ruhan ; CORREA, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . HEVC 3D ANALYZER. 2017.
Patente: Programa de Computador. Número do registro: BR512017000933-3, data de registro: 21/07/2017, título: "HEVC 3D ANALYZER" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial.


Projetos de pesquisa


Outras informações relevantes


Atividades de cooperação interinstitucional:
- Semestre em cooperação internacional: de 09/2008 a 02/2009 (Graduação Sanduíche - Universidade de Coimbra, Portugal);
- Missão Técnica: de 08/2014 a 09/2014 (missão técnica na UFPel como doutorando da Universidade de Coimbra, Portugal);
- Missão Técnica: de 05/2015 a 06/2015 (missão técnica na Universidade de Coimbra, Portugal).

Aprovação em Concurso Público:
- Concurso Público para Professor Adjunto-A (1º lugar): 12/2015 (área de Engenharia de Software, Universidade Federal do Pampa - Unipampa).
- Concurso Público para Professor Adjunto-A (1º lugar): 03/2016 (área de Redes de Computadores e Comunicação de Dados, Universidade Federal de Pelotas - UFPel).



Página gerada pelo Sistema Currículo Lattes em 12/12/2018 às 8:00:37