Felipe Martin Sampaio

  • Endereço para acessar este CV: http://lattes.cnpq.br/1995950889903755
  • Última atualização do currículo em 09/11/2018


Atualmente, Professor EBTT (Ensino Básico, Técnico e Tecnológico) do Instituto Federal do Rio Grande do Sul (IFRS), lotado no Campus Farroupilha. Possui títulos de Doutorado e de Mestrado pelo Programa de Pós-Graduação em Computação da Universidade Federal do Rio Grande do Sul (UFRGS). Possui graduação no curso de Bacharelado em Ciência da Computação pela Universidade Federal de Pelotas (UFPel). É Licenciado em Ciência da Computação pelo curso de Formação de Professores para os Componentes da Educação Profissional pelo IFRS Campus Farroupilha. É formado pelo curso técnico profissionalizante em Eletrônica pelo CEFET-RS, atual IF-Sul. Tem experiência na área de Ciência da Computação, atuando na área de Arquitetura de Computadores nos seguintes ramos: microeletrônica, projeto de Hardware, compressão de vídeo e codificação de vídeos multi-view. (Texto informado pelo autor)


Identificação


Nome
Felipe Martin Sampaio
Nome em citações bibliográficas
SAMPAIO, F.;SAMPAIO, FELIPE;SAMPAIO, FELIPE MARTIN

Endereço


Endereço Profissional
Instituto Federal de Educação, Ciência e Tecnologia do Rio Grande do Sul, IFRS - Campus Farroupilha.
Avenida São Vicente, 785
Cinquentenário
91501970 - Farroupilha, RS - Brasil
Telefone: (54) 32602400


Formação acadêmica/titulação


2013 - 2018
Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Título: Energy-Efficient Memory Design and Management for Parallel Video Coding, Ano de obtenção: 2018.
Orientador: Sergio Bampi.
Coorientador: Bruno Zatt.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
2011 - 2013
Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Título: Energy-Efficient Memory Hierarchy for Motion and Disparity Estimation in Multiview Video Coding,Ano de Obtenção: 2013.
Orientador: Sergio Bampi.
Coorientador: Luciano Volcan Agostini.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
2015 - 2016
Graduação em Programa Especial Formação de Professores para Os Componentes Curriculares.
Instituto Federal de Educação, Ciência e Tecnologia do Rio Grande do Sul, IFRS, Brasil.
Título: Relato de Experiência da Aplicação da Metodologia Ativa de Ensino com Pesquisa como Instrumento para Prática Docente.
Orientador: Jefferson Pereira de Almeida.
2006 - 2010
Graduação em Bacharelado em Ciência da Computação.
Universidade Federal de Pelotas, UFPEL, Brasil.
Título: Arquitetura de Hardware para a Estimação de Movimento e de Disparidade Baseada em Reuso de Dados para a Codificação de Vídeos de Múltiplas Vistas.
Orientador: Luciano Volcan Agostini.
Bolsista do(a): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul, FAPERGS, Brasil.
2004 - 2006
Curso técnico/profissionalizante em Curso Técnico em Eletrônica.
Instituto Federal Sul-Rio-Grandense, IFSUL, Brasil.
2003 - 2006
Ensino Médio (2º grau).
Instituto Federal Sul-Rio-Grandense, IFSUL, Brasil.




Formação Complementar


2005 - 2009
Inglês.
Centro de Cultura Anglo Americana, CCAA, Brasil.


Atuação Profissional



Instituto Federal de Educação, Ciência e Tecnologia do Rio Grande do Sul, IFRS, Brasil.
Vínculo institucional

2013 - Atual
Vínculo: Servidor Público, Enquadramento Funcional: Professor EBTT, Carga horária: 40, Regime: Dedicação exclusiva.

Atividades

02/2014 - Atual
Ensino, Engenharia Mecânica, Nível: Graduação

Disciplinas ministradas
Introdução à Programação
02/2014 - Atual
Ensino,

Disciplinas ministradas
Programação II (OO)
02/2014 - Atual
Ensino, Processos Gerenciais, Nível: Graduação

Disciplinas ministradas
Informática Aplicada

Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Vínculo institucional

2011 - Atual
Vínculo: Estudante Regular, Enquadramento Funcional: Estudante de Pós-Graduação, Carga horária: 40, Regime: Dedicação exclusiva.

Atividades

03/2011 - Atual
Pesquisa e desenvolvimento , Instituto de Informática, .


Universidade Federal de Pelotas, UFPEL, Brasil.
Vínculo institucional

2006 - 2011
Vínculo: Estudante Regular, Enquadramento Funcional: Estudante de Graduação, Carga horária: 40, Regime: Dedicação exclusiva.



Linhas de pesquisa


1.
Arquiteturas e Algoritmos para Sistemas Multimídia Embarcados

Objetivo: Propor e implementar novas arquiteturas de hardware e algoritmos para processamento multimídia que sejam capazes de avançar o estado da arte considerando diferentes perceptivas no espaço de projeto. Dentre os principais objetivos estão redução de área, energia e potencia, aumento da performance de processamento, atualização de eficiente do HW. As principais aplicações estudadas são padrões de codificação de vídeo para codificação mono-vistas (H.264, H.265/HEVC), escalável (SVC) e multi-vistas (MVC, 3DV). - Hardware and Software perspectives of Embedded Multimedia Systems - Energy-Efficient Design of Memory Hierarchy for Multimedia Systems - Low-Power Design: Dynamic Power Management, Hardware/Software optimizations for leakage power reduction - Fast Algorithms for Video Coding: Fast Mode Decision, Fast Motion and Disparity Estimation, Rate Control..
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica.
Palavras-chave: Compressão de Vídeo; Vídeos Multivistas; Projeto de Hardware; Sistemas Embarcados; Projeto de baixo consumo de energia.


Projetos de pesquisa


2017 - Atual
Projeto de Hardware/Software para o Desenvolvimento de Kits Didáticos como Objetos de Aprendizagem na Área da Computação
Descrição: A presente proposta de projeto de pesquisa pretende realizar o projeto combinado de hardware e software de kits didáticos como objetos de aprendizagem para o auxílio à prática pedagógica em disciplinas da área de computação. O projeto combinado de hardware e software terá como base placas de desenvolvimento baseadas na plataforma open-hardware Arduino. Os focos do projeto são diversas disciplinas da área de informática: Lógica de Programação, Arquitetura de Computadores, Programação Avançada e Redes de Computadores. Em uma conceituação mais recente, objetos de aprendizagem são ferramentais que dinamizam e dão suporte às práticas docentes ao longo do processo de ensino-aprendizagem. Disciplinas da área de computação têm como característica a exigência por habilidades lógico-matemáticas, sendo que estas não se apresentam de maneira desenvolvida nos alunos, principalmente naqueles que estão em fase inicial do curso. Neste contexto, o desenvolvimento de tecnologias da informação veio a auxiliar as práticas pedagógicas na construção de objetos de aprendizagem cada vez mais dinâmicos, sistemáticos e interativos. As atividades a serem desenvolvidas neste projeto de pesquisa vêm ao encontro desta temática, proporcionando aos bolsistas deste projeto experiências na área de desenvolvimento de objetos de aprendizagem, focado nas temáticas da computação e utilizando metodologias de desenvolvimento com placas de prototipação baseadas na plataforma Arduino..
Situação: Em andamento; Natureza: Pesquisa.
2016 - 2017
Projeto de Aplicações Multimídia com Foco em Processamento de Imagens e Vídeos Digitais Baseado em Múltiplas Plataformas de Desenvolvimento
Descrição: Esta proposta de projeto de pesquisa tem como objetivo desenvolver soluções utilizando múltiplas plataformas, combinando metodologias de projeto de hardware e software, para aplicações multimídia com foco em processamento de imagens e vídeos digitais. A presente proposta visa à renovação do projeto de pesquisa aprovado no edital anterior, aproveitando todo o conhecimento adquirido para a exploração desta área de pesquisa. No primeiro ano de projeto, o foco do desenvolvimento foi o eixo de desenvolvimento de software, onde explorações de algoritmos de processamento de vídeos digitais, ligados a etapas de compressão, foram realizadas. Além disso, experimentações e projetos testes com plataformas de desenvolvimento alternativas, como placas Arduino, foram realizadas conhecimento para o segundo ano do projeto. As atividades planejadas para o segundo ano do projeto se relacionam com o aprimoramento e a execução de outras atividades relacionadas ao projeto de software (eixo SOFTWARE), além de propor a utilização de ambientes formados por diversas plataformas de desenvolvimento para a implementação de aplicações multimídia de processamento de imagens e vídeos digitais (eixo MULTI-PLATAFORMAS). Como resultado, pretende-se que, no eixo SOFTWARE do projeto, se tenha uma experimentação de diversas aplicações estado-da-arte em processamento multimídia, além de contribuir para esta área com o projeto de melhorias em tais algoritmos. No eixo MULTI-PLATAFORMAS, pretende-se a construção de protótipos baseados em três plataformas: plataforma Arduino, computador portátil Raspberry Pi e kit de desenvolvimento formado por dispositivos de hardware programáveis. Problemas relacionados à captura, tratamento e exibição de imagens e vídeos serão tratados por este eixo do projeto..
Situação: Concluído; Natureza: Pesquisa.
2014 - Atual
Desenvolvimento de Software para Ensino e Pesquisa na Área de Arquitetura e Organização de Computadores
Descrição: Este projeto de pesquisa propõe o desenvolvimento de software para o auxílio de atividades de ensino e pesquisa na área de arquitetura e organização de computadores, uma subárea da informática. A pesquisa e inovação na área de arquitetura organização de computadores tem proporcionado aos usuários dos computadores atuais um poder de processamento cada vez maior. Também nesta linha, esforços conjuntos entre indústria e a academia contribuíram para a viabilidade da miniaturização da informática, onde atualmente podemos usufruir de processamento de dados em aplicações embarcadas em dispositivos móveis, como os poderosos dispositivos smartphones, amplamente comercializados entre os usuários comuns. O desenvolvimento de sistemas de software é uma grande ferramenta para a resolução de problemas das mais diversas áreas do conhecimento, como medicina, biotecnologia, meteorologia e entre outras. O objetivo particular deste projeto é o desenvolvimento de aplicativos de software para o auxílio das atividades de ensino e pesquisa na área de arquitetura e organização de computadores. Técnicas e algoritmos que são estado-da-arte na área serão explorados como base para o desenvolvimento das aplicações. Como produto final, visa-se ao compartilhamento das contribuições deste e aprimorar as atividades de ensino e pesquisa realizadas na área, trazendo um legado para toda a comunidade de professores, alunos e pesquisadores de informática. Juntamente a isso, este projeto também proporcionará aos alunos o aprimoramento de suas habilidades práticas com diferentes técnicas avançadas de programação estudadas ao longo de suas formações, preparando-os para os futuros passos de sua formação acadêmica, científica e profissional..
Situação: Em andamento; Natureza: Pesquisa.
2012 - Atual
Desenvolvimento de Arquiteturas de Hardware Dedicadas e de Algoritmos Eficientes para a Codificação de Vídeo Digital

Projeto certificado pelo(a) coordenador(a) Sergio Bampi em 31/07/2013.
Descrição: Este projeto propõe quatro diferentes linhas de trabalho com vista à exploração de inovações em algoritmos e em arquiteturas para os codificadores de vídeo digital mais inovadores da atualidade internacional: (1) Exploração de algoritmos rápidos que aumentem o desempenho do processo de codificação, focando a implementação dos mesmos em hardware dedicado e também em processadores com algum grau de adaptabilidade/configurabilidade; (2) Extração do paralelismo dos algoritmos envolvidos na codificação de vídeo digital de modo a gerar implementações destes módulos em plataformas massivamente paralelas, como as Graphic Processing Units (GPUs); (3) Modelagem e projeto de arquiteturas de hardware energeticamente eficientes para os módulos mais críticos da codificação; e, por fim, (4) Síntese e projeto de circuitos integrados CMOS de aplicação específica(ASIC) de módulos para se obter hardware dedicado e completamente customizado focando alta eficiência de energia. O objetivo deste projeto inclui a extensão e inovação para altas taxas de processamento, capazes de processar vídeos de alta resolução em tempo real, como full HD 1080p (1920x1080) e 4K (3840x2160)..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (3) / Especialização: (0) / Mestrado acadêmico: (1) / Mestrado profissional: (0) / Doutorado: (5) .
Integrantes: Felipe Martin Sampaio - Integrante / Luciano Volcan Agostini - Integrante / Sérgio Bampi - Coordenador / Altamiro Susin - Integrante / Daniel Palomino - Integrante / Marcelo Porto - Integrante / Cláudio Diniz - Integrante / Bruno Zatt - Integrante / Cristiano Thiele - Integrante / Muhammad Shafique - Integrante / Eduarda Monteiro - Integrante / Cauane Silva - Integrante / Bruno Vizzotto - Integrante / Eduardo Costa - Integrante / Rafael Justo - Integrante / Jonas Meinerz - Integrante / Eduardo Cavichioli - Integrante.
2011 - Atual
VideoArch3D Técnicas Eficientes em Potência para Sistemas Multimídia 3-dimensional

Projeto certificado pelo(a) coordenador(a) Sergio Bampi em 26/07/2013.
Descrição: No presente contexto, este projeto pretende explorar a experiência conjunta das equipes de pesqusia para propor técnicas eficientes em potência inovadoras (nos níveis algorítmico e arquitetural) para processamento multimídia 3D em dispositivos móveis. O foco será em conjuntamente considerar o conhecimento da aplicação de codificação de vídeo, particionamento hardware/software, e o projeto de técnicas de gerenciamento de potência. Neste projeto, um estudo detalhado dos atuais e novos padrões de codificação de vídeo monovista e multivistas é considerado como base para propor algoritmos inteligentes e altamente eficientes para reduzir a complexidade a um reduzido custo de eficiência de codificação. Considerando os padrões de codificação de vídeos 2D/3D, o desafio é pesquisar arquiteturas de hardware e software inovadoras que irão possibilitar a realização eficiente em potência destas aplicações padrões em dispositivos móveis e fixos. É necessário explorar como as arquiteturas de processamento multimídia podem ser otimizadas para os novos padrões de codificação de vídeo para prover eficiência em potência/energia em dispositivos alvo (como TVs 3D ou camcoders 3D alimentados por bateria, etc.)..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (1) / Mestrado profissional: (0) / Doutorado: (8) .
Integrantes: Felipe Martin Sampaio - Integrante / Luciano Volcan Agostini - Integrante / Sérgio Bampi - Coordenador / Daniel Palomino - Integrante / Cláudio Diniz - Integrante / Bruno Zatt - Integrante / Muhammad Shafique - Integrante / Jörg Henkel - Integrante.Financiador(es): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Outra / Deutscher Akademischer Austauschdienst - Outra.
Número de produções C, T & A: 4
2009 - 2012
REDE H.264 SBTVD

Projeto certificado pelo(a) coordenador(a) Altamiro Amadeu Susin em 24/07/2013.
Descrição: Rede H.264 SBTVD tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital), sendo composta pelas seguintes entidades: UFRGS, LSITec, COPPE/UFRJ, IME, UFRN, UnB, UFSC, Unicamp e CEITEC. Os produtos que essa rede busca desenvolver são os seguintes: 1. Decodificador de sinais-fonte: desenvolvimento de um componente em linguagem de descição de hardware (HDL) implementado em dispositivo reconfigurável responsável pela decodificação de sinais-fonte para um dispositivo tipo Terminal de Acesso (set-top-box). O sistema a ser desenvolvido deve ser compatível com o padrão de vídeo H.264 de alta definição. O componente decodificador de vídeo H.264 deve permitir igualmente suporte a vídeos de definição padrão (720x480) e alta definição (1920x1080), conforme especificado no SBTVD. 2. Codificador H.264 com suporte a alta definição: desenvolvimento de componente em hardware reconfigurável capaz de efetuar o processo de codificação de sinais de vídeo em tempo real, atendendo à norma H.264. O projeto será desenvolvido sobre lógicas programáveis e testado em placas de desenvolvimento para validação dos algoritmos em tempo real. O dispositivo projetado deve permitir suporte a alta definição (1920x1080), conforme especificado no SBTVD. 3. Codificador H.264 em arquitetura computacional paralela: produto que implementa os algoritmos do padrão H.264 de forma paralela, através de distribuição em multi-tarefa ou em um agregado de máquinas (cluster). O objetivo é executar um codificador H.264 com suporte a alta definição, em tempo real. 4. Codificador/decodificador de áudio: produto de software para implementação decodificador de áudio executando em tempo real no Terminal de Acesso e codificador de áudio em software de acordo com o padrão do SBTVD. 5. Codificador H.264 escalável/alternativo: estudo dos algoritmos de escalabilidade no H.264 e de algoritmos alternativos de codificação de vídeo..
Situação: Concluído; Natureza: Pesquisa.


Projetos de desenvolvimento


2008 - 2011
Desenvolvimento e Prototipação de Arquiteturas para Compressão de Vídeo para TV Digital

Projeto certificado pelo(a) coordenador(a) Luciano Volcan Agostini em 24/07/2013.
Descrição: Este projeto pretende investigar soluções em hardware para a compressão escalável de vídeos, seguindo o padrão H.264. O foco da investigação proposta neste projeto estará nos módulos das transformadas diretas e inversas, da quantização direta e inversa, da compensação de movimento com filtragem temporal, do filtro redutor de blocagem, da decimação 2-D, da interpolação 2-D e da estimação de movimento. Para avaliar a complexidade destes módulos do compressor, serão desenvolvidos modelos em software, de onde serão extraídas informações importantes para a definição e projeto do hardware que se seguirá. Após a avaliação em software, serão projetadas arquiteturas para os módulos. Estas arquiteturas serão descritas em VHDL, sintetizadas para FPGAs Xilinx, validadas e prototipadas. Como resultados esperados da execução deste projeto, além dos protótipos funcionais dos módulos anteriormente referenciados, espera-se a geração de dez artigos para eventos internacionais ou nacionais e dois artigos para periódicos. Como resultado mais amplo, pretende-se, com este projeto, estreitar os laços de cooperação entre os pesquisadores da UFPel, da FURG e do CEFET-RS, permitindo a geração de um pólo de desenvolvimento tecnológico em microeletrônica e TV digital nesta região do Rio Grande do Sul.
Situação: Concluído; Natureza: Desenvolvimento.


Revisor de periódico


2014 - Atual
Periódico: ACM Transactions on Design Automation of Electronic Systems


Áreas de atuação


1.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Arquitetura de Sistemas de Computação.
2.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Hardware.
3.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Microeletrônica.


Idiomas


Inglês
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Espanhol
Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Razoavelmente.


Prêmios e títulos


2013
Mestrado com Distinção: Voto de Louvor, Universidade Federal do Rio Grande do Sul - PPGC.
2013
Melhor Artigo - Categoria "Projeto de Sistemas Digitais" - Prêmio recebido no Simpósio Sul de Microeletrônica, SBC e SBMicro.
2013
Melhor Dissertação de Mestrado - Categoria "Projeto, CAD e Teste de Circuitos Integrados", Concurso de Teses e Dissertações da SBMicro.
2011
'Best Paper Award - Undergraduated Work' - Prêmio recebido no Simpósio Sul de Microeletrônica, SBC e SBMicro.
2011
Menção Honrosa - 1º lugar no curso de Bacharelado em Ciência da Computação (turma 2010/2º), Universidade Federal de Pelotas.
2011
Destaque Universitário em Informática, SEPRORGS - Sindicato das Empresas de Informática do Rio Grande do Sul.
2011
Received a 'European Network of Excellence on High Performance and Embedded Architecture and Compilation' (HiPEAC) Paper Award, HiPEAC.
2010
1º Lugar no CADAthlon Brasil 2010, Sigda.
2009
'Mention of Honor - Undergraduated Work' - Prêmio recebido no Simpósio Sul de Microeletrônica, SBC e SBMicro.


Produções



Produção bibliográfica
Citações

SCOPUS
Total de trabalhos:19
Total de citações:20
Sampaio, Felipe M.  Data: 25/01/2013

Artigos completos publicados em periódicos

1.
SAMPAIO, F.2018SAMPAIO, F.; ZATT, B. ; SHAFIQUE, M. ; HENKEL, J. ; BAMPI, S. . Hybrid Scratchpad Video Memory Architecture for Energy-Efficient Parallel HEVC. IEEE Transactions on Circuits and Systems for Video Technology, v. 1, p. 1-1, 2018.

2.
SANCHEZ, G.2012SANCHEZ, G. ; SAMPAIO, F. ; PORTO, Marcelo ; BAMPI, Sérgio ; AGOSTINI, Luciano Volcan . DMPDS: A Fast Motion Estimation Algorithm Targeting High Resolution Videos and Its FPGA Implementation. International Journal of Reconfigurable Computing, v. 2012, p. 1-12, 2012.

3.
GRELLERT, M.2012GRELLERT, M. ; SAMPAIO, F. ; MATTOS, J. ; AGOSTINI, Luciano Volcan . MSBSD: um Algoritmo para Decisão Rápida na Inter-Predição em Codificadores HEVC. Revista Eletrônica de Iniciação Científica, v. 12, p. 1-12, 2012.

4.
SAMPAIO, F.2010SAMPAIO, F.; DORNELLES, Robson. ; PALOMINO, Daniel. ; AGOSTINI, Luciano Volcan . High Throughput and Low Cost Architecture for the Forward Quantization of the H.264/AVC Video Compression Standard. CLEI Electronic Journal, v. 13, p. 5, 2010.

5.
SAMPAIO, F.2010SAMPAIO, F.; PALOMINO, Daniel. ; AGOSTINI, Luciano Volcan . Arquitetura com Elevada Taxa de Processamento e Baixa Latência para o Loop de Transformadas e Quantização do Padrão H.264/AVC de Compressão de Vídeos. Revista Eletrônica de Iniciação Científica, v. 10, p. 1-12, 2010.

6.
DORNELLES, Robson.2008DORNELLES, Robson. ; SAMPAIO, F. ; PALOMINO, Daniel. ; CORRÊA, Guilherme ; NOBLE, Diego ; AGOSTINI, Luciano Volcan . Arquitetura de um Módulo T Dedicado à Predição Intra do Padrão de Compressão de Vídeo H.264/AVC para Uso no Sistema Brasileiro de Televisão Digital. Hífen (PUCRS. Impresso), v. 32, p. 75-82, 2008.

Capítulos de livros publicados
1.
PALOMINO, Daniel. ; SAMPAIO, F. ; CORRÊA, Marcel ; AGOSTINI, Luciano Volcan . Investigação e Desenvolvimento de Hardware para as Transformadas do Padrão H.264/AVC de Compressão de Vídeo. In: Mattos, Júlio C. B.; Rosa Jr, Leomar S.; Pilla, Maurício L.. (Org.). Desafios e Avanços em Computação: Inovações e Tecnologia. Pelotas: Editora e Gráfica Universitária - PREC - UFPel, 2009, v. 1, p. 119-144.

Trabalhos completos publicados em anais de congressos
1.
SAMPAIO, F.; ALMEIDA, J. . Relato de Experiência da Aplicação da Metodologia Ativa de Ensino com Pesquisa na Disciplina de Sistemas de Informação. In: Workshop sobre Educação na Computação (WEI 2018), 2018, Natal. Anais do WEI 2018, 2018. p. 266-275.

2.
SAMPAIO, FELIPE; SHAFIQUE, MUHAMMAD ; Zatt, Bruno ; BAMPI, SERGIO ; HENKEL, JORG . Approximation-aware Multi-Level Cells STT-RAM cache architecture. In: 2015 International Conference on Compilers, Architecture and Synthesis for Embedded Systems (CASES), 2015, Amsterdam. 2015 International Conference on Compilers, Architecture and Synthesis for Embedded Systems (CASES), 2015. p. 79.

3.
SAMPAIO, FELIPE; SHAFIQUE, MUHAMMAD ; ZATT, BRUNO ; BAMPI, SERGIO ; HENKEL, JORG . Energy-efficient architecture for advanced video memory. In: 2014 IEEE/ACM International Conference on ComputerAided Design (ICCAD), 2014, San Jose. 2014 IEEE/ACM International Conference on Computer-Aided Design (ICCAD). p. 132-139.

4.
SAMPAIO, FELIPE MARTIN; SHAFIQUE, MUHAMMAD ; ZATT, BRUNO ; BAMPI, SERGIO ; HENKEL, JÖRG . Content-driven memory pressure balancing and video memory power management for parallel high efficiency video coding. In: the 2014 international symposium, 2014, La Jolla. Proceedings of the 2014 international symposium on Low power electronics and design - ISLPED '14. p. 153-158.

5.
SAMPAIO, FELIPE; SHAFIQUE, MUHAMMAD ; ZATT, BRUNO ; BAMPI, SERGIO ; HENKEL, JORG . dSVM: Energy-efficient distributed Scratchpad Video Memory Architecture for the next-generation High Efficiency Video Coding. In: Design Automation and Test in Europe, 2014, Dresden. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2014. New Jersey: IEEE Conference Publications. p. 1-6.

6.
SAMPAIO, FELIPE; ZATT, BRUNO ; SHAFIQUE, MUHAMMAD ; AGOSTINI, LUCIANO ; BAMPI, SERGIO ; HENKEL, JORG . Energy-Efficient Memory Hierarchy for Motion and Disparity Estimation in Multiview Video Coding. In: Design Automation and Test in Europe, 2013, Grenoble. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2013. New Jersey: IEEE Conference Publications. p. 665-670.

7.
SAMPAIO, F.; ZATT, B. ; SHAFIQUE, M. ; AGOSTINI, LUCIANO ; HENKEL, J. ; BAMPI, SERGIO . Content-Adaptive Reference Frame Compression Based on Intra-Frame Prediction for Multiview Video Coding (artigo aceito para publicação). In: IEEE Internacional Conference on Image Processing, 2013, Melbourne. Proceedings of ICIP 2013, 2013.

8.
SAMPAIO, F.; ZATT, B. ; BAMPI, Sérgio ; AGOSTINI, Luciano Volcan . Memory efficient FPGA implementation of motion and disparity estimation for the multiview video coding. In: Southern Conference on Programmable Logic, 2012, Bento Gonçalves. Proceedings of SPL 2012. Piscataway: IEEE, 2012. p. 45-50.

9.
PALOMINO, Daniel. ; SAMPAIO, F. ; BAMPI, Sérgio ; SUSIN, Altamiro ; AGOSTINI, Luciano Volcan . FPGA based design for motion vector predicton in H.264/AVC encoders targeting HD1080p resolution. In: Southern Conference on Programmable Logic, 2012, Bento Gonçalves. Proceedings of SPL 2012. Piscataway: IEEE, 2012. p. 111-116.

10.
SAMPAIO, F.; GRELLERT, M. ; MATTOS, J. ; BAMPI, Sérgio ; AGOSTINI, Luciano Volcan . Motion Vectors Merging: Low Complexity Prediction Unit Decision Heuristic for the Inter-Prediction of HEVC Encoders. In: IEEE International Conference on Multimedia and Expo, 2012, Melbourne. Proceedings of ICME 2012. Piscataway: IEEE, 2012. p. 657-662.

11.
SANCHEZ, G. ; SAMPAIO, F. ; PORTO, Marcelo ; BAMPI, Sérgio ; AGOSTINI, Luciano Volcan . Spread and Iterative Search: A High Quality Motion Estimation Algorithm for High Definition Videos and Its VLSI Design. In: IEEE International Conference on Multimedia and Expo, 2012, Melbourne. Proceedings of ICME 2012. Piscataway: IEEE, 2012. p. 1079-1084.

12.
MONTEIRO, EDUARDA ; MAULE, MARILENA ; SAMPAIO, FELIPE ; DINIZ, CLAUDIO ; ZATT, BRUNO ; BAMPI, SERGIO . Real-time block matching motion estimation onto GPGPU. In: 2012 19th IEEE International Conference on Image Processing (ICIP 2012), 2012, Orlando. 2012 19th IEEE International Conference on Image Processing. p. 1693-1696.

13.
PALOMINO, DANIEL ; SAMPAIO, FELIPE ; AGOSTINI, LUCIANO ; BAMPI, SERGIO ; SUSIN, Altamiro . A memory aware and multiplierless VLSI architecture for the complete Intra Prediction of the HEVC emerging standard. In: 2012 19th IEEE International Conference on Image Processing (ICIP 2012), 2012, Orlando. 2012 19th IEEE International Conference on Image Processing. p. 201-204.

14.
DINIZ, C. ; ZATT, B. ; THIELE, C. ; SAMPAIO, F. ; PALOMINO, Daniel. ; AGOSTINI, Luciano Volcan ; SUSIN, Altamiro ; BAMPI, Sérgio . A High Throughput H.264/AVC Intra-Frame Encoding Loop Architecture for HD1080p. In: IEEE International Symposium on Circuits and Systems, 2011, Rio de Janeiro. Proceedings of ISCAS 2011. Piscataway: IEEE, 2011. p. 579-582.

15.
GRELLERT, M. ; SAMPAIO, F. ; MATTOS, J. ; AGOSTINI, Luciano Volcan . A Multilevel Data Reuse Scheme for Motion Estimation and Its VLSI Design. In: IEEE International Symposium on Circuits and Systems, 2011, Rio de Janeiro. Proceedings of ISCAS 2011. Piscataway: IEEE, 2011. p. 583-586.

16.
ZATT, B. ; SHAFIQUE, M. ; SAMPAIO, F. ; AGOSTINI, Luciano Volcan ; BAMPI, Sérgio ; HENKEL, J. . Run-Time Adaptive Energy-Aware Motion and Disparity Estimation in Multiview Video Coding. In: Design Automation Conference, 2011, San Diego. Proceedings of DAC, 2011. p. 1026-1031.

17.
SANCHEZ, GUSTAVO ; SAMPAIO, FELIPE ; DORNELLES, ROBSON ; AGOSTINI, LUCIANO . Efficiency evaluation and architecture design of SSD unities for the H.264/AVC standard. In: , 2010, Ipojuca. . p. 171-174.

18.
DORNELLES, Robson. ; SAMPAIO, F. ; AGOSTINI, Luciano Volcan . Variable Block Size Motion Estimation Architecture with a Fast Bottom-Up Decision Mode and an Integrated Motion Compensation Targeting the H.264/AVC Video Coding Standard. In: Symposium on Integrated Circuits and Systems Design, 2010, São Paulo. Proceedings of SBCCI 2010. New York: ACM, 2010. p. 186-191.

19.
GRELLERT, M. ; SAMPAIO, F. ; MATTOS, J. ; AGOSTINI, Luciano Volcan . Memory-Aware Multiple Reference Frame Motion Estimation for the H.264/AVC Standard. In: IEEE International Conference on Electronics: Circuits and Systems, 2010, Atenas. Proceedings of ICECS 2010. Piscataway: IEEE, 2010. p. 575-578.

20.
DORNELLES, Robson. ; SAMPAIO, F. ; PALOMINO, Daniel. ; AGOSTINI, Luciano Volcan . Transforms and Quantization Design Targeting the H.264/AVC Intra Prediction Constraints. In: Symposium on Integrated Circuits and System Design, 2009, Natal. Proceedings of SBCCI2009 - 22nd Symposium on Integrated Circuits and System Design. Nova Iorque: ACM, 2009. p. 81-86.

21.
SAMPAIO, F.; PALOMINO, Daniel. ; DORNELLES, Robson. ; AGOSTINI, Luciano Volcan . Arquitetura de Alto Desempenho e Baixo Custo para o Módulo de Quantização Direta do Padrão H.264/AVC de Compressão de Vídeo Digital. In: Conferencia Latinoamericana de Informática, 2009, Pelotas. Proceedings of CLEI 2009, 2009.

22.
PALOMINO, DANIEL ; SAMPAIO, FELIPE ; DORNELLES, ROBSON ; AGOSTINI, LUCIANO . Low latency and high throughput dedicated loop of transforms and quantization focusing in the H.264/AVC Intra Prediction. In: 2009 16th IEEE International Conference on Image Processing ICIP 2009, 2009, Cairo. 2009 16th IEEE International Conference on Image Processing (ICIP). p. 2697-2700.

23.
SAMPAIO, F.; DORNELLES, Robson. ; PALOMINO, Daniel. ; SIEDLER, G. ; CORRÊA, Marcel ; AGOSTINI, Luciano Volcan . A Multitransform Architecture for the H.264/AVC Standard and Its Design Space Exploration. In: IEEE International Conference on Electronics: Circuits and Systems, 2009, Yasmine Hammamet. Proceedings of ICECS 2009, 2009. p. 711-714.

24.
SAMPAIO, F.; REDIESS, Fabiane ; FONSECA, Carolina Marques ; SUSIN, Altamiro ; BAMPI, Sérgio ; AGOSTINI, Luciano Volcan . Architectural Design for Forward and Inverse Transforms of H.264/AVC Standard Focusing in the Intra Frame Coder. In: IFIP International Conference on Very Large Scale Integration, 2008, Ilha de Rhodes. VLSI-SoC 2008 - The 16th IFIP/IEEE International Conference on Very Large Scale Integration. Piscataway: IEEE, 2008.

25.
PALOMINO, Daniel. ; DORNELLES, Robson. ; CORRÊA, Guilherme ; SAMPAIO, F. ; NOBLE, Diego ; AGOSTINI, Luciano Volcan . Implementation and Analysis of Architectures for the 4x4 2-D Forward Hadamard Transform of H.264/AVC.. In: Conferencia Latinoamericana de Informática, 2008, Santa Fe. CLEI 2008 - XXXIV Conferencia Latinoamericana de Informática, 2008. p. 1139-1148.

26.
SAMPAIO, F.; DORNELLES, Robson. ; PALOMINO, Daniel. ; CORRÊA, Guilherme ; NOBLE, Diego ; AGOSTINI, Luciano Volcan . Architectural Templates for the 4X4 Transforms of the H.264/AVC Standard targeting the Intra Prediction Coder.. In: Microelectronics Students Forum, 2008, Gramado. SForum 2008 - Student Forum on Microelectronics. São Paulo: SBC, 2008. p. 1-4.

Resumos expandidos publicados em anais de congressos
1.
SAMPAIO, F.; ZATT, B. ; AGOSTINI, LUCIANO ; BAMPI, SERGIO . Energy-Efficient Memory Hierarchy for Motion and Disparity Estimation in Multiview Video Coding. In: Simpósio Sul de Microeletrônica, 2013, Porto Alegre. Proceedings of SIM 2013, 2013.

2.
GRELLERT, M. ; SAMPAIO, F. ; MATTOS, J. ; AGOSTINI, Luciano Volcan . Multilevel Data Reuse Scheme for Off-Chip Memory Accesses Reduction Applied to a Motion Estimation Architecture. In: Simpósio Sul de Microeletrônica, 2011, Novo Hamburgo. Anais do SIM'11, 2011.

3.
SAMPAIO, F.; SANCHEZ, G. ; DORNELLES, Robson. ; AGOSTINI, Luciano Volcan . Avaliação de Efciência e Desenvolvimento de Arquiteturas de Calculadores de SSD Segundo o Padrão H.264/AVC. In: Workshop Iberchip, 2010, Foz do Iguaçu. Proceedings of Iberchip, 2010. p. 1-6.

4.
SANCHEZ, G. ; SAMPAIO, F. ; NOBLE, Diego ; PORTO, Marcelo ; AGOSTINI, Luciano Volcan . Arquitetura de Hardware para a Estimação de Movimento e Compensação de Movimeno Utilizando Pixel Fracionário do Padrão H.264/AVC. In: Congresso de Iniciação Científica (UFPel), 2010, Pelotas. Anais do CIC 2010, 2010.

5.
SAMPAIO, F.; SANCHEZ, G. ; DORNELLES, Robson. ; AGOSTINI, Luciano Volcan . Efficiency Evaluation and Architecture Design of SSD Unities for the H.264/AVC Standard. In: Simpósio Sul de Microeletronica, 2010, Porto Alegre. Anais do SIM 2010, 2010.

6.
SAMPAIO, F.; PALOMINO, Daniel. ; MATTOS, J. ; PILLA, M. . Implementação do Escalonador de Tempo Real Rate Monotonic no Sistema Operacional TinyOS. In: MCSul 2010 - Southern Conference on Computational Modeling, 2010, Rio Grande. Anais do MCSul 2010, 2010.

7.
DORNELLES, Robson. ; PALOMINO, Daniel. ; SAMPAIO, F. ; BAMPI, Sérgio ; AGOSTINI, Luciano Volcan . Modelos Arquiteturais de Alto Desempenho para as Transformadas 4x4 Diretas e Inversas do Padrão H.264/AVC. In: Workshop Iberchip, 2009, Buenos Aires. Iberchip 2009 - Iberchip XV Workshop, 2009. p. 195-200.

8.
SAMPAIO, F.; PALOMINO, Daniel. ; DORNELLES, Robson. ; BAMPI, Sérgio ; AGOSTINI, Luciano Volcan . Arquitetura Dedicada para o Loop de Transformadas e Quantização para a Predição Intra-Quadros do Padrão H.264/AVC. In: Workshop Iberchip, 2009, Pelotas. Iberchip 2009 - Iberchip XV Workshop, 2009. p. 550-555.

9.
PALOMINO, Daniel. ; SAMPAIO, F. ; DORNELLES, Robson. ; AGOSTINI, Luciano Volcan . An Architecture for a T Module of the H.264/AVC Focusing in the Intra Prediction Restrictions. In: Simpósio Sul de Microeletrônica, 2009, Pelotas. 24th South Symposium on Microeletronics. Pelotas: Editora e Gráfica Universitária - PREC - UFPel, 2009. p. 219-222.

10.
DORNELLES, Robson. ; SAMPAIO, F. ; PALOMINO, Daniel. ; AGOSTINI, Luciano Volcan . A Multiplierless Forward Quantization Module Focusing the Intra Prediction Module of the H.264/AVC Standard. In: Simpósio Sul de Microeletrônica, 2009, Pelotas. Proceeding of 24th South Symposium on Microelectronics. Pelotas: Editora e Gráfica Universitária - PREC - UFPel, 2009. p. 239-242.

11.
SAMPAIO, F.; PALOMINO, Daniel. ; DORNELLES, Robson. ; AGOSTINI, Luciano Volcan . Dedicated Architecture for the T/Q/IQ/IT Loop Focusing the H.264/AVC Intra Prediction. In: SIM 2009 - 24º Simpósio Sul de Microeletrônica, 2009, Pelotas. 24th South Symposium on Microelectronics. Pelotas: Editora e Gráfica Universitária - PREC - UFPel, 2009. p. 223-226.

12.
SAMPAIO, F.; FONSECA, Carolina Marques ; REDIESS, Fabiane ; BAMPI, Sérgio ; AGOSTINI, Luciano Volcan . Desenvolvimento de uma Arquitetura Paralela para a Hadamard 2-D 2x2 do Padrão H.264/AVC. In: Iberchip 2008 - XIV Workshop IBERCHIP, 2008, Puebla - México. Iberchip 2008 - XIV Workshop IBERCHIP, 2008.

13.
SAMPAIO, F.; REDIESS, Fabiane ; FONSECA, Carolina Marques ; BAMPI, Sérgio ; SUSIN, Altamiro ; AGOSTINI, Luciano Volcan . Architecture Design and Prototyping of a Fully Parallel H.264/AVC 2x2 Hadamard Transform Targeting Real Time in Very High Resolution Videos. In: Simpósio Sul de Microeletrônica, 2008, Bento Gonçalves. XXIII Simpósio Sul de Microeletrônica. Porto Alegre, 2008. p. 131-134.

14.
REDIESS, Fabiane ; SAMPAIO, F. ; FONSECA, Carolina Marques ; BAMPI, Sérgio ; SUSIN, Altamiro ; AGOSTINI, Luciano Volcan . Architectural Design for Forward and Inverse 4x4 Transforms of H.264/AVC Standard Focusing in the Intra Frame Coder. In: SIM 2008 - XXIII Simpósio Sul de Microeletrônica, 2008, Bento Gonçalves. XXIII Simpósio Sul de Microeletrônica. Porto Alegre, 2008. p. 123-126.

15.
PALOMINO, Daniel. ; DORNELLES, Robson. ; SAMPAIO, F. ; AGOSTINI, Luciano Volcan . Implementação e Análise de Arquiteturas para as Transformadas Inversas do Padrão H.264/AVC. In: CIC 2008 - XVII Congresso de Iniciação Científica, 2008, Pelotas. CIC 2008 - XVII Congresso de Iniciação Científica, 2008.

16.
DORNELLES, Robson. ; SAMPAIO, F. ; PALOMINO, Daniel. ; AGOSTINI, Luciano Volcan . Projeto de Hardware para a Quantização de Elementos DC com Foco na Predição Intra Quadros do Padrão de Compessão de Vídeo do Sistema Brasileiro de TV Digital. In: CIC 2008 - XVII Congresso de Iniciação Científica, 2008, Pelotas. CIC 2008 - XVII Congresso de Iniciação Científica, 2008.

Resumos publicados em anais de congressos
1.
LORENZATTI, M. O. ; LUTZ, L. ; SAMPAIO, F. . Construção de kit didático para auxílio no aprendizado de conceitos básicos da área de computação. In: 6º Seminário de Iniciação Científica e Tecnológica (SICT 2017), 2017, Bento Gonçalves. Anais do SICT 2017. Bento Gonçalves: IFRS, 2017. v. 6.

2.
MUGNOL, R. P. ; ROSA, E. A. ; BAMPI, M. ; REINALDO, B. ; SAMPAIO, F. . Kits didáticos baseados em projeto combinado de hardware e software como objetos de aprendizagem para ensino de computação. In: 5º Seminário de Iniciação Científica e Tecnológica do IFRS (SICT 2016), 2016, Bento Gonçalves. Anais do SICT 2016. IFRS: Bento Gonçalves, 2016. v. 5.

3.
REINALDO, B. ; BAMPI, M. ; SAMPAIO, F. . Sistema multiplataforma para o transporte público em Farroupilha. In: 5º Seminário de Iniciação Científica e Tecnológica do IFRS (SICT 2016), 2016, Bento Gonçalves. Anais do SICT 2016. Bento Gonçalves: IFRS, 2016.

4.
REINALDO, B. ; SAMPAIO, F. . Avaliação teórica e experimental de algoritmos para a compressão de vídeos digitais 3D. In: 4º Seminário de Inovação Científica e Tecnológica, 2015, Bento Gonçalves. Anais do SICT'15. Bento Gonçalves: IFRS, 2015.

5.
ROSA, E. A. ; SAMPAIO, FELIPE . Ferramenta de software para avaliação de consumo de energia em memórias RAM dinâmicas. In: 4º Seminário de Iniciação Científica e Tecnológica do IFRS (SICT 2015), 2015, Bento Gonçalves. Anais do SICT 2015. Bento Gonçalves: IFRS, 2015.

6.
BAMPI, M. ; SAMPAIO, F. . Avaliação do impacto do uso de filtros de imagem em compressores de vídeos digitais. In: 4º Seminário de Iniciação Científica e Tecnológica do IFRS (SICT 2015), 2015, Bento Gonçalves. Anais do SICT 2015. Bento Gonçalves: IFRS, 2015. p. 193-193.

7.
CAMATTI, P. ; SAMPAIO, F. . Desenvolvimento de software para análises vertical e horizontal aplicadas em demonstrações contábeis. In: 4º Seminário de Iniciação Científica e Tecnológica do IFRS (SICT 2015), 2015, Bento Gonçalves. Anais do SICT 2015. Bento Gonçalves: IFRS, 2015. p. 194-194.

8.
MUGNOL, R. P. ; SAMPAIO, F. . Desenvolvimento de software aplicativo para estimativas de consumo energético de Memórias Cache. In: 4º Seminário de Iniciação Científica e Tecnológica do IFRS (SICT 2015), 2015, Bento Gonçalves. Anais do SICT 2015. Bento Gonçalves: IFRS, 2015. p. 192-192.

9.
SAMPAIO, F.; PALOMINO, Daniel. ; DORNELLES, Robson. ; AGOSTINI, Luciano Volcan . Investigação e Desenvolvimento de Arquiteturas de Multiplicadores para o Módulo de Quantização Direta do Padrão H.264/AVC. In: Congresso de Iniciação Científica, 2009, Pelotas. Proceedings of CIC 2009, 2009.

10.
PALOMINO, Daniel. ; DORNELLES, Robson. ; SAMPAIO, F. ; AGOSTINI, Luciano Volcan . Soptmizer: Ferramenta para Otimização de Redes de Transistores Baseada em Grafos. In: Congresso de Iniciação Científica (UFPel), 2009, Pelotas. CIC 2009 - XVIII Congresso de Iniciação Científica, 2009.

11.
SAMPAIO, F.; DORNELLES, Robson. ; PALOMINO, Daniel. ; AGOSTINI, Luciano Volcan . Exploração do Espaço de Projeto das Transformadas 4x4 Diretas do Padrão H.264/AVC de Compressão de Vídeo. In: CIC 2008 - XVII Congresso de Iniciação Científica, 2008, Pelotas. CIC 2008 - XVII Congresso de Iniciação Científica, 2008.

12.
SAMPAIO, F.; PALOMINO, Daniel. ; DORNELLES, Robson. ; AGOSTINI, Luciano Volcan . Arquitetura Dedicada para o Bloco das Transformadas Diretas do Padrão H.264/AVC de Compressão de Vídeo Focando na Predição Intra-Quadros. In: Congresso de Iniciação Científica, 2008, Pelotas. CIC 2008 - XVII Congresso de Iniciação Científica, 2008.

13.
SAMPAIO, F.; FONSECA, Carolina Marques ; REDIESS, Fabiane ; AGOSTINI, Luciano Volcan . Desenvolvimento de um Protótipo em FPGAs Altera da Arquitetura Serial da Transformada Hadamard 2-D 2x2 do Padrão H.264/AVC com Foco em Vídeos de Alta Resolução. In: CIC 2007 - XVI Congresso de Iniciação Científica - UFPel, 2007, Pelotas. CIC 2007 - XVI Congresso de Iniciação Científica - UFPel, 2007.

14.
FONSECA, Carolina Marques ; SAMPAIO, F. ; REDIESS, Fabiane ; AGOSTINI, Luciano Volcan . Prototipação em FPGAs Xilinx da Arquitetura Paralela da Transformada Hadamard 2-D 2x2 do Padrão H.264/AVC de Compressão de Vídeos. In: Congresso de Iniciação Científica (UFPel), 2007, Pelotas. Anais do XVI Congresso de Iniciação Científica (UFPel), 2007.



Eventos



Participação em eventos, congressos, exposições e feiras
1.
PEnsE 2ª Jornada Científica, Tecnológica e Cultural do Campus Farroupilha. 2016. (Seminário).

2.
2015 International Conference on Compilers, Architecture and Synthesis for Embedded Systems (CASES). Approximation-aware Multi-Level Cells STT-RAM cache architecture. 2015. (Congresso).

3.
ACM/IEEE International Symposium on Low Power Electronics and Design. Memory Pressure Balancing and Content-Driven Video Memory Power Management for Parallel High Efficiency Video Coding. 2014. (Congresso).

4.
III Seminário de Iniciação Científica e Tenológica (SICT/IFRS). 2014. (Seminário).

5.
Design, Automation and Test on Europe (DATE 2013). Energy-Efficient Memory Hierarchy for Motion and Disparity Estimation in Multiview Video Coding. 2013. (Congresso).

6.
Simpósio Sul de Microeletrônica.Energy-Efficient Memory Hierarchy for Motion and Disparity Estimation in Multiview Video Coding. 2013. (Simpósio).

7.
Southern Programmable Logic Conference. Memory efficient FPGA implementation of motion and disparity estimation for the multiview video coding. 2012. (Congresso).

8.
IEEE/ACM International Symposium on Microarchitecture. 2011. (Congresso).

9.
ISCAS 2011 - IEEE International Conference on Circuits and Systems. 2011. (Congresso).

10.
SIM 2011 - XXVI Simpósio Sul de Microeletrônica. Data Reuse Scheme for an Out-of-Order Motion and Disparity Estimation Targeting the Multiview Video Coding. 2011. (Congresso).

11.
Chip in Sampa. 2010. (Congresso).

12.
Iberchip 2010 - XVI Workshop Iberchip. 2010. (Congresso).

13.
SBCCI 2010 - 23rd Symposium on Integrated Circuits and Systems Design. Variable Block Size Motion Estimation Architecture with a Fast Bottom-Up Decision Mode and an Integrated Motion Compensation Targeting the H.264/AVC Video Coding Standard. 2010. (Congresso).

14.
SPL 2010 - VI Southern Programmable Logic Conference. Efficiency Evaluation and Software Design of the SSD Unities for the H.264/AVC Standard. 2010. (Congresso).

15.
CIC 2009 - XVIII Congresso de Iniciação Científica. Investigação e Desenvolvimento de Arquiteturas de Multiplicadores para o Módulo de Quantização Direta do Padrão H.264/AVC. 2009. (Congresso).

16.
CLEI 2009 - XXXV Latin American Informatics Conference. Arquitetura de Alto Desempenho e Baixo Custo para o Módulo de Quantização Direta do Padrão H.264/AVC de Compressão de Vídeo Digital. 2009. (Congresso).

17.
SIM 2009 - 24º Simpósio Sul de Microeletrônica.Dedicated Architecture for the T/Q/IQ/IT Loop Focusing the H.264/AVC Intra Prediction. 2009. (Simpósio).

18.
Chip in the Pampa. 2008. (Simpósio).

19.
CIC 2008 - XVII Congresso de Iniciação Científica. Exploração do Espaço de Projeto das Transformadas 4x4 Diretas do Padrão H.264/AVC de Compressão de Vídeo. 2008. (Congresso).

20.
CIC 2008 - XVII Congresso de Iniciação Científica. Arquitetura Dedicada para o Bloco das Transformadas Diretas do Padrão H.264/AVC de Compressão de Vídeo Focando na Predição Intra-Quadros. 2008. (Congresso).

21.
EMICRO 2008 - Escola Regional de Microeletrônica. 2008. (Seminário).

22.
SForum 2008 - Student Forum on Microelectronics.Architectural Templates for the 4X4 Transforms of the H.264/AVC Standard targeting the Intra Prediction Coder.. 2008. (Simpósio).

23.
SIM 2008 - XXIII Simpósio Sul de Microeletrônica.Architectural Design for Forward and Inverse 4x4 Transforms of H.264/AVC Standard Focusing in the Intra Frame Coder. 2008. (Simpósio).

24.
CIC 2007 - XVI Congresso de Iniciação Científica - UFPel. Desenvolvimento de um Protótipo em FPGAs Altera da Arquitetura Serial da Transformada Hadamard 2-D 2x2 do Padrão H.264 /AVC com Foco em Vídeos de Alta Resolução. 2007. (Congresso).

25.
XII Semana Acadêmica da Computação - UFPel. 2007. (Seminário).


Organização de eventos, congressos, exposições e feiras
1.
Luciano Volcan Agostini ; SAMPAIO, F. . Southern Programmable Logic Conference. 2012. (Congresso).

2.
DINIZ, P. ; QUEIROZ, R. ; SAMPAIO, F. . IEEE International Symposium on Circuits and Systems. 2011. (Congresso).

3.
CARRO, L. ; SAMPAIO, F. . IEEE/ACM International Symposium on Microarchitecture. 2011. (Congresso).

4.
SAMPAIO, F.. EMicro e SIM 2009 - Escola de Microeletrônica e Simpóio Sul de Microeletrônica. 2009. (Congresso).

5.
SAMPAIO, F.; CAVALHEIRO, G. . XXXV CLEI - Conferência Latino-Americana em Informática. 2009. (Congresso).

6.
SAMPAIO, F.; OLIVEIRA, L. F. . XIII Semana Acadêmica da Computação. 2009. (Outro).



Orientações



Orientações e supervisões em andamento
Trabalho de conclusão de curso de graduação
1.
Rafael de Oliveira Canal. Plataforma de Software para Gerenciamento de Informações Referentes ao Transporte Público. Início: 2016. Trabalho de Conclusão de Curso (Graduação em Análise e Desenvolvimento de Sistemas) - Instituto Federal de Educação, Ciência e Tecnologia do Rio Grande do Sul. (Orientador).


Orientações e supervisões concluídas
Trabalho de conclusão de curso de graduação
1.
Mateus Grellert da Silva. Heurísticas para Redução de Complexidade na Predição Inter-Quadros do Padrão de Codificação de Vídeo Emergente. 2013. Trabalho de Conclusão de Curso. (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Felipe Martin Sampaio.

Orientações de outra natureza
1.
Rafael Pedro Mugnol. Desenvolvimento de Software para Ensino e Pesquisa na Área de Arquitetura e Organização de Computadores. 2014. Orientação de outra natureza. (Técnico em Informática Integrado) - Instituto Federal de Educação, Ciência e Tecnologia do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Felipe Martin Sampaio.

2.
Eduardo Amaro da Rosa. Desenvolvimento de Software para Ensino e Pesquisa na Área de Arquitetura e Organização de Computadores. 2014. Orientação de outra natureza. (Técnico em Informática Integrado) - Instituto Federal de Educação, Ciência e Tecnologia do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Felipe Martin Sampaio.



Inovação



Projetos de pesquisa



Página gerada pelo Sistema Currículo Lattes em 22/01/2019 às 11:34:57