Bruno Zatt

Bolsista de Produtividade em Pesquisa do CNPq - Nível 2

  • Endereço para acessar este CV: http://lattes.cnpq.br/8251926321102019
  • Última atualização do currículo em 15/01/2019


É professor adjunto da Universidade Federal de Pelotas (UFPel) desde 2013. Atualmente encontra-se afatado para pós-doutorado na University of California, Irvine. Possui graduação em Engenharia de Computação, Mestrado em Ciências da Computação (Programa de Pós-Graduação em Computação - PPGC) e Doutorado em Microeletrônica (Programa de Pós-Graduação em Microeletrônica - PGMicro) pela Universidade Federal do Rio Grande do Sul (UFRGS) tendo obtido o título de doutor com voto de louvor. Possui experiência de pesquisa internacional tendo atuado (02/2010-12/2012) como pesquisador no Karlsruhe Institute of Technology (KIT), Alemanha, e um como pesquisador visitante (05/2017-05/2018) em pós-doutorado na University of California, Irvine, EUA. Vem atuando, desde 2004, nas áreas de microeletrônica, processamento de sinais, arquiteturas computacionais e sistemas embarcados desenvolvendo algoritmos, arquiteturas e circuitos integrados para processamento multimídia, especialmente compressão de vídeo 2D (H.264, HEVC, AV1, VVC), multi-vistas (MVC) e 3D (3D-HEVC) focando em alto desempenho e baixo consumo de energia. (Texto informado pelo autor)


Identificação


Nome
Bruno Zatt
Nome em citações bibliográficas
ZATT, Bruno;Zatt, Bruno;Zatt, B.;ZATT, B.;ZATT, B

Endereço


Endereço Profissional
Universidade Federal de Pelotas, Unidades e Cursos de Graduação, Centro de Desenvolvimento Tecnológico (CDTec).
Rua Gomes Carneiro, 1
Centro
96010610 - Pelotas, RS - Brasil
Telefone: (53) 39211327
URL da Homepage: http://inf.ufpel.edu.br/


Formação acadêmica/titulação


2008 - 2012
Doutorado em PGMICRO.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
com período sanduíche em Karlsruher Institut für Technologie (Orientador: Jörg Henkel).
Título: Energy-Efficient Algorithms and Architectures for Multiview Video Coding, Ano de obtenção: 2012.
Orientador: Sergio Bampi.
Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil.
Palavras-chave: Microeletrônica; Arquiteturas de Sistemas Computacionais; H.264; AVC; MVC; SVC.
Grande área: Ciências Exatas e da Terra
2007 - 2008
Mestrado em Computação.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Título: Modelagem de Hardware para Codificação de Vídeo e Arquitetura de Compensação de Movimento Segundo o Padrão H.264/AVC,Ano de Obtenção: 2008.
Orientador: Sergio Bampi.
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.
Palavras-chave: Arquiteturas de Sistemas Computacionais; Microeletrônica; H.264; AVC; SystemC; Modelagem.
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Microeletrônica.
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Hardware.
2002 - 2006
Graduação em Engenharia de Computação.
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Título: Preditor de Vetores de Movimento em Hardware Segundo o Padrão H.264/AVC.
Orientador: Sergio Bampi.
Bolsista do(a): Financiadora de Estudos e Projetos, FINEP, Brasil.


Pós-doutorado


2017 - 2018
Pós-Doutorado.
University of California, Irvine, UCI, Estados Unidos.
Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil.
Grande área: Ciências Exatas e da Terra


Formação Complementar


2006 - 2006
VIII Escola de Microeletrônica. (Carga horária: 38h).
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
2005 - 2005
Fluxo de Projeto de ASICs em Mentor Graphics. (Carga horária: 8h).
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
2005 - 2005
Introdução a VHDL. (Carga horária: 20h).
Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
2002 - 2002
LINUX BÁSICO - MÓDULO 1. (Carga horária: 30h).
Serviço Nacional de Aprendizagem Comercial - RS, SENAC/RS, Brasil.
1998 - 2002
Inglês Pre-Intermediário ao Avançado. (Carga horária: 424h).
Instituto Anglo-Americano, ANGLO, Brasil.


Atuação Profissional



Universidade Federal de Pelotas, UFPEL, Brasil.
Vínculo institucional

2013 - Atual
Vínculo: Servidor Público, Enquadramento Funcional: Professor Adjunto Nível 1, Carga horária: 40, Regime: Dedicação exclusiva.


Karlsruher Institut für Technologie, KIT, Alemanha.
Vínculo institucional

2011 - 2012
Vínculo: Pesquisador Cientifico, Enquadramento Funcional: Pesquisador Cientifico (Missão Técnica/Traba), Carga horária: 40

Vínculo institucional

2010 - 2011
Vínculo: Bolsista, Enquadramento Funcional: Pesquisador Cientifico (Estágio Sanduíche), Carga horária: 40, Regime: Dedicação exclusiva.


Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.
Vínculo institucional

2012 - 2013
Vínculo: Bolsista, Enquadramento Funcional: Pesquisador Pós-Doutorado, Carga horária: 40

Vínculo institucional

2007 - 2012
Vínculo: Bolsista Mestrado/Doutorado, Enquadramento Funcional: Pesquisador, Carga horária: 40, Regime: Dedicação exclusiva.

Vínculo institucional

2004 - 2006
Vínculo: Bolsista IC, Enquadramento Funcional: Desenvolvedor de Circuitos Integrados, Carga horária: 20

Atividades

11/2004 - 02/2013
Pesquisa e desenvolvimento , Instituto de Informática, Departamento de Informática Aplicada.


Associação Brasileira de Normas Técnicas - Sede, ABNT/RJ, Brasil.
Vínculo institucional

2018 - Atual
Vínculo: Membro - Especialista, Enquadramento Funcional: Membro de Grupo de Estudos, Carga horária: 1
Outras informações
Membro da CE 21: Comissão de Estudo de Codificação de Áudio, Imagem, Multimídia e Hipermídia



Linhas de pesquisa


1.
Arquiteturas e Algoritmos para Sistemas Multimídia Embarcados

Objetivo: Propor e implementar novas arquiteturas de hardware e algoritmos para processamento multimídia que sejam capazes de avançar o estado da arte considerando diferentes perceptivas no espaço de projeto. Dentre os principais objetivos estão redução de área, energia e potencia, aumento da performance de processamento, atualização de eficiente do HW. As principais aplicações estudadas são padrões de codificação de vídeo para codificação mono-vistas (H.264, H.265/HEVC), escalável (SVC) e multi-vistas (MVC, 3DV). - Hardware and Software perspectives of Embedded Multimedia Systems - Energy-Efficient Design of Memory Hierarchy for Multimedia Systems - Low-Power Design: Dynamic Power Management, Hardware/Software optimizations for leakage power reduction - Fast Algorithms for Video Coding: Fast Mode Decision, Fast Motion and Disparity Estimation, Rate Control.
Grande área: Ciências Exatas e da Terra
Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Hardware.
Palavras-chave: Processamento de Sinais/Imagens/Videos; Arquiteturas de Sistemas Computacionais.
2.
Microeletrônica


Projetos de pesquisa


2017 - Atual
Projeto de Sistemas em Chip Heterogêneos para Codificação de Vídeos 2D/3D com Gerenciamento Dinâmico de Energia
Descrição: Este projeto de pesquisa visa propor soluções para codificação de vídeos em sistemas móveis capazes de prover eficiência energética, eficiência de codificação e flexibilidade para suporte de múltiplos padrões de codificação 2D e 3D. Será abordada a etapa de projeto de SoCs heterogêneos dispondo de CPUs, GPUs, DSPs, e unidades reconfiguráveis FPGA para mapeamento dinâmico de aceleradores de hardware. Nesta etapa serão utilizadas ferramentas de modelagem e simulação de alto nível que irão se utilizar de dados extraídos de caracterização energética/desempenho de cada unidade funcional e sua respectiva interface com a memória. Será dada atenção especial à hierarquia de memória incluindo a avaliação de notas tecnologias e interfaces de memória. Este projeto visa ainda abordar questões de gerenciamento dinâmico de energia levando em consideração o balanço com a eficiência de codificação. Para tal, serão exploradas características do comportamento dos padrões de codificação de vídeos, estado do sistema e característica dos vídeos sendo codificados. Assim, o SoC deverá adaptar-se em tempo de execução para encontrar pontos de operação que reduzam o consumo energético mantendo altas taxas de compressão e respeitando o estado do sistema (como nível da bateria). Para isso, serão necessários algoritmos de predição de carga de trabalho, alocação e migração de tarefas (considerando implementações em SW, HW ou HW programável), controle de DVFS (Dynamic Voltage and Frequency Scaling) e power/clock-gating e técnicas de computação aproximada..
Situação: Em andamento; Natureza: Pesquisa.
2014 - Atual
Arquiteturas e Algoritmos para Codificação de Vídeo 3D Segundo o Padrão Emergente 3DV com Foco em Sistemas Móveis Embarcados
Descrição: Este projeto tem por objetivo investigar soluções de hardware e software para codificação de vídeos 3D que sejam eficientes em termos de desempenho e energia focando em dispositivos móveis embarcados. Neste projeto iremos utilizar o padrão emergente 3DV, o 3D Video Coding, que codifica sequências de vídeo geradas por múltiplas câmeras que capturam uma cena 3D e os mapas de profundidade associadas a esta cena. Tendo em vista a alta complexidade demanda para efetuar esta codificação em tempo real para altas resoluções iremos focar nos mais complexos módulos do codificador, a estimação de movimento e disparidade, o modo de decisão e o preditor intra-quadro. Inicialmente iremos desenvolver soluções em software otimizadas para processadores embarcados e unidade de processamento gráfico embarcadas que serão prototipadas utilizando uma placa de desenvolvimento específica para dispositivos móveis embarcados. A partir desta prototipação será possível analisar o desempenho e o custo energético de cas um dos algoritmos de codificação estudados, qual arquitetura melhor se encaixa para executar cada algoritmo e quais impactos de mover a execução de uma unidade para outra. Isso permitirá que possamos desenvolver algoritmos para redução e controle de complexidade e energia com base em dados medidos experimentalmente. Conhecendo a necessidade de aceleradores de hardware para módulos que exigem elevado compromisso entre performance e energia, iremos desenvolver e descrever em VHDL o módulo de predição intra-quadro com suporte aos canais de textura e profundidade do codificador 3DV. Além dos resultados tecnológicos e científicos diretos, pretende-se utilizar esta projeto para estreitar a cooperação com as instituições de ensino superior parceiras no país e no exterior, Universidade Federal do Rio Grande do Sul (UFRGS) e Karlsruhe Institute of Technology (KIT), Alemanha. Por fim espera-se gerar recursos humanos capacitados a trabalhar na área de concentração deste projeto bem como gerar diversos trabalhos de conclusão de curso, mestrado e doutorado..
Situação: Em andamento; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (10) / Especialização: (0) / Mestrado acadêmico: (3) / Mestrado profissional: (0) / Doutorado: (3) .
Integrantes: Bruno Zatt - Coordenador / Luciano Agostini - Integrante / Sergio Bampi - Integrante / Marcelo Schiavon Porto - Integrante / Shafique, Muhammad - Integrante / Muhammad Usman Karim Khan - Integrante / HENKEL, JÖRG - Integrante / SAMPAIO, FELIPE - Integrante / VIZZOTTO, BRUNO - Integrante / Cauane Blumenberg - Integrante / Gustavo Sanchez - Integrante / Mateus Grellert da Silva - Integrante.Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro / Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.
2013 - Atual
Exploração e Desenvolvimento de Algoritmos e Arquiteturas para Codificação de Vídeos 2D/3D
Descrição: Neste projeto temos o objetivo de estudar e propor soluções capazes de reduzir a complexidade associada aos algoritmos de codificação utilizados pelos padrões emergentes e prover grande poder de processamento com baixo consumo energético. Para atingir esses objetivos é necessário que sejam considerados, de forma conjunta, algoritmos de codificação e a arquiteturas para processamento multimídia..
Situação: Em andamento; Natureza: Pesquisa.
2012 - 2013
VideoArch3D ? Técnicas Eficientes em Potência para Sistemas Multimídia 3-dimensional
Descrição: No presente contexto, este projeto pretende explorar a experiência conjunta das equipes de pesqusia para propor técnicas eficientes em potência inovadoras (nos níveis algorítmico e arquitetural) para processamento multimídia 3D em dispositivos móveis. O foco será em conjuntamente considerar o conhecimento da aplicação de codificação de vídeo, particionamento hardware/software, e o projeto de técnicas de gerenciamento de potência. Neste projeto, um estudo detalhado dos atuais e novos padrões de codificação de vídeo monovista e multivistas é considerado como base para propor algoritmos inteligentes e altamente eficientes para reduzir a complexidade a um reduzido custo de eficiência de codificação. Considerando os padrões de codificação de vídeos 2D/3D, o desafio é pesquisar arquiteturas de hardware e software inovadoras que irão possibilitar a realização eficiente em potência destas aplicações padrões em dispositivos móveis e fixos. É necessário explorar como as arquiteturas de processamento multimídia podem ser otimizadas para os novos padrões de codificação de vídeo para prover eficiência em potência/energia em dispositivos alvo (como TVs 3D ou camcoders 3D alimentados por bateria, etc.)..
Situação: Concluído; Natureza: Pesquisa.
Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (6) .
Integrantes: Bruno Zatt - Integrante / Luciano Agostini - Integrante / Sergio Bampi - Coordenador / Altamir Susin - Integrante / Cláudio Machado Diniz - Integrante / Muhammad Shafique - Integrante / Jörg Henkel - Integrante / Daniel Palomino - Integrante / Felipe Sampaio - Integrante / Muhammad Usman Karim Khan - Integrante.Financiador(es): CAPES - Centro Anhanguera de Promoção e Educação Social - Cooperação / Deutscher Akademischer Austauschdienst - Cooperação.
2009 - 2012
REDE H.264 SBTVD

Projeto certificado pelo(a) coordenador(a) Altamiro Amadeu Susin em 11/08/2012.
Descrição: Rede H.264 SBTVD tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital), sendo composta pelas seguintes entidades: UFRGS, LSITec, COPPE/UFRJ, IME, UFRN, UnB, UFSC, Unicamp e CEITEC. Os produtos que essa rede busca desenvolver são os seguintes: 1. Decodificador de sinais-fonte: desenvolvimento de um componente em linguagem de descição de hardware (HDL) implementado em dispositivo reconfigurável responsável pela decodificação de sinais-fonte para um dispositivo tipo Terminal de Acesso (set-top-box). O sistema a ser desenvolvido deve ser compatível com o padrão de vídeo H.264 de alta definição. O componente decodificador de vídeo H.264 deve permitir igualmente suporte a vídeos de definição padrão (720x480) e alta definição (1920x1080), conforme especificado no SBTVD. 2. Codificador H.264 com suporte a alta definição: desenvolvimento de componente em hardware reconfigurável capaz de efetuar o processo de codificação de sinais de vídeo em tempo real, atendendo à norma H.264. O projeto será desenvolvido sobre lógicas programáveis e testado em placas de desenvolvimento para validação dos algoritmos em tempo real. O dispositivo projetado deve permitir suporte a alta definição (1920x1080), conforme especificado no SBTVD. 3. Codificador H.264 em arquitetura computacional paralela: produto que implementa os algoritmos do padrão H.264 de forma paralela, através de distribuição em multi-tarefa ou em um agregado de máquinas (cluster). O objetivo é executar um codificador H.264 com suporte a alta definição, em tempo real. 4. Codificador/decodificador de áudio: produto de software para implementação decodificador de áudio executando em tempo real no Terminal de Acesso e codificador de áudio em software de acordo com o padrão do SBTVD. 5. Codificador H.264 escalável/alternativo: estudo dos algoritmos de escalabilidade no H.264 e de algoritmos alternativos de codificação de vídeo.
Situação: Concluído; Natureza: Pesquisa.


Membro de comitê de assessoramento


2013 - 2013
Agência de fomento: Conselho Nacional de Desenvolvimento Científico e Tecnológico
2013 - 2013
Agência de fomento: Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul


Revisor de periódico


2010 - Atual
Periódico: IEEE Transactions on Circuits and Systems for Video Technology (Print)
2011 - Atual
Periódico: Journal of Visual Communication and Image Representation (Print)
2012 - Atual
Periódico: VLSI Design Journal
2012 - Atual
Periódico: J REAL-TIME IMAGE PR
2012 - Atual
Periódico: ACM Transactions on Embedded Computing Systems
2013 - Atual
Periódico: IEEE Transactions on Multimedia
2013 - Atual
Periódico: IEEE Transactions on Parallel and Distributed Systems (Print)
2013 - Atual
Periódico: IEEE Transactions on Parallel and Distributed Systems (Print)
2013 - Atual
Periódico: Signal, Image and Video Processing (Print)
2014 - Atual
Periódico: Journal of Circuits, Systems, and Computers
2014 - Atual
Periódico: Design Automation for Embedded Systems
2015 - Atual
Periódico: Imaging Science Journal
2015 - Atual
Periódico: Journal of Systems Architecture
2016 - Atual
Periódico: Journal of Computational Science
2016 - Atual
Periódico: IEEE Transactions on Image Processing


Revisor de projeto de fomento


2018 - Atual
Agência de fomento: National Science Centre
2018 - Atual
Agência de fomento: Conselho Nacional de Desenvolvimento Científico e Tecnológico


Áreas de atuação


1.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Arquitetura de Sistemas de Computação.
2.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Microeletrônica.
3.
Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Metodologia e Técnicas da Computação/Especialidade: Processamento Gráfico (Graphics).


Idiomas


Inglês
Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.
Espanhol
Compreende Bem, Fala Bem, Lê Bem, Escreve Razoavelmente.
Italiano
Compreende Razoavelmente, Fala Razoavelmente, Lê Razoavelmente, Escreve Razoavelmente.
Alemão
Compreende Bem, Fala Razoavelmente, Lê Razoavelmente, Escreve Razoavelmente.


Prêmios e títulos


2018
Best Student Paper Award, IEEE International Conference on Electronics, Circuits and Systems (ICECS).
2017
Best Paper Award, SBESC - VII Brazilian Symposium on Computing Systems Engineering.
2016
Menção Honrosa - SBrT 2016, Sociedade Brasileira de Telecomunicações.
2016
IEEE Senior Member, IEEE.
2015
Best Paper Award, 30th South Symposium on Microelectronics.
2015
Best Paper Award, SBCCI 2015.
2015
Professor Homenageado, Engenharia de Computação - UFPEL.
2014
Professor Homenageado, Engenharia de Computação - UFPEL.
2013
Best Paper Award ? Cicuits and Systems Design, 28th South Symposium on Microelectronics.
2012
Student Travel Grant Award, International Conference on Multimedia & Expo (ICME 2012).
2012
Doutorado com Distinção: Voto de Louvor, Universidade Federal do Rio Grande do Sul - PGMicro.
2012
HiPEAC Paper Award, HiPEAC -European Network of Excellence on High Performance and Embedded Architecture and Compilation.
2011
HiPEAC Paper Award, HiPEAC -European Network of Excellence on High Performance and Embedded Architecture and Compilation.
2009
PhD Work - Best Paper Award, 24th South Symposium on Microelectronics.
2009
MsC Work - Best Paper Award, 24th South Symposium on Microelectronics.


Produções



Produção bibliográfica
Artigos completos publicados em periódicos

1.
SILVEIRA, DIEISON2018SILVEIRA, DIEISON ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . Reference frame context-adaptive variable-length coder: a real-time hardware-friendly approach for lossless external memory bandwidth reduction in current video-coding systems. Journal of Real-Time Image Processing, v. 14, p. 249-265, 2018.

2.
AFONSO, VLADIMIR2018AFONSO, VLADIMIR ; CONCEICAO, RUHAN A. ; SALDANHA, MARIO R. F. ; BRAATZ, LUCIANO A. ; PERLEBERG, MURILO R. ; CORREA, GUILHERME R. ; PORTO, MARCELO S. ; AGOSTINI, LUCIANO V. ; Zatt, Bruno ; SUSIN, ALTAMIRO A. . Energy-Aware Motion and Disparity Estimation System for 3D-HEVC with Run-Time Adaptive Memory Hierarchy. IEEE Transactions on Circuits and Systems for Video Technology, v. sv, p. 1-1, 2018.

3.
GRELLERT, MATEUS2018GRELLERT, MATEUS ; Zatt, Bruno ; BAMPI, Sergio ; CRUZ, LUIS A. DA SILVA . Fast Coding Unit Partition Decision for HEVC Using Support Vector Machines. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY, v. sn, p. 1-1, 2018.

4.
AGOSTINI, Luciano2018AGOSTINI, Luciano ; Zatt, Bruno ; STORCH, IAGO ; PALOMINO, DANIEL . Speedup-Oriented History-Based Tiling Algorithm for the HEVC Standard Targeting an Efficient Parallelism Exploration. JICS. JOURNAL OF INTEGRATED CIRCUITS AND SYSTEMS (ED. PORTUGUÊS), v. 13, p. 1-8, 2018.

5.
Zatt, Bruno2018Zatt, Bruno; PERLEBERG, MURILO ROSCHILDT ; Susin, Altamiro ; AFONSO, VLADIMIR ; PORTO, MARCELO ; CONCEIÇÃO, RUHAN ; AGOSTINI, Luciano . Energy and Rate-Aware Design for HEVC Motion Estimation Based on Pareto Efficiency. JICS. JOURNAL OF INTEGRATED CIRCUITS AND SYSTEMS (ED. PORTUGUÊS), v. 13, p. 1-12, 2018.

6.
SAMPAIO, FELIPE MARTIN2018SAMPAIO, FELIPE MARTIN ; ZATT, B. ; SHAFIQUE, M ; HENKEL, JÖRG ; BAMPI, Sergio . Hybrid Scratchpad Video Memory Architecture for Energy-Efficient Parallel HEVC. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY, p. 1-1, 2018.

7.
PENNY, WAGNER2018PENNY, WAGNER ; GOEBEL, JONES ; PAIM, GUILHERME ; PORTO, MARCELO ; AGOSTINI, Luciano ; Zatt, Bruno . High-throughput and power-efficient hardware design for a multiple video coding standard sample interpolator. Journal of Real-Time Image Processing, v. sn, p. 1-18, 2018.

8.
MONTEIRO, EDUARDA2017MONTEIRO, EDUARDA ; GRELLERT, MATEUS ; Zatt, Bruno ; BAMPI, Sergio . Energy-aware cache hierarchy assessment targeting HEVC encoder execution. Journal of Real-Time Image Processing (Print), v. sv, p. 1, 2017.

9.
AFONSO, VLADIMIR2017AFONSO, VLADIMIR ; CONCEICAO, R. ; PERLEBERG, MURILO ; PORTO, MARCELO ; ZATT, B. ; AGOSTINI, LUCIANO V. ; Susin, Altamiro . Fast an Low-Power Hardware Design for HEVC Fractional Motion Estimation. IEEE COMSOC MMTC Communications - Frontiers, v. 12, p. 6-11, 2017.

10.
SALDANHA, MÁRIO2016SALDANHA, MÁRIO ; SANCHEZ, GUSTAVO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Energy-aware scheme for the 3D-HEVC depth maps prediction. Journal of Real-Time Image Processing (Print), v. 1, p. 1, 2016.

11.
GRELLERT, MATEUS2016GRELLERT, MATEUS ; Zatt, Bruno ; Shafique, Muhammad ; BAMPI, Sergio ; HENKEL, JÖRG . Complexity control of HEVC encoders targeting real-time constraints. Journal of Real-Time Image Processing (Print), v. s.v., p. 1-20, 2016.

12.
Shafique, Muhammad2016Shafique, Muhammad ; REHMAN, SEMEEN ; KRIEBEL, FLORIAN ; KHAN, MUHAMMAD USMAN KARIM ; Zatt, Bruno ; SUBRAMANIYAN, ARUN ; VIZZOTTO, BRUNO BOESSIO ; Henkel, Jorg . Application-Guided Power-Efficient Fault Tolerance for H.264 Context Adaptive Variable Length Coding. IEEE Transactions on Computers (Print), v. PP, p. 1-1, 2016.

13.
AFONSO, VLADIMIR2016AFONSO, VLADIMIR ; MAICH, HENRIQUE ; AUDIBERT, L. ; ZATT, B. ; PORTO, M. S. ; AGOSTINI, L. ; Susin, Altamiro . Hardware Implementation for the HEVC Fractional Motion Estimation Targeting Real-Time and Low-Energy. JICS. Journal of Integrated Circuits and Systems (Ed. Português), v. 11, p. 106-120, 2016.

14.
SANCHEZ, GUSTAVO2015SANCHEZ, GUSTAVO ; SALDANHA, MÁRIO ; BALOTA, GABRIEL ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . DMMFast: a complexity reduction scheme for three-dimensional high-efficiency video coding intraframe depth map coding. Journal of Electronic Imaging (Print), v. 24, p. 023011, 2015.

15.
SILVEIRA, DIEISON2015SILVEIRA, DIEISON ; POVALA, GUILHERME ; AMARAL, LÍVIA ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . Efficient reference frame compression scheme for video coding systems: algorithm and VLSI design. Journal of Real-Time Image Processing, v. sv, p. 1-21, 2015.

16.
SANCHEZ, GUSTAVO2014SANCHEZ, GUSTAVO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Hardware-friendly HEVC motion estimation: new algorithms and efficient VLSI designs targeting high definition videos. Analog Integrated Circuits and Signal Processing, v. sv, p. 1-12, 2014.

17.
CONCEICAO, R.2014CONCEICAO, R. ; DE SOUZA, J. CLAUDIO ; JESKE, RICARDO ; ZATT, B ; PORTO, MARCELO ; AGOSTINI, L. . Low-Cost and High-Throughput Hardware Design for the HEVC 16x16 2-D DCT Transform. JICS. Journal of Integrated Circuits and Systems (Ed. Português), v. 9, p. 25-35, 2014.

18.
MONTEIRO, EDUARDA2014MONTEIRO, EDUARDA ; VIZZOTTO, BRUNO ; DINIZ, CLÁUDIO ; MAULE, MARILENA ; Zatt, Bruno ; BAMPI, Sergio . Parallelization of Full Search Motion Estimation Algorithm for Parallel and Distributed Platforms. International Journal of Parallel Programming, v. 42, p. 239-264, 2014.

19.
VIZZOTTO B. B.2013VIZZOTTO B. B. ; ZATT, Bruno ; SHAFIQUE, M. ; Shafique, Muhammad ; HENKEL, JÖRG . Model Predictive Hierarchical Rate Control with Markov Decision Process for Multiview Video Coding. IEEE Transactions on Circuits and Systems for Video Technology (Print), p. 1-1, 2013.

20.
Zatt, Bruno2013Zatt, Bruno; L. Silva, Leandro M. ; AZEVEDO, Arnaldo ; AGOSTINI, Luciano ; Susin, Altamiro ; BAMPI, Sergio . A reduced memory bandwidth and high throughput HDTV motion compensation decoder for H.264/AVC High 4:2:2 profile. Journal of Real-Time Image Processing (Print), v. 8, p. 127-140, 2013.

21.
AGOSTINI, Luciano2007ZATT, Bruno; AGOSTINI, Luciano ; AZEVEDO, Arnaldo ; STAEHLER, W. T. ; ROSA, V. S. ; PINTO, A. C. M. ; PORTO, R. E. ; BAMPI, Sergio ; SUSIN, A. A. . Design and FPGA prototyping of a H: 264/AVC main profile decoder for HDTV. Journal of the Brazilian Computer Society (Impresso), v. 12, p. 25-36, 2007.

22.
DEPRA, D. A.2007DEPRA, D. A. ; ZATT, Bruno ; SANTOS, M. B. ; BAMPI, Sergio . Metodologia para Verificação Funcional de Hardware através de Co-simulação Paralela dentro de Sistemas de Software Complexos usando PLI: Decodificador H.264/AVC como Estudo de Caso. Hífen (PUCRS. Impresso), v. 31, p. 190-196, 2007.

Livros publicados/organizados ou edições
1.
ZATT, Bruno; SHAFIQUE, M. ; BAMPI, Sergio ; HENKEL, J. . 3D Video Coding for Embedded Devices - Energy Efficient Algorithms and Architectures. 1. ed. Nova York: Springer Science+Business Media, 2013. 204p .

Capítulos de livros publicados
1.
SILVEIRA, R. ; PICCOLI, A. ; MODEL, E. F. ; CORREA, D. S. ; ZATT, B. ; MARQUES, F. S. ; DA ROSA JUNIOR, L. S. . Solução para o Registro de Presenças e Controle de Acesso em Eventos Acadêmicos Utilizando Identificação e comunicação por Radiofrequência. In: Giovani Rubert Librelotto. (Org.). ComInG - Communications and Innovations Gazette. 3ed.: CreateSpace Independent Publishing Platform, 2018, v. 02, p. 70-88.

2.
SILVEIRA, DIEISON ; POVALA, GUILHEME ; AMARAL, LIVIA ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . Arquitetura de Hardware para um Compressor de Quadros de Referência em Codificadores de Vídeos Digitais. In: Universidade Federal de Pelotas. (Org.). Trabalhos Premiados - 2014: CIC 2014 - XXIII Congresso de Iniciação Científica da UFPel e ENPOS 2014 - XVI Encontro de Pós-Graduação da UFPel. 1ed.Pelotas: Editora UFPel, 2016, v. 1, p. 129-145.

3.
DE SOUZA, J. CLAUDIO ; CONCEICAO, RUHAN ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Arquiteturas de Hardware Dedicadas para as Transformadas Discretas dos Cossenos do Padrão HEVC. In: Universidade Federal de Pelotas. (Org.). Trabalhos Premiados - 2013: CIC 2013 - XXII Congresso de Iniciação Científica da UFPel e ENPOS 2013 - XV Encontro de Pós-Graduação da UFPel. 1ed.Pelotas: Editora UFPel, 2015, v. , p. 167-180.

Trabalhos completos publicados em anais de congressos
1.
GRELLERT, MATEUS ; BAMPI, Sergio ; CORREA, GUILHERME ; Zatt, Bruno ; DA SILVA CRUZ, LUIS A. . Learning-Based Complexity Reduction and Scaling for HEVC Encoders. In: ICASSP 2018 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018, Calgary. 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018. p. 1208.

2.
GONCALVES, PAULO ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano ; CORREA, GUILHERME . Octagonal-Axis Raster Pattern for Improved Test Zone Search Motion Estimation. In: ICASSP 2018 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018, Calgary. 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018. p. 1763.

3.
CONCEICAO, RUHAN ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . LF-CAE: Context-Adaptive Encoding for Lenslet Light Fields Using HEVC. In: 2018 25th IEEE International Conference on Image Processing (ICIP), 2018, Athens. 2018 25th IEEE International Conference on Image Processing (ICIP), 2018. p. 3174.

4.
MARTINS, ANDERSON ; PENNY, WAGNER ; WEBER, MATHEUS ; AGOSTINI, Luciano ; PORTO, MARCELO ; PALOMINO, DANIEL ; MATTOS, JULIO ; Zatt, Bruno . Configurable Cache Memory Architecture for Low-Energy Motion Estimation. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1.

5.
BRAATZ, LUCIANO ; Zatt, Bruno ; PALOMINO, DANIEL ; AGOSTINI, Luciano ; PORTO, MARCELO . High-Throughput and Low-Power Integrated Direct/Inverse HEVC Quantization Hardware Design. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1.

6.
AFONSO, VLADIMIR ; Susin, Altamiro ; PERLEBERG, MURILO ; CONCEICAO, RUHAN ; CORREA, GUILHERME ; AGOSTINI, Luciano ; Zatt, Bruno ; PORTO, MARCELO . Hardware-Friendly Unidirectional Disparity-Search Algorithm for 3D-HEVC. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1.

7.
BUBOLZ, THIAGO ; CONCEICAO, RUHAN ; GRELLERT, MATEUS ; Zatt, Bruno ; AGOSTINI, Luciano ; CORREA, GUILHERME . Fast and energy-efficient HEVC transrating based on frame partitioning inheritance. In: 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018, Puerto Vallarta. 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018. p. 1.

8.
PERLEBERG, MURILO R. ; GOEBEL, JONES W. ; MELO, MATEUS S. ; AFONSO, VLADIMIR ; AGOSTINI, LUCIANO V. ; Zatt, Bruno ; PORTO, MARCELO . ASIC power-estimation accuracy evaluation: A case study using video-coding architectures. In: 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018, Puerto Vallarta. 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018. p. 1.

9.
BETEMPS, C. M. ; MELO, MATEUS ; MIELE, A. ; RAHMANI, A. ; ZATT, B. ; DUTT, N. . Exploring Heterogeneous Task-Level Parallelism in a BMA Video Coding Application using System-Level Simulation. In: The Brazilian Symposium on Computing Systems Engineering (SBESC 2018), 2018. The Brazilian Symposium on Computing Systems Engineering (SBESC 2018).

10.
PENNY, WAGNER ; UCKER, M. ; MACHADO, ITALO ; PORTO, MARCELO ; AGOSTINI, LUCIANO V. ; ZATT, B. . Power-Efficient and Memory-Aware Approximate Hardware Design for HEVC FME Interpolator. In: IEEE International Conference on Electronics, Circuits, & Systems (ICECS 2018), 2018. IEEE International Conference on Electronics, Circuits, & Systems (ICECS 2018), 2018.

11.
STORCH, IAGO ; ZATT, B. ; AGOSTINI, LUCIANO V. ; PALOMINO, DANIEL . Memory-Aware Tiles Workload Balance Through Machine-Learnt Complexity Reduction for HEVC. In: IEEE International Conference on Electronics, Circuits, & System (ICECS 2018), 2018. IEEE International Conference on Electronics, Circuits, & System (ICECS 2018), 2018.

12.
RAMOS, FÁBIO LUIS LIVI ; SAGGIORATO, A. V. P. ; ZATT, B. ; PORTO, MARCELO ; BAMPI, S . HEVC Residual Syntax Elements Generation Architecture for High-Throughput CABAC Design. In: IEEE International Conference on Electronics, Circuits, & Systems (ICECS 2018), 2018. IEEE International Conference on Electronics, Circuits, & Systems (ICECS 2018), 2018.

13.
CORREA, DOUGLAS ; PALOMINO, DANIEL ; AGOSTINI, Luciano ; Zatt, Bruno . Energy evaluation of the HEVC decoding for different encoding configurations. In: 2017 IEEE 8th Latin American Symposium on Circuits & Systems (LASCAS), 2017, Bariloche. 2017 IEEE 8th Latin American Symposium on Circuits & Systems (LASCAS), 2017. p. 1-4.

14.
MACHADO, ITALO ; PENNY, WAGNER ; PORTO, MARCELO ; AGOSTINI, Luciano ; Zatt, Bruno . Characterizing energy consumption in software HEVC encoders: HM vs x265. In: 2017 IEEE 8th Latin American Symposium on Circuits & Systems (LASCAS), 2017, Bariloche. 2017 IEEE 8th Latin American Symposium on Circuits & Systems (LASCAS), 2017. p. 1-4.

15.
CORREA, MARCEL ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . High-throughput HEVC intrapicture prediction hardware design targeting UHD 8K videos. In: 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017, Baltimore. 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017. p. 1-4.

16.
AFONSO, VLADIMIR ; Susin, Altamiro ; AUDIBERT, LUAN ; SALDANHA, MARIO ; CONCEICAO, RUHAN ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . Low-power and high-throughput hardware design for the 3D-HEVC depth intra skip. In: 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017, Baltimore. 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017. p. 1-4.

17.
BRAATZ, LUCIANO ; AGOSTINI, Luciano ; Zatt, Bruno ; PORTO, MARCELO . A multiplierless parallel HEVC quantization hardware for real-time UHD 8K video coding. In: 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017, Baltimore. 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017. p. 1-4.

18.
SANTOS, CRISTIANO ; CONCEIÇÃO, RUHAN ; AGOSTINI, Luciano ; CORRÊA, GUILHERME ; Zatt, Bruno ; PORTO, MARCELO . Rate and Complexity-Aware Coding Scheme for Fixed-Camera Videos Based on Region-of-Interest Detection. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17. New York: ACM Press, 2017. p. 409.

19.
BUBOLZ, THIAGO ; CONCEIÇÃO, RUHAN ; ALMEIDA, HEITOR ; MOREIRA, ÉRICK ; Zatt, Bruno ; TAVARES, TATIANA ; PORTO, MARCELO ; CORRÊA, GUILHERME . Video Quality Assessment of Early SKIP/DIS for 3D-HEVC Complexity Reduction. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17. New York: ACM Press, 2017. p. 73.

20.
MELO, MATEUS ; GOEBEL, JONES ; FARIAS, DANIEL ; SANTOS, CRISTIANO ; TAVARES, TATIANA ; CORRÊA, GUILHERME ; Zatt, Bruno ; PORTO, MARCELO . Objective and Subjective Video Quality Assessment in Mobile Devices for Low-Complexity H.264/AVC Codecs. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17. New York: ACM Press, 2017. p. 429.

21.
RAMOS, FÁBIO LUÍS LIVI ; Zatt, Bruno ; PORTO, MARCELO SCHIAVON ; BAMPI, Sergio . Novel multiple bypass bins scheme for low-power UHD video processing HEVC binary arithmetic encoder architecture. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17, 2017. p. 47.

22.
BONATTO, LUANA VIEIRA MARTINEZ ; RAMOS, FÁBIO LUIS LIVI ; Zatt, Bruno ; PORTO, MARCELO ; BAMPI, Sergio . Low-power multi-size HEVC DCT architecture proposal for QFHD video processing. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17, 2017. p. 41.

23.
DE MATOS ALONSO, CAMILA ; RAMOS, FÁBIO LUÍS LIVI ; Zatt, Bruno ; PORTO, MARCELO ; BAMPI, Sergio . Low-power HEVC binarizer architecture for the CABAC block targeting UHD video processing. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17, 2017. p. 30.

24.
BORGES, ALEX ; BRAATZ, LUCIANO ; Zatt, Bruno ; PORTO, MARCELO ; CORRÊA, GUILHERME . Segmented spline hardware design for high dynamic range video pre-processor. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17. New York: ACM Press, 2017. p. 143.

25.
AVILA, GIOVANNI ; CONCEICAO, RUHAN ; BUBOLZ, THIAGO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano ; CORREA, GUILHERME . Complexity reduction of 3D-HEVC based on depth analysis for background and ROI classification. In: 2017 25th European Signal Processing Conference (EUSIPCO), 2017, Kos. 2017 25th European Signal Processing Conference (EUSIPCO), 2017. p. 1031.

26.
MARTINS, ANDERSON ; PENNY, WAGNER ; WEBER, MATHEUS ; PALOMINO, DANIEL ; MATTOS, JULIO ; PORTO, MARCELO ; AGOSTINI, Luciano ; Zatt, Bruno . Cache Memory Energy Efficiency Exploration for the HEVC Motion Estimation. In: 2017 VII Brazilian Symposium on Computing Systems Engineering (SBESC), 2017, Curitiba. 2017 VII Brazilian Symposium on Computing Systems Engineering (SBESC), 2017. p. 31.

27.
PORTO, ROGER ; AGOSTINI, Luciano ; Zatt, Bruno ; PORTO, MARCELO ; ROMA, NUNO ; SOUSA, LEONEL . Energy-efficient motion estimation with approximate arithmetic. In: 2017 IEEE 19th International Workshop on Multimedia Signal Processing (MMSP), 2017, Luton. 2017 IEEE 19th International Workshop on Multimedia Signal Processing (MMSP), 2017. p. 1.

28.
GONCALVES, PAULO ; CORREA, GUILHERME ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . Multiple early-termination scheme for TZ search algorithm based on data mining and decision trees. In: 2017 IEEE 19th International Workshop on Multimedia Signal Processing (MMSP), 2017, Luton. 2017 IEEE 19th International Workshop on Multimedia Signal Processing (MMSP), 2017. p. 1.

29.
CONCEICAO, RUHAN ; AVILA, GIOVANNI ; CORREA, GUILHERME ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . Rate-distortion-complexity analysis for prediction unit modes in 3D-HEVC depth coding. In: 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS), 2016, Florianopolis. 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS). p. 287.

30.
MAICH, HENRIQUE ; MELO, MATEUS ; AGOSTINI, Luciano ; Zatt, Bruno ; PORTO, MARCELO . Energy analisys of motion estimation memory transference on embedded processors. In: 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS), 2016, Florianopolis. 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS). p. 319.

31.
SALDANHA, MARIO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano ; SANCHEZ, GUSTAVO . Solutions for DMM-1 complexity reduction in 3D-HEVC based on gradient calculation. In: 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS), 2016, Florianopolis. 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS). p. 211.

32.
PENNY, WAGNER ; MACHADO, ITALO ; PORTO, MARCELO ; AGOSTINI, Luciano ; Zatt, Bruno . Pareto-based energy control for the HEVC encoder. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP), 2016. p. 814.

33.
CONCEICAO, RUHAN ; AVILA, GIOVANNI ; CORREA, GUILHERME ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . Complexity reduction for 3D-HEVC depth map coding based on early Skip and early DIS scheme. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP), 2016. p. 1116.

34.
STORCH, IAGO ; PALOMINO, DANIEL ; Zatt, Bruno ; AGOSTINI, Luciano . Speedup-aware history-based tiling algorithm for the HEVC standard. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP). p. 824.

35.
PAIM, GUILHERME ; GOEBEL, JONES ; PENNY, WAGNER ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . High-throughput and memory-aware hardware of a sub-pixel interpolator for multiple video coding standards. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP), 2016. p. 2162.

36.
PAIM, GUILHERME ; PENNY, WAGNER ; GOEBEL, JONES ; AFONSO, VLADIMIR ; Susin, Altamiro ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . An efficient sub-sample interpolator hardware for VP9-10 standards. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP), 2016. p. 2167.

37.
MELO, MATEUS ; SMANIOTTO, GUSTAVO ; MAICH, HENRIQUE ; AGOSTINI, Luciano ; Zatt, Bruno ; ROSA, LEOMAR ; PORTO, MARCELO . A parallel Motion Estimation solution for heterogeneous System on Chip. In: 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016, Belo Horizonte. 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016. p. 1.

38.
GOEBEL, JONES ; PAIM, GUILHERME ; AGOSTINI, Luciano ; Zatt, Bruno ; PORTO, MARCELO . An HEVC multi-size DCT hardware with constant throughput and supporting heterogeneous CUs. In: 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016, Montréal. 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016. p. 2202.

39.
SANCHEZ, GUSTAVO ; SALDANHA, MARIO ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano ; MARCON, CESAR . Real-time simplified edge detector architecture for 3D-HEVC depth maps coding. In: 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016, Monte Carlo. 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016. p. 352.

40.
MAICH, HENRIQUE ; PAIM, GUILHERME ; AFONSO, VLADIMIR ; AGOSTINI, Luciano ; Zatt, Bruno ; PORTO, MARCELO . A multi-standard interpolation filter for motion compensated prediction on high definition videos. In: 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS 2015), 2015, Montevideo. 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS). p. 1.

41.
SANCHEZ, GUSTAVO ; SALDANHA, MARIO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . S-GMOF: A gradient-based complexity reduction algorithm for depth-maps intra prediction on 3D-HEVC. In: 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS 2015), 2015, Montevideo. 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS). p. 1.

42.
CONCEICAO, RUHAN ; ARAUJO, ANDRIO ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . Hardware design of fast HEVC 2-D IDCT targeting real-time UHD 4K applications. In: 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS 2015), 2015, Montevideo. 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS). p. 1.

43.
SILVEIRA, DIEISON ; POVALA, GUILHERME ; AMARAL, LIVIA ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . A real-time architecture for reference frame compression for high definition video coders. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS). p. 842.

44.
SALDANHA, MARIO ; SANCHEZ, GUSTAVO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Complexity reduction for the 3D-HEVC depth maps coding. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS). p. 621.

45.
MONTEIRO, EDUARDA ; GRELLERT, MATEUS ; BAMPI, Sergio ; Zatt, Bruno . Rate-distortion and energy performance of HEVC and H.264/AVC encoders: A comparative analysis. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS). p. 1278.

46.
MAICH, HENRIQUE ; PAIM, GUILHERME ; AFONSO, VLADIMIR ; AGOSTINI, Luciano ; Zatt, Bruno ; PORTO, MARCELO . A multi-standard interpolation hardware solution for H.264 and HEVC. In: 2015 IEEE International Conference on Image Processing (ICIP), 2015, Quebec City. 2015 IEEE International Conference on Image Processing (ICIP). p. 2910.

47.
SAMPAIO, FELIPE ; Shafique, Muhammad ; Zatt, Bruno ; BAMPI, Sergio ; Henkel, Jorg . Approximation-aware Multi-Level Cells STT-RAM cache architecture. In: 2015 International Conference on Compilers, Architecture and Synthesis for Embedded Systems (CASES), 2015, Amsterdam. 2015 International Conference on Compilers, Architecture and Synthesis for Embedded Systems (CASES). p. 79.

48.
PENNY, WAGNER ; PAIM, GUILHERME ; PORTO, MARCELO ; AGOSTINI, Luciano ; Zatt, Bruno . Real-Time Architecture for HEVC Motion Compensation Sample Interpolator for UHD Videos. In: the 28th Symposium, 2015, Salvador. Proceedings of the 28th Symposium on Integrated Circuits and Systems Design - SBCCI '15. p. 1.

49.
AFONSO, VLADIMIR ; MAICH, HENRIQUE ; AUDIBERT, LUAN ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Memory-Aware and High-Throughput Hardware Design for the HEVC Fractional Motion Estimation. In: the 28th Symposium, 2015, Salvador. Proceedings of the 28th Symposium on Integrated Circuits and Systems Design - SBCCI '15. p. 1.

50.
CORRÊA, MARCEL ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . A Low-Area and High-Throughput Intra Prediction Architecture for a Multi-Standard HEVC and H.264/AVC Video Encoder. In: the 28th Symposium, 2015, Salvador. Proceedings of the 28th Symposium on Integrated Circuits and Systems Design - SBCCI '15. p. 1.

51.
SAMPAIO, FELIPE ; Shafique, Muhammad ; Zatt, Bruno ; BAMPI, Sergio ; Henkel, Jorg . dSVM: Energy-efficient distributed Scratchpad Video Memory Architecture for the next-generation High Efficiency Video Coding. In: Design Automation and Test in Europe, 2014, Dresden. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2014. p. 1.

52.
BALOTA, GABRIEL ; SALDANHA, MARIO ; SANCHEZ, GUSTAVO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Overview and quality analysis in 3D-HEVC emergent video coding standard. In: 2014 IEEE 5th Latin American Symposium on Circuits and Systems (LASCAS), 2014, Santiago. 2014 IEEE 5th Latin American Symposium on Circuits and Systems. p. 1.

53.
POVALA, GUILHERME ; SILVEIRA, DIEISON ; AMARAL, LIVIA ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . An efficient reference frame compression approach for video coding systems. In: 2014 IEEE 5th Latin American Symposium on Circuits and Systems (LASCAS), 2014, Santiago. 2014 IEEE 5th Latin American Symposium on Circuits and Systems. p. 1.

54.
AMARAL, LIVIA ; SILVEIRA, DIEISON ; POVALA, GUILHEME ; PORTO, MARCELO ; AGOSTINI, Luciano ; Zatt, Bruno . Memory energy consumption reduction in video coding systems. In: 2014 IEEE 5th Latin American Symposium on Circuits and Systems (LASCAS), 2014, Santiago. 2014 IEEE 5th Latin American Symposium on Circuits and Systems. p. 1.

55.
MAICH, HENRIQUE ; AFONSO, VLADIMIR ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . HEVC Fractional Motion Estimation complexity reduction for real-time applications. In: 2014 IEEE 5th Latin American Symposium on Circuits and Systems (LASCAS), 2014, Santiago. 2014 IEEE 5th Latin American Symposium on Circuits and Systems. p. 1.

56.
CONCEICAO, RUHAN ; REDIESS, FABIANE ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Configurable hardware design for the HEVC-based Adaptive Loop Filter. In: 2014 IEEE 5th Latin American Symposium on Circuits and Systems (LASCAS), 2014, Santiago. 2014 IEEE 5th Latin American Symposium on Circuits and Systems. p. 1.

57.
SILVEIRA, DIEISON ; POVALA, GUILHERME ; AMARAL, LIVIA ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . A low-complexity and lossless reference frame encoder algorithm for video coding. In: ICASSP 2014 2014 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2014, Florence. 2014 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP). p. 7358.

58.
SILVEIRA, DIEISON ; POVALA, GUILHERME ; AMARAL, LIVIA ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . Memory bandwidth reduction for H.264 and HEVC encoders using lossless reference frame coding. In: 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014, Melbourne VIC. 2014 IEEE International Symposium on Circuits and Systems (ISCAS). p. 2624.

59.
CONCEICAO, RUHAN ; DE SOUZA, J. CLAUDIO ; JESKE, RICARDO ; PORTO, MARCELO ; Zatt, Bruno ; AGOSTINI, Luciano . Power efficient and high troughtput multi-size IDCT targeting UHD HEVC decoders. In: 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014, Melbourne VIC. 2014 IEEE International Symposium on Circuits and Systems (ISCAS). p. 1925.

60.
REDIESS, FABIANE ; CONCEICAO, R. ; ZATT, B. ; PORTO, MARCELO ; AGOSTINI, Luciano . Cost function optimization and its hardware design for the Sample Adaptive Offset of HEVC standard. In: 22th European Signal Processing Conference (EUSIPCO), 2014, Lisboa. 22th European Signal Processing Conference (EUSIPCO), 2014.

61.
AMARAL, LÍVIA ; SILVEIRA, DIEISON ; POVALA, GUILHERME ; AGOSTINI, Luciano ; PORTO, MARCELO ; Zatt, Bruno . A Memory Energy Consumption Analysis of Motion Estimation Algorithms using Data Reuse in Video Coding Systems. In: the 27th Symposium, 2014, Aracaju. Proceedings of the 27th Symposium on Integrated Circuits and Systems Design - SBCCI '14. New York: ACM Press, 2014. p. 1.

62.
SANCHEZ, GUSTAVO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . A Real-Time 5-Views HD 1080p Architecture for 3D-HEVC Depth Modeling Mode 4. In: the 27th Symposium, 2014, Aracaju. Proceedings of the 27th Symposium on Integrated Circuits and Systems Design - SBCCI '14. New York: ACM Press, 2014. p. 1.

63.
SANCHEZ, GUSTAVO ; SALDANHA, MARIO ; BALOTA, GABRIEL ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Complexity reduction for 3D-HEVC depth maps intra-frame prediction using simplified edge detector algorithm. In: 2014 IEEE International Conference on Image Processing (ICIP), 2014, Paris. 2014 IEEE International Conference on Image Processing (ICIP). p. 3209.

64.
SILVEIRA, DIEISON ; POVALA, GUILHERME ; AMARAL, LIVIA ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . A new differential and lossless Reference Frame Variable-Length Coder: An approach for high definition video coders. In: 2014 IEEE International Conference on Image Processing (ICIP), 2014, Paris. 2014 IEEE International Conference on Image Processing (ICIP). p. 5641.

65.
SANCHEZ, GUSTAVO ; SALDANHA, MARIO ; BALOTA, GABRIEL ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . A complexity reduction algorithm for depth maps intra prediction on the 3D-HEVC. In: 2014 Visual Communications and Image Processing (VCIP), 2014, Valletta. 2014 IEEE Visual Communications and Image Processing Conference. p. 137.

66.
REDIESS, FABIANE ; CONCEICAO, RUHAN ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . Sample adaptive offset filter hardware design for HEVC encoder. In: 2014 Visual Communications and Image Processing (VCIP), 2014, Valletta. 2014 IEEE Visual Communications and Image Processing Conference. p. 299.

67.
SAMPAIO, FELIPE MARTIN ; Shafique, Muhammad ; Zatt, Bruno ; BAMPI, Sergio ; HENKEL, JÖRG . Content-driven memory pressure balancing and video memory power management for parallel high efficiency video coding. In: the 2014 international symposium, 2014, La Jolla. Proceedings of the 2014 international symposium on Low power electronics and design - ISLPED '14. p. 153.

68.
SAMPAIO, FELIPE ; Shafique, Muhammad ; Zatt, Bruno ; BAMPI, Sergio ; Henkel, Jorg . Energy-efficient architecture for advanced video memory. In: 2014 IEEE/ACM International Conference on ComputerAided Design (ICCAD), 2014, San Jose. 2014 IEEE/ACM International Conference on Computer-Aided Design (ICCAD). p. 132.

69.
MONTEIRO, EDUARDA ; GRELLERT, MATEUS ; Zatt, Bruno ; BAMPI, Sergio . Rate-distortion and energy performance of HEVC video encoders. In: 2014 24th International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS), 2014, Palma de Mallorca. 2014 24th International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS). p. 1.

70.
CAMPOS, A. ; CONCEICAO, R. ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, L. . Hardware Design for HEVC-based Adaptive Loop Filter. In: XIV Microelectronics Students Forum (SForum), 2014, Aracaju. XIV Microelectronics Students Forum (SForum), 2014.

71.
SAMPAIO, FELIPE ; Zatt, Bruno ; Shafique, Muhammad ; AGOSTINI, Luciano ; Henkel, Jorg ; BAMPI, Sergio . Content-adaptive reference frame compression based on intra-frame prediction for multiview video coding. In: 2013 20th IEEE International Conference on Image Processing (ICIP), 2013, Melbourne. 2013 IEEE International Conference on Image Processing. v. 2013. p. 1831.

72.
SAMPAIO, FELIPE ; Zatt, Bruno ; Shafique, Muhammad ; AGOSTINI, Luciano ; BAMPI, Sergio ; Henkel, Jorg . Energy-Efficient Memory Hierarchy for Motion and Disparity Estimation in Multiview Video Coding. In: Design Automation and Test in Europe, 2013, Grenoble. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2013. New Jersey: IEEE Conference Publications. p. 665.

73.
SANCHEZ, GUSTAVO ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . ES&IS: Enhanced Spread and Iterative Search hardware-friendly motion estimation algorithm for the HEVC Standard. In: 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013, Abu Dhabi. 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS). p. 941.

74.
MAICH, HENRIQUE ; AFONSO, VLADIMIR ; FRANCO, DENIS ; Zatt, Bruno ; PORTO, MARCELO ; AGOSTINI, Luciano . High throughput hardware design for the HEVC Fractional Motion Estimation Interpolation Unit. In: 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013, Abu Dhabi. 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS). p. 161.

75.
SILVEIRA, DIEISON ; POVALA, GUILHERME ; AMARAL, LIVIA ; Zatt, Bruno ; AGOSTINI, Luciano ; PORTO, MARCELO . An energy-efficient hardware design for lossless reference frame compression in video coders. In: 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013, Abu Dhabi. 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS). p. 573.

76.
BLUMENBERG, CAUANE ; PALOMINO, DANIEL ; BAMPI, Sergio ; Zatt, Bruno . Adaptive content-based Tile partitioning algorithm for the HEVC standard. In: 2013 Picture Coding Symposium (PCS), 2013, San Jose. 2013 Picture Coding Symposium (PCS). p. 185.

77.
SHAFIQUE, M. ; ZATT, B. ; REHMAN, S. ; KRIEBEL, F. ; HENKEL, J. . Power-efficient error-resiliency for H.264/AVC Context-Adaptive Variable Length Coding. In: 2012 Design, Automation & Test in Europe Conference & Exhibition (DATE 2012), 2012, Dresden. 2012 Design, Automation & Test in Europe Conference & Exhibition (DATE). p. 697-702.

78.
SHAFIQUE, M. ; ZATT, B. ; HENKEL, J. . A complexity reduction scheme with adaptive search direction and mode elimination for multiview video coding. In: 2012 Picture Coding Symposium (PCS), 2012, Krakow. 2012 Picture Coding Symposium. p. 105-108.

79.
VIZZOTTO, BRUNO BOESSIO ; Zatt, Bruno ; Shafique, Muhammad ; BAMPI, Sergio ; Henkel, Jorg . A Model Predictive Controller for Frame-Level Rate Control in Multiview Video Coding. In: 2012 IEEE International Conference on Multimedia and Expo (ICME), 2012, Melbourne. 2012 IEEE International Conference on Multimedia and Expo.

80.
MONTEIRO, EDUARDA ; MAULE, MARILENA ; SAMPAIO, FELIPE ; DINIZ, CLAUDIO ; Zatt, Bruno ; BAMPI, Sergio . Real-time block matching motion estimation onto GPGPU. In: 2012 19th IEEE International Conference on Image Processing (ICIP 2012), 2012, Orlando. 2012 19th IEEE International Conference on Image Processing. p. 1693.

81.
SAMPAIO, F. ; ZATT, B. ; BAMPI, S. ; AGOSTINI, L. . Memory efficient FPGA implementation of motion and disparity estimation for the multiview video coding. In: 2012 VIII Southern Conference on Programmable Logic (SPL), 2012, Bento Goncalves. 2012 VIII Southern Conference on Programmable Logic. p. 1-50.

82.
Shafique, Muhammad ; Zatt, Bruno ; WALTER, FABIO LEANDRO ; BAMPI, Sergio ; HENKEL, JÖRG . Adaptive power management of on-chip video memory for multiview video coding. In: the 49th Annual Design Automation Conference, 2012, San Francisco. Proceedings of the 49th Annual Design Automation Conference on - DAC '12. New York: ACM Press. v. 49. p. 866-875.

83.
ZATT, B; SHAFIQUE, M ; BAMPI, S ; HENKEL, JO'RG . Multi-level pipelined parallel hardware architecture for high throughput motion and disparity estimation in Multiview Video Coding. In: 2011 Design, Automation & Test in Europe, 2011, Grenoble. 2011 Design, Automation & Test in Europe. p. 1.

84.
DINIZ, CLAUDIO ; Zatt, Bruno ; THIELE, CRISTIANO ; Susin, Altamiro ; BAMPI, Sergio ; SAMPAIO, FELIPE ; PALOMINO, DANIEL ; AGOSTINI, Luciano . A high throughput H.264/AVC intra-frame encoding loop architecture for HD1080p. In: 2011 IEEE International Symposium on Circuits and Systems (ISCAS), 2011, Rio de Janeiro. 2011 IEEE International Symposium of Circuits and Systems (ISCAS). p. 579-582.

85.
Zatt, Bruno; Shafique, Muhammad ; SAMPAIO, FELIPE ; AGOSTINI, Luciano ; BAMPI, Sergio ; HENKEL, JÖRG . Run-time adaptive energy-aware motion and disparity estimation in multiview video coding. In: the 48th Design Automation Conference, 2011, San Diego. Proceedings of the 48th Design Automation Conference on - DAC '11. New York: ACM Press. v. 48. p. 1026-1031.

86.
Zatt, Bruno; Shafique, Muhammad ; BAMPI, Sergio ; Henkel, Jorg . A low-power memory architecture with application-aware power management for motion & disparity estimation in Multiview Video Coding. In: 2011 IEEE/ACM International Conference on ComputerAided Design (ICCAD), 2011, San Jose. 2011 IEEE/ACM International Conference on Computer-Aided Design (ICCAD). v. 2011. p. 40-47.

87.
Zatt, Bruno; Shafique, Muhammad ; BAMPI, Sergio ; Henkel, Jorg . A multi-level dynamic complexity reduction scheme for multiview video coding. In: 2011 18th IEEE International Conference on Image Processing (ICIP 2011), 2011, Brussels. 2011 18th IEEE International Conference on Image Processing. p. 749-752.

88.
MONTEIRO, EDUARDA ; VIZZOTTO, BRUNO ; DINIZ, CL´UDIO ; Zatt, Bruno ; BAMPI, Sergio . Applying CUDA Architecture to Accelerate Full Search Block Matching Algorithm for High Performance Motion Estimation in Video Encoding. In: 2011 23rd International Symposium on Computer Architecture and High Performance Computing (SBACPAD), 2011, Vitoria. 2011 23rd International Symposium on Computer Architecture and High Performance Computing, 2011. p. 138-135.

89.
ZATT, Bruno; DINIZ, C. M. ; AGOSTINI, Luciano ; BAMPI, Sergio . Timing and Interface Communication Analysis of H.264/AVC Encoder Using SystemC Model. In: 18th IFIP/IEEE International Conference on Very Large Scale Integration, 2010, Madri. 18th IFIP/IEEE International Conference on Very Large Scale Integration, 2010. v. 18. p. 235-240.

90.
ZATT, Bruno; PORTO, M. S. ; SCHARCANSKI, Jacob ; BAMPI, Sergio . GOP STRUCTURE ADAPTIVE TO THE VIDEO CONTENT FOR EFFICIENT H.264/AVC ENCODING. In: 17th IEEE International Conference on Image Processing (ICIP), 2010, Hong Kong. 17th IEEE International Conference on Image Processing (ICIP), 2010. v. 17. p. 3053-3056.

91.
RAMOS, F. L. L. ; ZATT, Bruno ; SILVA, T. L. ; SUSIN, A. A. ; BAMPI, Sergio . A High Throughput CAVLC Hardware Architecture with Parallel Coefficients Processing/or HDTV H.264IAVC Enconding. In: 17th IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2010, Athens. 17th IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2010. v. 17. p. 587-590.

92.
ZATT, Bruno; SHAFIQUE, M. ; BAMPI, Sergio ; HENKEL, J. . An Adaptive Early Skip Mode Decision Scheme for Multiview Video Coding. In: Picture Coding Symposium (PCS), 2010, Nagoya. 28th Picture Coding Symposium (PCS), 2010. v. 28. p. 42-45.

93.
SHAFIQUE, M. ; ZATT, Bruno ; BAMPI, Sergio ; HENKEL, J. . Power-Aware Complexity-Scalable Multiview Video Coding for Mobile Devices. In: Picture Coding Symposium (PCS), 2010, Nagoya. 28th Picture Coding Symposium (PCS), 2010. v. 28. p. 350-353.

94.
DINIZ, C. M. ; ZATT, Bruno ; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . A real time H.264/AVC intra frame prediction hardware architecture for HDTV 1080P video. In: IEEE International Conference on Multimedia and Expo, 2009. ICME 2009, 2009, New York. IEEE International Conference on Multimedia and Expo, 2009. ICME 2009, 2009. p. 1138-1141.

95.
SILVA, T. L. ; ZATT, Bruno ; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . High Throughput Scalable Motion Compensation Architecture for H.264/SVC Video Coding Standard. In: 16th IEEE International Conference on Electronics, Circuits, and Systems (IICECS), 2009, Yasmine Hammamet. 16th IEEE International Conference on Electronics, Circuits, and Systems (IICECS), 2009. v. 16. p. 109-112.

96.
ZATT, Bruno; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . HP422-MoCHA: A H.264/AVC High Profile motion compensation architecture for HDTV. In: 2008 IEEE International Symposium on Circuits and Systems - ISCAS 2008, 2008, Seattle. 2008 IEEE International Symposium on Circuits and Systems, 2008. p. 25-28.

97.
ZATT, Bruno; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . High Throughput Architecture for H.264/AVC Motion Compensation Sample Interpolator for HDTV. In: 21st Symposium on Integrated Circuits and Systems Design - SBCCI, 2008, Gramado. Proceedings of the 21st annual symposium on Integrated circuits and system design, 2008. p. 228-232.

98.
ZATT, Bruno; DINIZ, C. M. ; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . SystemC Modeling of an H.264/AVC Intra Frame Encoder Architecture. In: 16th IFIP/IEEE International Conference on Very Large Scale Integration, 2008, Rhodes. 16th IFIP/IEEE International Conference on Very Large Scale Integration, 2008. p. 389-394.

99.
AZEVEDO, Arnaldo ; ZATT, Bruno ; AGOSTINI, Luciano ; BAMPI, Sergio . MoCHA: a Bi-Predictive Motion Compensation Hardware for H.264/AVC Decoder Targeting HDTV. In: IEEE International Symposium on Circuits and Systems, 2007. ISCAS 2007., 2007, New Orleans. IEEE International Symposium on Circuits and Systems, 2007. ISCAS 2007., 2007. p. 1617-1620.

100.
ROSA, V. S. ; STAEHLER, W. T. ; AZEVEDO, Arnaldo ; ZATT, Bruno ; PORTO, R. E. ; AGOSTINI, Luciano ; BAMPI, Sergio ; SUSIN, A. A. . FPGA Prototyping Strategy for a H.264/AVC Video Decoder. In: 18th IEEE/IFIP International Workshop on Rapid System Prototyping, 2007. RSP 2007., 2007, Porto Alegre. 18th IEEE/IFIP International Workshop on Rapid System Prototyping, 2007. RSP 2007., 2007. p. 174-180.

101.
ZATT, Bruno; AZEVEDO, Arnaldo ; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . H.264/AVC HDTV Motion Compensation Soft IP. In: IP Based Eletronic System Conference & Exibition 2007, 2007, Grenoble. IP Based Eletronic System Conference & Exibition 2007, 2007.

102.
ZATT, Bruno; FERREIRA, V. ; AGOSTINI, Luciano ; WAGNER, F. R. ; SUSIN, A. A. ; BAMPI, Sergio . Motion Compensation Hardware Accelerator Architecture for H.264/AVC. In: IEEE Pacific-Rim Symposium on Image and Video Technology, PSIVT, 2007, Santiago. Lecture Notes in Computer Science - Advances on Image and Video Technology. Berlin: Springer-Verlag, 2007. v. 4872. p. 24-35.

103.
AZEVEDO, Arnaldo ; ZATT, Bruno ; AGOSTINI, Luciano ; BAMPI, Sergio . Motion Compensation Decoder Architecture for H.264/AVC Main Profile Targeting HDTV. In: VLSI-SOC 2006 - 14TH IFIP International Conference on Very Large Scale Integration, 2006, Nice. VLSI-SOC 2006 - 14TH IFIP International Conference on Very Large Scale Integration, 2006. p. 52-57.

104.
AZEVEDO, Arnaldo ; ZATT, Bruno ; AGOSTINI, Luciano ; BAMPI, Sergio . Motion Compensation Sample Processing for HDTV H.264/AVC Decoder. In: 23rd NORCHIP Conference, 2005, Oulu. 23rd NORCHIP Conference, 2005. p. 110-113.

Resumos publicados em anais de congressos
1.
BALOTA, G. ; SALDANHA, M. ; SANCHEZ, G. ; ZATT, Bruno ; PORTO, M. S. ; AGOSTINI, Luciano . Evaluation of 3D-High Efficiency Video Coding Standard. In: 29th South Symposium on Microelectronic, 2014, Alegrete. 29th South Symposium on Microelectronic, 2014.

2.
NOREMBERG, M. ; PEGLOW, G. ; CRISTANI, C. ; ZATT, B. ; PORTO, M. S. ; AGOSTINI, Luciano . Skip Block SAD Computing Architecture Design Focusing on HEVC Quad-tree Reuse. In: 29th South Symposium on Microelectronic, 2014, Alegrete. 29th South Symposium on Microelectronic, 2014.

3.
AUDIBERT, L. ; MAICH, H. ; AFONSO, V. ; ZATT, B. ; AGOSTINI, Luciano ; PORTO, M. S. . Interpolation Filters Hardware Design According the High Efficiency Video Coding Standard. In: 29th South Symposium on Microelectronic, 2014, Alegrete. 29th South Symposium on Microelectronic, 2014.

4.
GOEBEL, J. ; CAMPOS, A. ; SOUZA JUNIOR, J. C. ; CONCEICAO, R. ; ZATT, Bruno ; PORTO, M. S. ; AGOSTINI, Luciano . HEVC Discrete Cosine Transform Hardware Design Targeting QFHD Video. In: 29th South Symposium on Microelectronic, 2014, Alegrete. 29th South Symposium on Microelectronic, 2014.

5.
SAMPAIO, F. ; ZATT, B. ; AGOSTINI, Luciano ; BAMPI, Sergio . Energy-Efficient Memory Hierarchy for Motion and Disparity Estimation in Multiview Video Coding. In: 28th South Symposium on Microelectronics, 2013, Porto Alegre. 28th South Symposium on Microelectronics, 2013.

6.
BLUMENBERG, C. ; ZATT, B. ; BAMPI, Sergio . Impact Evaluation of Tile Partitioning in the HEVC Standard. In: 28th South Symposium on Microelectronics, 2013, Porto Alegre. 28th South Symposium on Microelectronics, 2013.

7.
MONTEIRO, E. R. ; MAULE, M. ; SAMPAIO, F. ; DINIZ, C. M. ; ZATT, Bruno ; BAMPI, Sergio . Parallel Motion Estimation Implementation for Different Block Matching Algorithms onto GPGPU. In: South Symposium on Microelectronics, 2012, São Miguel das Missões. 27th South Symposium on Microelectronics, 2012. v. 27.

8.
SAMPAIO, F. ; ZATT, Bruno ; BAMPI, Sergio ; AGOSTINI, Luciano . VLSI Design for a Memory Efficient Motion and Disparity Estimation of the Multiview Video Coding. In: XXVII South Symposium on Microlectronics, 2012, Ijuí. XXVII South Symposium on Microlectronics, 2012. v. 27.

9.
MONTEIRO, E. R. ; VIZZOTTO B. B. ; DINIZ, C. M. ; ZATT, Bruno ; BAMPI, Sergio . Multiprocessing GPU Acceleration of H.264/AVC Motion Estimation under CUDA Architecture. In: Workshop on Designing for Embedded Parallel Computing Platforms: Architectures, Design Tools, and Applications, 2011, Grenoble. Multiprocessing GPU Acceleration of H.264/AVC Motion Estimation under CUDA Architecture, 2011.

10.
MONTEIRO, E. R. ; VIZZOTTO B. B. ; DINIZ, C. M. ; ZATT, Bruno ; BAMPI, Sergio . Multiprocessing Acceleration of H.264/AVC Motion Estimation Full Search Algorithm under CUDA Architecture. In: South Symposium on Microelectronics, 2011, Novo Hamburgo. 26th South Symposium on Microelectronics, 2011. v. 26.

11.
SAMPAIO, F. ; ZATT, Bruno ; BAMPI, Sergio ; AGOSTINI, Luciano . Data Reuse Scheme for an Out-of-Order Motion and Disparity Estimation Targeting the Multiview Video Coding. In: 26th South Symposium on Microelectronics, 2011, Novo Hamburgo. 26th South Symposium on Microelectronics, 2011. v. 26. p. 61-64.

12.
VALDEZ, F. ; ZATT, Bruno ; AZEVEDO, Arnaldo ; AGOSTINI, Luciano ; BAMPI, Sergio . Motion Vector Predictor Architecture for H.264/AVC Main Profile Targeting HDTV 1080p. In: IEEE Latin American Symposium on Circuits and Systems, 2010, Foz do Iguaçu. IEEE Latin American Symposium on Circuits and Systems, 2010.

13.
DEPRA, D. A. ; ZATT, Bruno ; BAMPI, Sergio . A Method for HW Functional Verification through HW/SW Co-Simulation in Complex Systems: H.264/AVC Decoder as Case Study. In: LATW '09. 10th Latin American Test Workshop, 2009, 2009, Búzios. LATW '09. 10th Latin American Test Workshop, 2009, 2009. p. 10-16.

14.
ZATT, Bruno; DINIZ, C. M. ; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . SystemC Modeling for H.264/AVC Intra Frame Video Encoder. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 251-254.

15.
DINIZ, C. M. ; ZATT, Bruno ; AGOSTINI, Luciano ; BAMPI, Sergio ; SUSIN, A. A. . A Real Time H.264/AVC Main Profile Intra Frame Prediction Hardware Architecture for High Definition Video Coding. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 227-230.

16.
FREITAS, G. M. ; DINIZ, C. M. ; ZATT, Bruno ; SUSIN, A. A. ; BAMPI, Sergio . Full-Custom 6T SRAM Design for Motion Compensation Module in H.264/AVC Video Decoder. In: 23th South Symposium on Microelectronics (SIM), 2008, Bento Gonçalvez. 23th South Symposium on Microelectronics (SIM), 2008.

17.
DEPRA, D. A. ; DINIZ, C. M. ; ZATT, Bruno ; BAMPI, Sergio . High Efficiency Hardware Design for Binary Arithmetic Decoder Engines of CABAD Based on Bitstream Flow Analysis. In: 23th South Symposium on Microelectronics (SIM), 2008, Bento Gonçalvez. 23th South Symposium on Microelectronics (SIM), 2008.

18.
FREITAS, G. M. ; ZATT, Bruno ; BAMPI, Sergio . Hardware Implementation of a Base-2 Common Factor FFT Algorithm With Frequency Decimation. In: 23th South Symposium on Microelectronics (SIM), 2008, Bento Gonçalvez. 23th South Symposium on Microelectronics (SIM), 2008.

19.
ZATT, Bruno; AZEVEDO, Arnaldo ; SUSIN, A. ; BAMPI, Sergio . Preditor de Vetores de Movimento para o Padrão H.264/AVC Perfil Main. In: XIII IBERCHIP Workshop, 2007, Lima. XIII IBERCHIP Workshop, 2007.

20.
ZATT, Bruno; AZEVEDO, Arnaldo ; AGOSTINI, Luciano ; SUSIN, A. ; BAMPI, Sergio . MoCHA: a Motion Compensation Architecture for H.264/AVC Main Profile. In: XXII Seminário de Microeletrônica (SIM), 2007, Porto Alegre. XXII Seminário de Microeletrônica (SIM), 2007.

21.
ZATT, Bruno; AZEVEDO, Arnaldo ; AGOSTINI, Luciano ; SUSIN, A. ; BAMPI, Sergio . Memory Hierarchy Targeting Bi-Predictive Motion Compensation for H.264/AVC Decoder. In: IEEE Computer Society Annual Symposium on VLSI, 2007, Porto Alegre. IEEE Computer Society Annual Symposium on VLSI, 2007. p. 445-446.

22.
ZATT, Bruno; AZEVEDO, Arnaldo ; AGOSTINI, Luciano ; BAMPI, Sergio . Validação de uma Arquitetura para Compensação de Movimento Segundo o Padrão H.264/AVC. In: XII Workshop IBERCHIP, 2006, San Jose. XII Workshop IBERCHIP, 2006. p. 83-86.

Apresentações de Trabalho
1.
ZATT, B. Algoritmos e Arquiteturas para Codificação de Vídeos 3D. 2016. (Apresentação de Trabalho/Conferência ou palestra).

2.
ZATT, B. Avanços em Algoritmos e Arquiteturas para Codificação de Vídeos 2D/3D. 2015. (Apresentação de Trabalho/Conferência ou palestra).

3.
ZATT, B. Advances on Algorithms and Hardware Architectures for 2D/3D Video Coding. 2015. (Apresentação de Trabalho/Conferência ou palestra).

4.
ZATT, B. Avanços em Algoritmos e Arquiteturas para Codificação de Vídeos 2D/3D. 2015. (Apresentação de Trabalho/Conferência ou palestra).

5.
ZATT, B. Codificação de Vídeos 3D: Padrões, Algoritmos e Arquiteturas. 2014. (Apresentação de Trabalho/Conferência ou palestra).

6.
ZATT, Bruno. Codificação de Vídeo 3D: Padrões, Algoritmos e Arquiteturas. 2013. (Apresentação de Trabalho/Conferência ou palestra).

7.
ZATT, B. Codificação de Vídeos 3D: Padrões, Algoritmos e Arquiteturas. 2013. (Apresentação de Trabalho/Conferência ou palestra).

8.
VIZZOTTO B. B. ; ZATT, Bruno ; Shafique, Muhammad ; BAMPI, Sergio ; Henkel, Jorg . A Model Predictive Controller for Frame-Level Rate Control in Multiview Video Coding. 2012. (Apresentação de Trabalho/Conferência ou palestra).

9.
ZATT, Bruno; SHAFIQUE, M. ; BAMPI, Sergio ; HENKEL, J. . A multi-level dynamic complexity reduction scheme for multiview video coding. 2011. (Apresentação de Trabalho/Conferência ou palestra).

10.
ZATT, Bruno; SHAFIQUE, M. ; BAMPI, Sergio ; HENKEL, J. . Multi-Level Pipelined Parallel Hardware Architecture for High Throughput Motion and Disparity Estimation in Multiview Video Coding. 2011. (Apresentação de Trabalho/Conferência ou palestra).

11.
ZATT, Bruno; SHAFIQUE, M. ; SAMPAIO, F. ; BAMPI, Sergio ; HENKEL, J. . Run-Time Adaptive Energy-Aware Motion and Disparity Estimation in Multiview Video Coding. 2011. (Apresentação de Trabalho/Conferência ou palestra).

12.
ZATT, Bruno; SOARES, A. B. ; SILVA, L. M. L. ; BONATTO, A. ; BAMPI, Sergio ; SUSIN, A. A. . Demo: HDTV H.264/AVC Video Decoder ASIC. 2010. (Apresentação de Trabalho/Outra).

13.
ZATT, Bruno; PORTO, M. S. ; SCHARCANSKI, Jacob ; BAMPI, Sergio . GOP STRUCTURE ADAPTIVE TO THE VIDEO CONTENT FOR EFFICIENT H.264/AVC ENCODING. 2010. (Apresentação de Trabalho/Conferência ou palestra).

14.
BAMPI, Sergio ; ZATT, Bruno . Tutorial: H.264/AVC Video Encoders: Algorithms and Integrated Hardware Architectures. 2010. (Apresentação de Trabalho/Conferência ou palestra).

15.
ZATT, Bruno. Modelagem e Co-simulação SystemC (Curso: 4 horas). 2009. (Apresentação de Trabalho/Outra).

16.
ZATT, Bruno; DINIZ, C. M. ; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . SystemC Modeling for H.264/AVC Intra Frame Video Encoder. 2009. (Apresentação de Trabalho/Simpósio).

17.
ZATT, Bruno; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . High Throughput Architecture for H.264/AVC Motion Compensation Sample Interpolator for HDTV. 2008. (Apresentação de Trabalho/Conferência ou palestra).

18.
ZATT, Bruno; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . HP422-MoCHA: A H.264/AVC High Profile motion compensation architecture for HDTV. 2008. (Apresentação de Trabalho/Conferência ou palestra).

19.
ZATT, Bruno. Simulação no ModelSim - Mentor Graphics (Curso: 4 horas). 2008. (Apresentação de Trabalho/Outra).

20.
ZATT, Bruno; AZEVEDO, Arnaldo ; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . Memory Hierarchy Targeting Bi-Predictive Motion Compensation for H.264/AVC Decoder. 2007. (Apresentação de Trabalho/Simpósio).

21.
ZATT, Bruno; AZEVEDO, Arnaldo ; AGOSTINI, Luciano ; SUSIN, A. A. ; BAMPI, Sergio . MoCHA: a Motion Compensation Architecture for H.264/AVC Main Profile. 2007. (Apresentação de Trabalho/Simpósio).

22.
ZATT, Bruno; FERREIRA, V. ; AGOSTINI, Luciano ; WAGNER, F. R. ; SUSIN, A. A. ; BAMPI, Sergio . Motion Compensation Hardware Accelerator Architecture for H.264/AVC. 2007. (Apresentação de Trabalho/Simpósio).


Produção técnica
Programas de computador sem registro
1.
ZATT, Bruno. MJPEG Decoder for NIOS-II Processor. 2012.

2.
ZATT, Bruno; RAMOS, F. L. L. ; ENEAS, D. . 3-D Racing Game. 2006.

3.
ZATT, Bruno; RAMOS, F. L. L. ; ENEAS, D. . Petri nets simulator. 2005.

4.
ZATT, Bruno; RAMOS, F. L. L. . Image color reduction to 256 colors. 2003.

Produtos tecnológicos
1.
KHAN, M. U. K. ; ZATT, Bruno ; SHAFIQUE, M. ; BAUER, L. ; HENKEL, JÖRG . Quad-HD Multi-Channel H.264 Video Encoder. 2012.

2.
ZATT, Bruno; SOARES, A. B. ; SILVA, L. M. L. ; BONATTO, A. ; AZEVEDO, Arnaldo ; STAEHLER, W. T. ; AGOSTINI, Luciano ; BAMPI, Sergio ; SUSIN, A. A. . HDTV H.264/AVC Video Decoder ASIC. 2010.

3.
AZEVEDO, Arnaldo ; ZATT, Bruno . Motion Compensation Hardware Architecture Prototype. 2007.

4.
ZATT, Bruno; RAMOS, F. L. L. ; ENEAS, D. . Design and Prototype: Guitar tuner, using electronic discrete circuits and an 8051. 2005.

5.
ZATT, Bruno; MARTINELLO, O. . Design and Prototype: Alarm-clock in an Altera Board. 2004.

6.
ZATT, Bruno; RAMOS, F. L. L. . Project and Prototype: Electronic a guitar sustainer. 2004.


Demais tipos de produção técnica
1.
ZATT, Bruno. Modelagem e Co-simulação SystemC. 2009. .

2.
Zatt, Bruno. Modelagem e Co-simulação SystemC. 2009. (Desenvolvimento de material didático ou instrucional - Curso/Laboratório).

3.
ZATT, Bruno. Simulação no ModelSim - Mentor Graphics. 2008. .

4.
ZATT, Bruno. Simulação no ModelSim - Mentor Graphics. 2008. (Desenvolvimento de material didático ou instrucional - Curso/Laboratório).



Patentes e registros



Programa de computador
1.
AGOSTINI, LUCIANO V. ; Zatt, Bruno ; AMARAL, LIVIA ; POVALA, GUILHEME ; PORTO, MARCELO S. . Memory Energy Consumption Analyzer for Video Coding Systems. 2015.
Patente: Programa de Computador. Número do registro: BR512018001210-8, data de registro: 19/10/2015, título: "Memory Energy Consumption Analyzer for Video Coding Systems" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial.

2.
ZATT, B; CORREA, GUILHERME ; AGOSTINI, Luciano ; PORTO, MARCELO ; CONCEICAO, R. . HEVC 3D ANALYZER. 2017.
Patente: Programa de Computador. Número do registro: BR512017000933-3, data de registro: 21/07/2017, título: "HEVC 3D ANALYZER" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial.



Bancas



Participação em bancas de trabalhos de conclusão
Mestrado
1.
CEOLIN, S. R.; Zatt, Bruno; SANTOS, O. M.. Participação em banca de Cristiano Flores dos Santos. Mapeamento Tridimensional de Ambientes Externos Através de Técnicas de Estereoscopia e Odometria Visual. 2016. Dissertação (Mestrado em Informática) - Universidade Federal de Santa Maria.

2.
FRANTZ, R. Z.; FRANTZ, F. C. R.; Zatt, Bruno; REIMBOLD, M. M. P.; SAWICKI, S.. Participação em banca de ARLÉTE KELM WIESNER. MODELAGEM E SIMULAÇÃO DE UMA SOLUÇÃO DE INTEGRAÇÃO PARA IDENTIFICAÇÃO DE GARGALOS DE DESEMPENHO BASEADAS EM FORMALISMO MATEMÁTICO. 2016. Dissertação (Mestrado em Modelagem Matemática) - Universidade Regional do Noroeste do Estado do Rio Grande do Sul.

3.
ROSA, V. S.; BOTELHO, S. S. C.; WERHLI, A. V.; AZAMBUJA, J. R. F.; Zatt, Bruno. Participação em banca de Bruno Quaresma Leonardo. Plataforma de HW/SW baseada em FPGA para mapeamento de chanfros metálicos utilizando o robô portátil Bug-O Matic Weaver. 2016. Dissertação (Mestrado em Engenharia de Computação) - Universidade Federal do Rio Grande.

4.
ZATT, B; MATTOS, J. C. B.; BUTZEN, P. F.; DA ROSA JUNIOR, L. S.; MARQUES, F. S.. Participação em banca de Vinicius Neves Possani. Exploring Independent Gates in FinFET-Based Transistor Network Generation. 2015. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

5.
ZATT, B; Susin, Altamiro; JOHANN, M. O.; BAMPI, S. Participação em banca de JEFERSON SANTIAGO DA SILVA. Architectural Exploration of Digital Systems Design for FPGAs Using C/C++/SystemC Specification Languages. 2015. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

6.
ZATT, Bruno; MATTOS, J. C. B.; CALAZANS, N. L. V.; SOARES, R. I.; SOUZA JUNIOR, A.. Participação em banca de Luciano Ludwig Loder. Análise da Vulnerabilidade de Arquiteturas GALS Pipeline a Ataques DPA e DEMA. 2014. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

7.
ZATT, Bruno; GUNTZEL, J. L. A.; PORTO, M. S.; AGOSTINI, Luciano; MATTOS, J. C. B.. Participação em banca de Ricardo Garcia Jeske. PROJETO DE HARDWARE DE BAIXO CUSTO E ALTO DESEMPENHO PARA AS TRANSFORMADAS DISCRETAS DOS COSSENOS DE TAMANHO VARIÁVEL DEFINIDAS NO PADRÃO DE CODIFICAÇÃO DE VÍDEOS HEVC. 2013. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Teses de doutorado
1.
ZATT, B; Susin, Altamiro; ROSA, V. S.; REIS, R. A. L.; BAMPI, S. Participação em banca de Cláudio Machado Diniz. Dedicated and Reconfigurable Hardware Accelerators for High Efficiency Video Coding Standard. 2015. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Trabalhos de conclusão de curso de graduação
1.
ZATT, Bruno; BUTZEN, P. F.; MARQUES, F. S.; DA ROSA JUNIOR, L. S.. Participação em banca de Stèphano Machado Moreira Gonçalves.Algoritmos de Posicionamento e Roteamento para a Visualização de Circuitos Digitais. 2014. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

2.
Susin, Altamiro; ZATT, B. Participação em banca de FELIPE VOGEL DALCIN.A Deblocking Filter Architecture for High Efficiency Video Coding Standard. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

3.
SUSIN, A.; ZATT, B. Participação em banca de FILIPE POSTERAL SILVA.Performance and Coding Efficiency Evaluation of HEVC Parallelization Strategies. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

4.
ZATT, Bruno; PALOMINO, D.; VIANNA, H.; AGOSTINI, Luciano; PORTO, M. S.. Participação em banca de Dieison Soares Silveira.Projeto e Implementação de um Compressor de Quadros de Referência para Codificadores de Vídeos Digitais. 2013. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

5.
ZATT, Bruno; PORTO, M. S.; AGOSTINI, Luciano; MATTOS, J. C. B.. Participação em banca de Mateus Grellert da Silva.HEURÍSTICAS PARA REDUÇÃO DE COMPLEXIDADE NA PREDIÇÃO INTER-QUADROS DO PADRÃO DE CODIFICACÃO DE VÍDEO EMERGENTE HEVC. 2013. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

6.
ZATT, Bruno; FERREIRA Jr., P. R.; AFONSO, V.; AGOSTINI, Luciano; PORTO, M. S.. Participação em banca de MARCEL MOSCARELLI CORRÊA.DESENVOLVIMENTO DE ARQUITETURAS PARA A INTERPOLAÇÃO DE SUB SAMPLES DE LUMINÂNCIA E CROMINÂNCIA DO PADRÃO DE CODIFICAÇÃO DE VÍDEO EMERGENTE HEVC. 2013. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

7.
AGOSTINI, Luciano; MATTOS, J. C. B.; DA ROSA JUNIOR, L. S.; ZATT, Bruno. Participação em banca de Fabiane Konrad Rediess.Projeto, Síntese e Validação de Arquitetura do Upsampling para o Padrão H.264/SVC de Codificação de Vídeo Escalável. 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.




Eventos



Participação em eventos, congressos, exposições e feiras
1.
2013 Picture Coding Symposium (PCS).Adaptive content-based Tile partitioning algorithm for the HEVC standard. 2013. (Simpósio).

2.
EEE International Conference on Multimedia & Expo (ICME). A Model Predictive Controller for Frame-Level Rate Control in Multiview Video Coding. 2012. (Congresso).

3.
IEEE International Symposium on Industrial Embedded Systems (SIES). 2012. (Simpósio).

4.
ACM/IEEE/EDA 48th Design Automation Conference (DAC). Run-Time Adaptive Energy-Aware Motion and Disparity Estimation in Multiview Video Coding. 2011. (Congresso).

5.
Design, Automation and Test in Europe (DATE). Multi-Level Pipelined Parallel Hardware Architecture for High Throughput Motion and Disparity Estimation in Multiview Video Coding. 2011. (Congresso).

6.
IEEE International Conference on Image Processing (ICIP). A multi-level dynamic complexity reduction scheme for multiview video coding. 2011. (Congresso).

7.
17th IEEE International Conference on Electronics, Circuits, and Systems (ICECS). H.264/AVC Video Encoders: Algorithms and Integrated Hardware Architectures (Tutorial). 2010. (Congresso).

8.
17th IEEE International Conference on Image Processing (ICIP). GOP STRUCTURE ADAPTIVE TO THE VIDEO CONTENT FOR EFFICIENT H.264/AVC ENCODING. 2010. (Congresso).

9.
Design, Automation and Test in Europe (DATE). HDTV H.264/AVC Video Decoder ASIC. 2010. (Congresso).

10.
11th Microelectronics School.Modelagem e Co-simulação SystemC (Curso: 4 horas). 2009. (Oficina).

11.
24th South Symposium on Microelectronics.SystemC Modeling for H.264/AVC Intra Frame Video Encoder. 2009. (Simpósio).

12.
2008 IEEE International Symposium on Circuits and Systems - ISCAS 2008.HP422-MoCHA: A H.264/AVC High Profile motion compensation architecture for HDTV. 2008. (Simpósio).

13.
21st Symposium on Integrated Circuits and Systems Design - SBCCI.High Throughput Architecture for H.264/AVC Motion Compensation Sample Interpolator for HDTV. 2008. (Simpósio).

14.
I Workshop IEEE CAS Student Branch UFRGS.Simulação no ModelSim - Mentor Graphics (Curso: 4 horas). 2008. (Oficina).

15.
IEEE Computer Society Annual Symposium on VLSI (ISVLSI).Memory Hierarchy Targeting Bi-Predictive Motion Compensation for H.264/AVC Decoder. 2007. (Simpósio).

16.
IEEE Pacific-Rim Symposium on Image and Video Technology (PSIVT).Motion Compensation Hardware Accelerator Architecture for H.264/AVC. 2007. (Simpósio).

17.
IX ESCOLA DE MICROELETRÔNICA (EMICRO). 2007. (Seminário).

18.
XXII Seminário de Microeletrônica (SIM).MoCHA: a Motion Compensation Architecture for H.264/AVC Main Profile. 2007. (Simpósio).

19.
21º Simpósio Sul de Microeletrônica - SIM. 2006. (Simpósio).

20.
VIII ESCOLA DE MICROELETRÔNICA (EMICRO). 2006. (Outra).

21.
SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEMS DESIGN (SBCCI). 2005. (Simpósio).


Organização de eventos, congressos, exposições e feiras
1.
ZATT, Bruno. Chip in the Pampa (SBCCI, SBMIcro, INSCIT, SForum, WCAS). 2018. (Congresso).

2.
BUTZEN, P. F. ; BALEN, T. ; Zatt, Bruno ; PORTO, MARCELO ; DINIZ, CLAUDIO ; COSTA, E. ; AZAMBUJA, J. R. F. ; BRUM, R. ; REIS, R. A. L. ; MEINHARDT, C. . 19 Escola Sul de Microeletrônica. 2017. (Congresso).

3.
ZATT, Bruno. XXII Congresso de Iniciação Científica da UFPel (CIC). 2013. (Congresso).



Orientações



Orientações e supervisões em andamento
Dissertação de mestrado
1.
Italo Dombrowski Machado. Aplicação de armazenamento aproximado em codificadores de vídeo HEVC. Início: 2018. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. (Orientador).

2.
Mateus Santos de Melo. Explorando paralelismo de tarefas em MPSoCs heterogêneos com suporte OpenCL. Início: 2018. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. (Orientador).

Tese de doutorado
1.
Rafael dos Santos Ferreira. Implementação de Arquiteturas de Hardware para Codificadores de Vídeo visando a Otimização de Consumo e Qualidade de Vídeo. Início: 2018. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Orientador).

2.
Guilherme Povala. Método para Diagnóstico de Pacientes com Doenças Neurodegenerativas Utilizando Técnicas de Inteligência Artificial Aplicadas em Bases de Dados Clínicos. Início: 2018. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Orientador).

3.
Narusci Bastos. Avaliação de Qualidade em Codificação de Vídeo. Início: 2017. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas. (Orientador).

4.
Carlos Michel Betemps. Processamento de Vídeo em Sistemas Embarcados Heterogêneos. Início: 2016. Tese (Doutorado em Programa de Pós-Graduação em Computação) - Universidade Federal de Pelotas. (Orientador).

5.
Wagner Ishizaka Penny. Controle Energético em Codificadores de Vídeo. Início: 2016. Tese (Doutorado em Programa de Pós-Graduação em Computação) - Universidade Federal de Pelotas. (Orientador).


Orientações e supervisões concluídas
Dissertação de mestrado
1.
Anderson Martins. Hierarquia de memória configurável para redução energética no codificador de vídeo HEVC. 2017. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, . Orientador: Bruno Zatt.

2.
Wagner Ishizaka Penny. Otimização multivariável aplicada ao padrão emergente HEVC de codificação de vídeo. 2016. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, . Orientador: Bruno Zatt.

3.
Ruhan Ávila da Conceição. Redução de complexidade do modo de decisão para o padrão 3D-HEVC. 2016. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Coorientador: Bruno Zatt.

4.
Guilherme Povala. Método para diagnóstico e identificação de pacientes em risco de desenvolver Alzheimer utilizando técnicas de Inteligência Artificial. 2016. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Bruno Zatt.

5.
Cauane Blumenberg Silva. Adaptive Tiling Algorithm Based on Highly Correlated Picture Regions for the HEVC Standard. 2014. Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Coorientador: Bruno Zatt.

6.
Marcel Moscarelli Corrêa. Desenvolvimento de Heurísticas para Redução de Complexidade da Extensão 3D do Padrão HEVC. 2014. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Coorientador: Bruno Zatt.

7.
Dieison Soares Silveira. Redução da Comunicação com Memória Externa para Codificação de Vídeo. 2014. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Coorientador: Bruno Zatt.

8.
Mateus Grellert da Silva. Controle de Complexidade em Codificadores de Vídeo de Alta Eficiência (HEVC). 2013. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Coorientador: Bruno Zatt.

Tese de doutorado
1.
Eduarda Rodrigues Monteiro. Caracterização Energética da Codificação de Vídeo de Alta Eficiência (HEVC) em Processador de Propósito Geral. 2017. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior. Coorientador: Bruno Zatt.

2.
Mateus Grellert da Silva. Machine Learning Mode Decision for Complexity Reduction and Scaling in Video Applications. 2014. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, . Coorientador: Bruno Zatt.

3.
Felipe Sampaio. Energy-Efficient Memory Architecture Design and Management for Parallel Video Coding. 2013. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, . Coorientador: Bruno Zatt.

Trabalho de conclusão de curso de graduação
1.
Lívia Silva do Amaral. Redução do Consumo Energético em Codificadores de Vídeos Digitais Através do Reuso de Dados e da Compressão de Quadros de Referência. 2015. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

2.
Rafael Silveira. Desenvolvimento de uma Solução para o Registro de Presenças e Controle de Acesso em Eventos Acadêmicos Utilizando Identificação e Comunicação por Radiofrequência. 2015. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

3.
Mário Saldanha. Redução da Complexidade nos Modos de Predição dos Mapas de Profundidade no Padrão Emergente 3D-HEVC. 2015. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

4.
Eduardo Vinícius dos Santos. Development of a System for Posturography based on force plate for balance evaluation. 2015. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

5.
Guilherme Pereira Paim. Arquitetura Multi-padrão para a Estimação de Movimento Fracionária para os padrões HEVC e H.264/AVC. 2015. Trabalho de Conclusão de Curso. (Graduação em Engenharia Eletrônica) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

6.
Alex Machado Borges. Desenvolvimento de Arquitetura em Hardware para Pré-Codificação de Vídeo em High Dynamic Range (HDR). 2015. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

7.
Cássio Rodrigo Cristani. Investigação da Estimação de Movimento para o Novo Codificador de Vídeo HEVC em Vídeos de Ultra Alta Definição. 2014. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

8.
Gustavo Wrege Gonçalves. Desenvolvimento de um IP core para DCT e Quantização segundo padão HEVC: Projeto em Electronic System Level. 2014. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

9.
Ruhan Ávelia daConceição. Uma Solução Hardware/software Para O Filtro ALF Do Padrão HEVC. 2014. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

10.
Henrique Do Amarilho Maich. Desenvolvimento de módulos do codificador de vídeo HEVC em OpenCL: Avaliação de desempenho e consumo energético. 2014. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

11.
Gabriel Cardoso. Uma análise do comportamento e da influência de mínimos locais em algoritmos de estimação de movimento aplicados a vídeos Full HDTV e UHDTV. 2014. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

12.
Felipe Martin Sampaio. Arquitetura de Hardware para a Estimação de Movimento e de Disparidade Baseada em Reuso de Dados para a Codificação de Vídeos de Múltiplas Vistas.. 2010. Trabalho de Conclusão de Curso. (Graduação em Ciência da Computação) - Universidade Federal de Pelotas. Orientador: Bruno Zatt.

13.
Frederico Bartz Möller. Modelagem do codificador intra-quadros em SystemC para o padrão H.264/AVC. 2008. Trabalho de Conclusão de Curso. (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul. Orientador: Bruno Zatt.

Iniciação científica
1.
Eliezer Ribeiro. Redução de complexidade no HEVC utilizando machine learning. 2015. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Universidade Federal de Pelotas. Orientador: Bruno Zatt.

2.
João Barth. Redução de complexidade para HEVC Screen Content. 2015. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Bruno Zatt.

3.
Ruhan Conceição. Projeto de arquiteturas de hardware para o padrão HEVC. 2014. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Universidade Federal de Pelotas. Orientador: Bruno Zatt.

4.
Mateus Wachholz Noremberg. Redução de complexidade aplicada ao padrão HEVC. 2014. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Bruno Zatt.

5.
Guilherme Pereira Paim. Projeto de hardware aplicado ao padrão HEVC. 2014. Iniciação Científica. (Graduando em Engenharia Eletrônica) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Bruno Zatt.

6.
Gabriel Balota. Redução de complexidade no 3D-HEVC. 2013. Iniciação Científica. (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico. Orientador: Bruno Zatt.

7.
Raphael Tomé Santana. Estimação de Movimento em GPUs. 2013. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Bruno Zatt.

8.
Jones William Goebel. Projeto de hardware para o padrão HEVC. 2013. Iniciação Científica. (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul. Orientador: Bruno Zatt.

9.
Franco Valdez. ANÁLISE COMPARATIVA ENTRE A QUALIDADE DE COMPRESSÃO DE VÍDEO UTILIZANDO O PADRÃO H.264/AVC SOBRE DIFERENTES SOFTWARES DE CODIFICAÇÃO. 2009. Iniciação Científica. (Graduando em Ciências da Computação) - Universidade Federal do Rio Grande do Sul, Financiadora de Estudos e Projetos. Orientador: Bruno Zatt.



Inovação



Programa de computador registrado
1.
ZATT, B; CORREA, GUILHERME ; AGOSTINI, Luciano ; PORTO, MARCELO ; CONCEICAO, R. . HEVC 3D ANALYZER. 2017.
Patente: Programa de Computador. Número do registro: BR512017000933-3, data de registro: 21/07/2017, título: "HEVC 3D ANALYZER" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial.

2.
AGOSTINI, LUCIANO V. ; Zatt, Bruno ; AMARAL, LIVIA ; POVALA, GUILHEME ; PORTO, MARCELO S. . Memory Energy Consumption Analyzer for Video Coding Systems. 2015.
Patente: Programa de Computador. Número do registro: BR512018001210-8, data de registro: 19/10/2015, título: "Memory Energy Consumption Analyzer for Video Coding Systems" , Instituição de registro: INPI - Instituto Nacional da Propriedade Industrial.


Projetos de pesquisa


Educação e Popularização de C & T



Apresentações de Trabalho
1.
ZATT, B. Codificação de Vídeos 3D: Padrões, Algoritmos e Arquiteturas. 2013. (Apresentação de Trabalho/Conferência ou palestra).

2.
ZATT, B. Codificação de Vídeos 3D: Padrões, Algoritmos e Arquiteturas. 2014. (Apresentação de Trabalho/Conferência ou palestra).

3.
ZATT, B. Avanços em Algoritmos e Arquiteturas para Codificação de Vídeos 2D/3D. 2015. (Apresentação de Trabalho/Conferência ou palestra).

4.
ZATT, B. Advances on Algorithms and Hardware Architectures for 2D/3D Video Coding. 2015. (Apresentação de Trabalho/Conferência ou palestra).

5.
ZATT, B. Avanços em Algoritmos e Arquiteturas para Codificação de Vídeos 2D/3D. 2015. (Apresentação de Trabalho/Conferência ou palestra).

6.
ZATT, B. Algoritmos e Arquiteturas para Codificação de Vídeos 3D. 2016. (Apresentação de Trabalho/Conferência ou palestra).




Página gerada pelo Sistema Currículo Lattes em 19/01/2019 às 21:55:54